]> git.sur5r.net Git - u-boot/blob - arch/powerpc/cpu/mpc85xx/cpu_init_nand.c
mpc83xx: Cleanup usage of DDR constants
[u-boot] / arch / powerpc / cpu / mpc85xx / cpu_init_nand.c
1 /*
2  * Copyright 2009 Freescale Semiconductor, Inc.
3  *
4  * See file CREDITS for list of people who contributed to this
5  * project.
6  *
7  * This program is free software; you can redistribute it and/or
8  * modify it under the terms of the GNU General Public License as
9  * published by the Free Software Foundation; either version 2 of
10  * the License, or (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
20  * MA 02111-1307 USA
21  */
22
23 #include <common.h>
24 #include <asm/fsl_ifc.h>
25 #include <asm/io.h>
26
27 void cpu_init_f(void)
28 {
29 #ifdef CONFIG_FSL_LBC
30         fsl_lbc_t *lbc = LBC_BASE_ADDR;
31
32         /*
33          * LCRR - Clock Ratio Register - set up local bus timing
34          * when needed
35          */
36         out_be32(&lbc->lcrr, LCRR_DBYP | LCRR_CLKDIV_8);
37
38 #if defined(CONFIG_SYS_NAND_BR_PRELIM) && defined(CONFIG_SYS_NAND_OR_PRELIM)
39         set_lbc_br(0, CONFIG_SYS_NAND_BR_PRELIM);
40         set_lbc_or(0, CONFIG_SYS_NAND_OR_PRELIM);
41 #else
42 #error  CONFIG_SYS_NAND_BR_PRELIM, CONFIG_SYS_NAND_OR_PRELIM must be defined
43 #endif
44 #endif
45 #ifdef CONFIG_FSL_IFC
46 #ifndef CONFIG_SYS_FSL_ERRATUM_IFC_A003399
47 #if defined(CONFIG_SYS_CSPR0) && defined(CONFIG_SYS_CSOR0)
48         set_ifc_cspr(IFC_CS0, CONFIG_SYS_CSPR0);
49         set_ifc_amask(IFC_CS0, CONFIG_SYS_AMASK0);
50         set_ifc_csor(IFC_CS0, CONFIG_SYS_CSOR0);
51 #endif
52 #endif
53 #endif
54
55 #if defined(CONFIG_SYS_RAMBOOT) && defined(CONFIG_SYS_INIT_L2_ADDR)
56         ccsr_l2cache_t *l2cache = (void *)CONFIG_SYS_MPC85xx_L2_ADDR;
57
58         out_be32(&l2cache->l2srbar0, CONFIG_SYS_INIT_L2_ADDR);
59
60         /* set MBECCDIS=1, SBECCDIS=1 */
61         out_be32(&l2cache->l2errdis,
62                 (MPC85xx_L2ERRDIS_MBECC | MPC85xx_L2ERRDIS_SBECC));
63
64         /* set L2E=1 & L2SRAM=001 */
65         out_be32(&l2cache->l2ctl,
66                 (MPC85xx_L2CTL_L2E | MPC85xx_L2CTL_L2SRAM_ENTIRE));
67 #endif
68 }