]> git.sur5r.net Git - cc65/blob - asminc/c128.inc
Merge branch 'master' into c1p
[cc65] / asminc / c128.inc
1 ;
2 ; C128 generic definitions. Stolen from Elite128
3 ;
4
5
6 ; ---------------------------------------------------------------------------
7 ; Zero page, Commodore stuff
8
9 TIME            := $A0          ; 60HZ clock
10 FNAM_LEN        := $B7          ; Length of filename
11 SECADR          := $B9          ; Secondary address
12 DEVNUM          := $BA          ; Device number
13 FNAM            := $BB          ; Address of filename
14 FNAM_BANK       := $C7          ; Bank for filename
15 KEY_COUNT       := $D0          ; Number of keys in input buffer
16 FKEY_COUNT      := $D1          ; Characters for function key
17 MODE            := $D7          ; 40/80 column mode flag
18 CURS_X          := $EC          ; Cursor column
19 CURS_Y          := $EB          ; Cursor row
20 SCREEN_PTR      := $E0          ; Pointer to current char in text screen
21 CRAM_PTR        := $E2          ; Pointer to current char in color RAM
22
23 CHARCOLOR       := $F1
24 RVS             := $F3          ; Reverse output flag
25 SCROLL          := $F8          ; Disable scrolling flag
26
27 BASIC_BUF       := $200         ; Location of command-line
28 BASIC_BUF_LEN   = 162           ; Maximum length of command-line
29
30 FETCH           := $2A2         ; Fetch subroutine in RAM
31 FETVEC          := $2AA         ; Vector patch location for FETCH
32 STASH           := $2AF         ; Stash routine in RAM
33 STAVEC          := $2B9         ; Vector patch location for STASH
34 PALFLAG         := $A03         ; $FF=PAL, $00=NTSC
35 INIT_STATUS     := $A04         ; Flags: Reset/Restore initiation status
36 FKEY_LEN        := $1000        ; Function key lengths
37 FKEY_TEXT       := $100A        ; Function key texts
38
39 ; ---------------------------------------------------------------------------
40 ; Kernal routines
41
42 ; Direct entries
43 CURS_SET        := $CD57
44 CURS_ON         := $CD6F
45 CURS_OFF        := $CD9F
46 CLRSCR          := $C142
47 KBDREAD         := $C006
48 NEWLINE         := $C363
49 PRINT           := $C322
50 NMIEXIT         := $FF33
51 INDFET          := $FF74
52
53 ; ---------------------------------------------------------------------------
54 ; Vectors
55
56 IRQVec          := $0314
57 BRKVec          := $0316
58 NMIVec          := $0318
59 KeyStoreVec     := $033C
60
61 ; ---------------------------------------------------------------------------
62 ; I/O: VIC
63
64 VIC             := $D000
65 VIC_SPR0_X      := $D000
66 VIC_SPR0_Y      := $D001
67 VIC_SPR1_X      := $D002
68 VIC_SPR1_Y      := $D003
69 VIC_SPR2_X      := $D004
70 VIC_SPR2_Y      := $D005
71 VIC_SPR3_X      := $D006
72 VIC_SPR3_Y      := $D007
73 VIC_SPR4_X      := $D008
74 VIC_SPR4_Y      := $D009
75 VIC_SPR5_X      := $D00A
76 VIC_SPR5_Y      := $D00B
77 VIC_SPR6_X      := $D00C
78 VIC_SPR6_Y      := $D00D
79 VIC_SPR7_X      := $D00E
80 VIC_SPR7_Y      := $D00F
81 VIC_SPR_HI_X    := $D010
82 VIC_SPR_ENA     := $D015
83 VIC_SPR_EXP_Y   := $D017
84 VIC_SPR_EXP_X   := $D01D
85 VIC_SPR_MCOLOR  := $D01C
86 VIC_SPR_BG_PRIO := $D01B
87
88 VIC_SPR_MCOLOR0 := $D025
89 VIC_SPR_MCOLOR1 := $D026
90
91 VIC_SPR0_COLOR  := $D027
92 VIC_SPR1_COLOR  := $D028
93 VIC_SPR2_COLOR  := $D029
94 VIC_SPR3_COLOR  := $D02A
95 VIC_SPR4_COLOR  := $D02B
96 VIC_SPR5_COLOR  := $D02C
97 VIC_SPR6_COLOR  := $D02D
98 VIC_SPR7_COLOR  := $D02E
99
100 VIC_CTRL1       := $D011
101 VIC_CTRL2       := $D016
102
103 VIC_HLINE       := $D012
104
105 VIC_LPEN_X      := $D013
106 VIC_LPEN_Y      := $D014
107
108 VIC_VIDEO_ADR   := $D018
109
110 VIC_IRR         := $D019        ; Interrupt request register
111 VIC_IMR         := $D01A        ; Interrupt mask register
112
113 VIC_BORDERCOLOR := $D020
114 VIC_BG_COLOR0   := $D021
115 VIC_BG_COLOR1   := $D022
116 VIC_BG_COLOR2   := $D023
117 VIC_BG_COLOR3   := $D024
118
119 ; 128 stuff:
120 VIC_KBD_128     := $D02F        ; Extended kbd bits (visible in 64 mode)
121 VIC_CLK_128     := $D030        ; Clock rate register (visible in 64 mode)
122
123
124 ; ---------------------------------------------------------------------------
125 ; I/O: SID
126
127 SID             := $D400
128 SID_S1Lo        := $D400
129 SID_S1Hi        := $D401
130 SID_PB1Lo       := $D402
131 SID_PB1Hi       := $D403
132 SID_Ctl1        := $D404
133 SID_AD1         := $D405
134 SID_SUR1        := $D406
135
136 SID_S2Lo        := $D407
137 SID_S2Hi        := $D408
138 SID_PB2Lo       := $D409
139 SID_PB2Hi       := $D40A
140 SID_Ctl2        := $D40B
141 SID_AD2         := $D40C
142 SID_SUR2        := $D40D
143
144 SID_S3Lo        := $D40E
145 SID_S3Hi        := $D40F
146 SID_PB3Lo       := $D410
147 SID_PB3Hi       := $D411
148 SID_Ctl3        := $D412
149 SID_AD3         := $D413
150 SID_SUR3        := $D414
151
152 SID_FltLo       := $D415
153 SID_FltHi       := $D416
154 SID_FltCtl      := $D417
155 SID_Amp         := $D418
156 SID_ADConv1     := $D419
157 SID_ADConv2     := $D41A
158 SID_Noise       := $D41B
159 SID_Read3       := $D41C
160
161 ; ---------------------------------------------------------------------------
162 ; I/O: VDC (128 only)
163
164 VDC_INDEX       := $D600
165 VDC_DATA        := $D601
166
167 ; ---------------------------------------------------------------------------
168 ; I/O: CIAs
169
170 CIA1            := $DC00
171 CIA1_PRA        := $DC00
172 CIA1_PRB        := $DC01
173 CIA1_DDRA       := $DC02
174 CIA1_DDRB       := $DC03
175 CIA1_TOD10      := $DC08
176 CIA1_TODSEC     := $DC09
177 CIA1_TODMIN     := $DC0A
178 CIA1_TODHR      := $DC0B
179 CIA1_ICR        := $DC0D
180 CIA1_CRA        := $DC0E
181 CIA1_CRB        := $DC0F
182
183 CIA2            := $DD00
184 CIA2_PRA        := $DD00
185 CIA2_PRB        := $DD01
186 CIA2_DDRA       := $DD02
187 CIA2_DDRB       := $DD03
188 CIA2_TOD10      := $DD08
189 CIA2_TODSEC     := $DD09
190 CIA2_TODMIN     := $DD0A
191 CIA2_TODHR      := $DD0B
192 CIA2_ICR        := $DD0D
193 CIA2_CRA        := $DD0E
194 CIA2_CRB        := $DD0F
195
196 ; ---------------------------------------------------------------------------
197 ; I/O: MMU
198
199 MMU_CR          := $FF00
200 MMU_CFG_CC65    := %00001110    ; Bank 0 with kernal ROM
201 MMU_CFG_RAM0    := %00111111    ; Bank 0 full RAM
202 MMU_CFG_RAM1    := %01111111    ; Bank 1 full RAM
203 MMU_CFG_RAM2    := %10111111    ; Bank 2 full RAM
204 MMU_CFG_RAM3    := %11111111    ; Bank 3 full RAM
205
206 ; ---------------------------------------------------------------------------
207 ; Super CPU
208
209 SCPU_VIC_Bank1  := $D075
210 SCPU_Slow       := $D07A
211 SCPU_Fast       := $D07B
212 SCPU_EnableRegs := $D07E
213 SCPU_DisableRegs:= $D07F
214 SCPU_Detect     := $D0BC