2 * Copyright (C) 2013 Gateworks Corporation
4 * Author: Tim Harvey <tharvey@gateworks.com>
6 * SPDX-License-Identifier: GPL-2.0+
9 #include <asm/arch/mx6-pins.h>
10 #include <asm/arch/sys_proto.h>
12 #include <asm/imx-common/mxc_i2c.h>
14 #include <power/pmic.h>
15 #include <power/ltc3676_pmic.h>
16 #include <power/pfuze100_pmic.h>
20 /* UART1: Function varies per baseboard */
21 static iomux_v3_cfg_t const uart1_pads[] = {
22 IOMUX_PADS(PAD_SD3_DAT6__UART1_RX_DATA | MUX_PAD_CTRL(UART_PAD_CTRL)),
23 IOMUX_PADS(PAD_SD3_DAT7__UART1_TX_DATA | MUX_PAD_CTRL(UART_PAD_CTRL)),
26 /* UART2: Serial Console */
27 static iomux_v3_cfg_t const uart2_pads[] = {
28 IOMUX_PADS(PAD_SD4_DAT7__UART2_TX_DATA | MUX_PAD_CTRL(UART_PAD_CTRL)),
29 IOMUX_PADS(PAD_SD4_DAT4__UART2_RX_DATA | MUX_PAD_CTRL(UART_PAD_CTRL)),
32 void setup_iomux_uart(void)
34 SETUP_IOMUX_PADS(uart1_pads);
35 SETUP_IOMUX_PADS(uart2_pads);
39 static struct i2c_pads_info mx6q_i2c_pad_info0 = {
41 .i2c_mode = MX6Q_PAD_EIM_D21__I2C1_SCL | PC,
42 .gpio_mode = MX6Q_PAD_EIM_D21__GPIO3_IO21 | PC,
43 .gp = IMX_GPIO_NR(3, 21)
46 .i2c_mode = MX6Q_PAD_EIM_D28__I2C1_SDA | PC,
47 .gpio_mode = MX6Q_PAD_EIM_D28__GPIO3_IO28 | PC,
48 .gp = IMX_GPIO_NR(3, 28)
51 static struct i2c_pads_info mx6dl_i2c_pad_info0 = {
53 .i2c_mode = MX6DL_PAD_EIM_D21__I2C1_SCL | PC,
54 .gpio_mode = MX6DL_PAD_EIM_D21__GPIO3_IO21 | PC,
55 .gp = IMX_GPIO_NR(3, 21)
58 .i2c_mode = MX6DL_PAD_EIM_D28__I2C1_SDA | PC,
59 .gpio_mode = MX6DL_PAD_EIM_D28__GPIO3_IO28 | PC,
60 .gp = IMX_GPIO_NR(3, 28)
64 /* I2C2: PMIC/PCIe Switch/PCIe Clock/Mezz */
65 static struct i2c_pads_info mx6q_i2c_pad_info1 = {
67 .i2c_mode = MX6Q_PAD_KEY_COL3__I2C2_SCL | PC,
68 .gpio_mode = MX6Q_PAD_KEY_COL3__GPIO4_IO12 | PC,
69 .gp = IMX_GPIO_NR(4, 12)
72 .i2c_mode = MX6Q_PAD_KEY_ROW3__I2C2_SDA | PC,
73 .gpio_mode = MX6Q_PAD_KEY_ROW3__GPIO4_IO13 | PC,
74 .gp = IMX_GPIO_NR(4, 13)
77 static struct i2c_pads_info mx6dl_i2c_pad_info1 = {
79 .i2c_mode = MX6DL_PAD_KEY_COL3__I2C2_SCL | PC,
80 .gpio_mode = MX6DL_PAD_KEY_COL3__GPIO4_IO12 | PC,
81 .gp = IMX_GPIO_NR(4, 12)
84 .i2c_mode = MX6DL_PAD_KEY_ROW3__I2C2_SDA | PC,
85 .gpio_mode = MX6DL_PAD_KEY_ROW3__GPIO4_IO13 | PC,
86 .gp = IMX_GPIO_NR(4, 13)
90 /* I2C3: Misc/Expansion */
91 static struct i2c_pads_info mx6q_i2c_pad_info2 = {
93 .i2c_mode = MX6Q_PAD_GPIO_3__I2C3_SCL | PC,
94 .gpio_mode = MX6Q_PAD_GPIO_3__GPIO1_IO03 | PC,
95 .gp = IMX_GPIO_NR(1, 3)
98 .i2c_mode = MX6Q_PAD_GPIO_6__I2C3_SDA | PC,
99 .gpio_mode = MX6Q_PAD_GPIO_6__GPIO1_IO06 | PC,
100 .gp = IMX_GPIO_NR(1, 6)
103 static struct i2c_pads_info mx6dl_i2c_pad_info2 = {
105 .i2c_mode = MX6DL_PAD_GPIO_3__I2C3_SCL | PC,
106 .gpio_mode = MX6DL_PAD_GPIO_3__GPIO1_IO03 | PC,
107 .gp = IMX_GPIO_NR(1, 3)
110 .i2c_mode = MX6DL_PAD_GPIO_6__I2C3_SDA | PC,
111 .gpio_mode = MX6DL_PAD_GPIO_6__GPIO1_IO06 | PC,
112 .gp = IMX_GPIO_NR(1, 6)
116 void setup_ventana_i2c(void)
118 if (is_cpu_type(MXC_CPU_MX6Q)) {
119 setup_i2c(0, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6q_i2c_pad_info0);
120 setup_i2c(1, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6q_i2c_pad_info1);
121 setup_i2c(2, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6q_i2c_pad_info2);
123 setup_i2c(0, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6dl_i2c_pad_info0);
124 setup_i2c(1, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6dl_i2c_pad_info1);
125 setup_i2c(2, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6dl_i2c_pad_info2);
130 * Baseboard specific GPIO
133 /* common to add baseboards */
134 static iomux_v3_cfg_t const gw_gpio_pads[] = {
136 IOMUX_PADS(PAD_NANDF_CS1__GPIO6_IO14 | DIO_PAD_CFG),
140 static iomux_v3_cfg_t const gwproto_gpio_pads[] = {
142 IOMUX_PADS(PAD_SD4_DAT3__GPIO2_IO11 | DIO_PAD_CFG),
144 IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
146 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
148 IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
150 IOMUX_PADS(PAD_SD3_DAT4__GPIO7_IO01 | DIO_PAD_CFG),
152 IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
154 IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
156 IOMUX_PADS(PAD_EIM_D31__GPIO3_IO31 | DIO_PAD_CFG),
158 IOMUX_PADS(PAD_GPIO_19__GPIO4_IO05 | DIO_PAD_CFG),
160 IOMUX_PADS(PAD_SD1_CLK__GPIO1_IO20 | DIO_PAD_CFG),
162 IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
165 static iomux_v3_cfg_t const gw51xx_gpio_pads[] = {
167 IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
169 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
171 IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
173 IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
176 IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
178 IOMUX_PADS(PAD_CSI0_DATA_EN__GPIO5_IO20 | DIO_PAD_CFG),
180 IOMUX_PADS(PAD_GPIO_0__GPIO1_IO00 | DIO_PAD_CFG),
182 IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
185 static iomux_v3_cfg_t const gw52xx_gpio_pads[] = {
187 IOMUX_PADS(PAD_SD4_DAT3__GPIO2_IO11 | DIO_PAD_CFG),
189 IOMUX_PADS(PAD_SD4_DAT0__GPIO2_IO08 | DIO_PAD_CFG),
191 IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
193 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
195 IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
197 IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
199 IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
201 IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
203 IOMUX_PADS(PAD_ENET_RXD0__GPIO1_IO27 | DIO_PAD_CFG),
205 IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
207 IOMUX_PADS(PAD_EIM_D31__GPIO3_IO31 | DIO_PAD_CFG),
209 IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
210 /* PCI_RST# (GW522x) */
211 IOMUX_PADS(PAD_EIM_D23__GPIO3_IO23 | DIO_PAD_CFG),
213 IOMUX_PADS(PAD_SD3_DAT4__GPIO7_IO01 | DIO_PAD_CFG),
215 IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
218 static iomux_v3_cfg_t const gw53xx_gpio_pads[] = {
220 IOMUX_PADS(PAD_SD4_DAT3__GPIO2_IO11 | DIO_PAD_CFG),
222 IOMUX_PADS(PAD_SD4_DAT0__GPIO2_IO08 | DIO_PAD_CFG),
224 IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
226 IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
228 IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
230 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
232 IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
234 IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
236 IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
238 IOMUX_PADS(PAD_GPIO_19__GPIO4_IO05 | DIO_PAD_CFG),
240 IOMUX_PADS(PAD_ENET_RXD0__GPIO1_IO27 | DIO_PAD_CFG),
242 IOMUX_PADS(PAD_EIM_D31__GPIO3_IO31 | DIO_PAD_CFG),
244 IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
246 IOMUX_PADS(PAD_SD3_DAT4__GPIO7_IO01 | DIO_PAD_CFG),
248 IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
251 static iomux_v3_cfg_t const gw54xx_gpio_pads[] = {
253 IOMUX_PADS(PAD_SD4_DAT3__GPIO2_IO11 | DIO_PAD_CFG),
255 IOMUX_PADS(PAD_SD4_DAT0__GPIO2_IO08 | DIO_PAD_CFG),
257 IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
259 IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
261 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
263 IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
265 IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16 | DIO_PAD_CFG),
267 IOMUX_PADS(PAD_SD1_DAT3__GPIO1_IO21 | DIO_PAD_CFG),
269 IOMUX_PADS(PAD_EIM_D24__GPIO3_IO24 | DIO_PAD_CFG),
271 IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
273 IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
275 IOMUX_PADS(PAD_GPIO_19__GPIO4_IO05 | DIO_PAD_CFG),
277 IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
279 IOMUX_PADS(PAD_EIM_D31__GPIO3_IO31 | DIO_PAD_CFG),
281 IOMUX_PADS(PAD_SD3_DAT4__GPIO7_IO01 | DIO_PAD_CFG),
283 IOMUX_PADS(PAD_DISP0_DAT23__GPIO5_IO17 | DIO_PAD_CFG),
286 static iomux_v3_cfg_t const gw551x_gpio_pads[] = {
288 IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
290 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
292 IOMUX_PADS(PAD_GPIO_0__GPIO1_IO00 | DIO_PAD_CFG),
294 IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
297 static iomux_v3_cfg_t const gw552x_gpio_pads[] = {
299 IOMUX_PADS(PAD_SD4_DAT0__GPIO2_IO08 | DIO_PAD_CFG),
301 IOMUX_PADS(PAD_GPIO_7__GPIO1_IO07 | DIO_PAD_CFG),
303 IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
305 IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
307 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
309 IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
311 IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
313 IOMUX_PADS(PAD_CSI0_PIXCLK__GPIO5_IO18 | DIO_PAD_CFG),
314 IOMUX_PADS(PAD_CSI0_DATA_EN__GPIO5_IO20 | DIO_PAD_CFG),
315 IOMUX_PADS(PAD_CSI0_VSYNC__GPIO5_IO21 | DIO_PAD_CFG),
316 IOMUX_PADS(PAD_CSI0_DAT4__GPIO5_IO22 | DIO_PAD_CFG),
317 IOMUX_PADS(PAD_CSI0_DAT5__GPIO5_IO23 | DIO_PAD_CFG),
318 IOMUX_PADS(PAD_CSI0_DAT7__GPIO5_IO25 | DIO_PAD_CFG),
320 IOMUX_PADS(PAD_GPIO_1__GPIO1_IO01 | DIO_PAD_CFG),
322 IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
324 IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
327 static iomux_v3_cfg_t const gw553x_gpio_pads[] = {
329 IOMUX_PADS(PAD_KEY_COL2__GPIO4_IO10 | DIO_PAD_CFG),
331 IOMUX_PADS(PAD_KEY_ROW2__GPIO4_IO11 | DIO_PAD_CFG),
334 IOMUX_PADS(PAD_CSI0_DATA_EN__GPIO5_IO20 | DIO_PAD_CFG),
336 IOMUX_PADS(PAD_GPIO_0__GPIO1_IO00 | DIO_PAD_CFG),
338 IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
342 struct dio_cfg gw51xx_dio[] = {
344 { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
350 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
352 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
356 { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
358 { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
362 { IOMUX_PADS(PAD_SD1_CMD__GPIO1_IO18) },
364 { IOMUX_PADS(PAD_SD1_CMD__PWM4_OUT) },
369 struct dio_cfg gw52xx_dio[] = {
371 { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
377 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
379 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
383 { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
385 { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
389 { IOMUX_PADS(PAD_SD1_CLK__GPIO1_IO20) },
396 struct dio_cfg gw53xx_dio[] = {
398 { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
404 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
406 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
410 { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
412 { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
416 {IOMUX_PADS(PAD_SD1_CLK__GPIO1_IO20) },
423 struct dio_cfg gw54xx_dio[] = {
425 { IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09) },
427 { IOMUX_PADS(PAD_GPIO_9__PWM1_OUT) },
431 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
433 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
437 { IOMUX_PADS(PAD_SD4_DAT1__GPIO2_IO09) },
439 { IOMUX_PADS(PAD_SD4_DAT1__PWM3_OUT) },
443 { IOMUX_PADS(PAD_SD4_DAT2__GPIO2_IO10) },
445 { IOMUX_PADS(PAD_SD4_DAT2__PWM4_OUT) },
450 struct dio_cfg gw551x_dio[] = {
452 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
454 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
458 { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
460 { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
465 struct dio_cfg gw552x_dio[] = {
467 { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
473 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
475 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
479 { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
481 { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
485 {IOMUX_PADS(PAD_SD1_CLK__GPIO1_IO20) },
491 {IOMUX_PADS(PAD_CSI0_PIXCLK__GPIO5_IO18) },
497 {IOMUX_PADS(PAD_CSI0_DATA_EN__GPIO5_IO20) },
503 {IOMUX_PADS(PAD_CSI0_VSYNC__GPIO5_IO21) },
509 {IOMUX_PADS(PAD_CSI0_DAT4__GPIO5_IO22) },
515 {IOMUX_PADS(PAD_CSI0_DAT5__GPIO5_IO23) },
521 {IOMUX_PADS(PAD_CSI0_DAT7__GPIO5_IO25) },
528 struct dio_cfg gw553x_dio[] = {
530 { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
536 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
538 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
542 { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
544 { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
548 { IOMUX_PADS(PAD_SD1_CMD__GPIO1_IO18) },
550 { IOMUX_PADS(PAD_SD1_CMD__PWM4_OUT) },
556 * Board Specific GPIO
558 struct ventana gpio_cfg[GW_UNKNOWN] = {
561 .gpio_pads = gw54xx_gpio_pads,
562 .num_pads = ARRAY_SIZE(gw54xx_gpio_pads)/2,
563 .dio_cfg = gw54xx_dio,
564 .dio_num = ARRAY_SIZE(gw54xx_dio),
570 .pcie_rst = IMX_GPIO_NR(1, 29),
571 .mezz_pwren = IMX_GPIO_NR(4, 7),
572 .mezz_irq = IMX_GPIO_NR(4, 9),
573 .rs485en = IMX_GPIO_NR(3, 24),
574 .dioi2c_en = IMX_GPIO_NR(4, 5),
575 .pcie_sson = IMX_GPIO_NR(1, 20),
580 .gpio_pads = gw51xx_gpio_pads,
581 .num_pads = ARRAY_SIZE(gw51xx_gpio_pads)/2,
582 .dio_cfg = gw51xx_dio,
583 .dio_num = ARRAY_SIZE(gw51xx_dio),
588 .pcie_rst = IMX_GPIO_NR(1, 0),
589 .mezz_pwren = IMX_GPIO_NR(2, 19),
590 .mezz_irq = IMX_GPIO_NR(2, 18),
591 .gps_shdn = IMX_GPIO_NR(1, 2),
592 .vidin_en = IMX_GPIO_NR(5, 20),
593 .wdis = IMX_GPIO_NR(7, 12),
598 .gpio_pads = gw52xx_gpio_pads,
599 .num_pads = ARRAY_SIZE(gw52xx_gpio_pads)/2,
600 .dio_cfg = gw52xx_dio,
601 .dio_num = ARRAY_SIZE(gw52xx_dio),
607 .pcie_rst = IMX_GPIO_NR(1, 29),
608 .mezz_pwren = IMX_GPIO_NR(2, 19),
609 .mezz_irq = IMX_GPIO_NR(2, 18),
610 .gps_shdn = IMX_GPIO_NR(1, 27),
611 .vidin_en = IMX_GPIO_NR(3, 31),
612 .usb_sel = IMX_GPIO_NR(1, 2),
613 .wdis = IMX_GPIO_NR(7, 12),
614 .msata_en = GP_MSATA_SEL,
615 .rs232_en = GP_RS232_EN,
620 .gpio_pads = gw53xx_gpio_pads,
621 .num_pads = ARRAY_SIZE(gw53xx_gpio_pads)/2,
622 .dio_cfg = gw53xx_dio,
623 .dio_num = ARRAY_SIZE(gw53xx_dio),
629 .pcie_rst = IMX_GPIO_NR(1, 29),
630 .mezz_pwren = IMX_GPIO_NR(2, 19),
631 .mezz_irq = IMX_GPIO_NR(2, 18),
632 .gps_shdn = IMX_GPIO_NR(1, 27),
633 .vidin_en = IMX_GPIO_NR(3, 31),
634 .wdis = IMX_GPIO_NR(7, 12),
635 .msata_en = GP_MSATA_SEL,
636 .rs232_en = GP_RS232_EN,
641 .gpio_pads = gw54xx_gpio_pads,
642 .num_pads = ARRAY_SIZE(gw54xx_gpio_pads)/2,
643 .dio_cfg = gw54xx_dio,
644 .dio_num = ARRAY_SIZE(gw54xx_dio),
650 .pcie_rst = IMX_GPIO_NR(1, 29),
651 .mezz_pwren = IMX_GPIO_NR(2, 19),
652 .mezz_irq = IMX_GPIO_NR(2, 18),
653 .rs485en = IMX_GPIO_NR(7, 1),
654 .vidin_en = IMX_GPIO_NR(3, 31),
655 .dioi2c_en = IMX_GPIO_NR(4, 5),
656 .pcie_sson = IMX_GPIO_NR(1, 20),
657 .wdis = IMX_GPIO_NR(5, 17),
658 .msata_en = GP_MSATA_SEL,
659 .rs232_en = GP_RS232_EN,
664 .gpio_pads = gw551x_gpio_pads,
665 .num_pads = ARRAY_SIZE(gw551x_gpio_pads)/2,
666 .dio_cfg = gw551x_dio,
667 .dio_num = ARRAY_SIZE(gw551x_dio),
671 .pcie_rst = IMX_GPIO_NR(1, 0),
672 .wdis = IMX_GPIO_NR(7, 12),
677 .gpio_pads = gw552x_gpio_pads,
678 .num_pads = ARRAY_SIZE(gw552x_gpio_pads)/2,
679 .dio_cfg = gw552x_dio,
680 .dio_num = ARRAY_SIZE(gw552x_dio),
686 .pcie_rst = IMX_GPIO_NR(1, 29),
687 .usb_sel = IMX_GPIO_NR(1, 7),
688 .wdis = IMX_GPIO_NR(7, 12),
689 .msata_en = GP_MSATA_SEL,
694 .gpio_pads = gw553x_gpio_pads,
695 .num_pads = ARRAY_SIZE(gw553x_gpio_pads)/2,
696 .dio_cfg = gw553x_dio,
697 .dio_num = ARRAY_SIZE(gw553x_dio),
702 .pcie_rst = IMX_GPIO_NR(1, 0),
703 .vidin_en = IMX_GPIO_NR(5, 20),
704 .wdis = IMX_GPIO_NR(7, 12),
708 void setup_iomux_gpio(int board, struct ventana_board_info *info)
712 /* iomux common to all Ventana boards */
713 SETUP_IOMUX_PADS(gw_gpio_pads);
716 gpio_request(GP_USB_OTG_PWR, "usbotg_pwr");
717 gpio_direction_output(GP_USB_OTG_PWR, 0);
719 if (board >= GW_UNKNOWN)
722 /* board specific iomux */
723 imx_iomux_v3_setup_multiple_pads(gpio_cfg[board].gpio_pads,
724 gpio_cfg[board].num_pads);
727 if (gpio_cfg[board].rs232_en) {
728 gpio_request(gpio_cfg[board].rs232_en, "rs232_en");
729 gpio_direction_output(gpio_cfg[board].rs232_en, 0);
732 /* GW522x Uses GPIO3_IO23 for PCIE_RST# */
733 if (board == GW52xx && info->model[4] == '2')
734 gpio_cfg[board].pcie_rst = IMX_GPIO_NR(3, 23);
736 /* assert PCI_RST# */
737 gpio_request(gpio_cfg[board].pcie_rst, "pci_rst#");
738 gpio_direction_output(gpio_cfg[board].pcie_rst, 0);
740 /* turn off (active-high) user LED's */
741 for (i = 0; i < ARRAY_SIZE(gpio_cfg[board].leds); i++) {
743 if (gpio_cfg[board].leds[i]) {
744 sprintf(name, "led_user%d", i);
745 gpio_request(gpio_cfg[board].leds[i], name);
746 gpio_direction_output(gpio_cfg[board].leds[i], 1);
750 /* MSATA Enable - default to PCI */
751 if (gpio_cfg[board].msata_en) {
752 gpio_request(gpio_cfg[board].msata_en, "msata_en");
753 gpio_direction_output(gpio_cfg[board].msata_en, 0);
756 /* Expansion Mezzanine IO */
757 if (gpio_cfg[board].mezz_pwren) {
758 gpio_request(gpio_cfg[board].mezz_pwren, "mezz_pwr");
759 gpio_direction_output(gpio_cfg[board].mezz_pwren, 0);
761 if (gpio_cfg[board].mezz_irq) {
762 gpio_request(gpio_cfg[board].mezz_irq, "mezz_irq#");
763 gpio_direction_input(gpio_cfg[board].mezz_irq);
766 /* RS485 Transmit Enable */
767 if (gpio_cfg[board].rs485en) {
768 gpio_request(gpio_cfg[board].rs485en, "rs485_en");
769 gpio_direction_output(gpio_cfg[board].rs485en, 0);
773 if (gpio_cfg[board].gps_shdn) {
774 gpio_request(gpio_cfg[board].gps_shdn, "gps_shdn");
775 gpio_direction_output(gpio_cfg[board].gps_shdn, 1);
778 /* Analog video codec power enable */
779 if (gpio_cfg[board].vidin_en) {
780 gpio_request(gpio_cfg[board].vidin_en, "anavidin_en");
781 gpio_direction_output(gpio_cfg[board].vidin_en, 1);
785 if (gpio_cfg[board].dioi2c_en) {
786 gpio_request(gpio_cfg[board].dioi2c_en, "dioi2c_dis#");
787 gpio_direction_output(gpio_cfg[board].dioi2c_en, 0);
790 /* PCICK_SSON: disable spread-spectrum clock */
791 if (gpio_cfg[board].pcie_sson) {
792 gpio_request(gpio_cfg[board].pcie_sson, "pci_sson");
793 gpio_direction_output(gpio_cfg[board].pcie_sson, 0);
796 /* USBOTG mux routing */
797 if (gpio_cfg[board].usb_sel) {
798 gpio_request(gpio_cfg[board].usb_sel, "usb_pcisel");
799 gpio_direction_output(gpio_cfg[board].usb_sel, 0);
802 /* PCISKT_WDIS# (Wireless disable GPIO to miniPCIe sockets) */
803 if (gpio_cfg[board].wdis) {
804 gpio_request(gpio_cfg[board].wdis, "wlan_dis");
805 gpio_direction_output(gpio_cfg[board].wdis, 1);
808 /* sense vselect pin to see if we support uhs-i */
809 gpio_request(GP_SD3_VSELECT, "sd3_vselect");
810 gpio_direction_input(GP_SD3_VSELECT);
811 gpio_cfg[board].usd_vsel = !gpio_get_value(GP_SD3_VSELECT);
814 /* setup GPIO pinmux and default configuration per baseboard and env */
815 void setup_board_gpio(int board, struct ventana_board_info *info)
821 int quiet = simple_strtol(getenv("quiet"), NULL, 10);
823 if (board >= GW_UNKNOWN)
827 if (gpio_cfg[board].rs232_en) {
828 gpio_direction_output(gpio_cfg[board].rs232_en,
829 (hwconfig("rs232")) ? 0 : 1);
833 if (gpio_cfg[board].msata_en && is_cpu_type(MXC_CPU_MX6Q)) {
834 gpio_direction_output(GP_MSATA_SEL,
835 (hwconfig("msata")) ? 1 : 0);
838 /* USBOTG Select (PCISKT or FrontPanel) */
839 if (gpio_cfg[board].usb_sel) {
840 gpio_direction_output(gpio_cfg[board].usb_sel,
841 (hwconfig("usb_pcisel")) ? 1 : 0);
845 * Configure DIO pinmux/padctl registers
846 * see IMX6DQRM/IMX6SDLRM IOMUXC_SW_PAD_CTL_PAD_* register definitions
848 for (i = 0; i < gpio_cfg[board].dio_num; i++) {
849 struct dio_cfg *cfg = &gpio_cfg[board].dio_cfg[i];
850 iomux_v3_cfg_t ctrl = DIO_PAD_CFG;
851 unsigned cputype = is_cpu_type(MXC_CPU_MX6Q) ? 0 : 1;
853 if (!cfg->gpio_padmux[0] && !cfg->gpio_padmux[1])
855 sprintf(arg, "dio%d", i);
858 s = hwconfig_subarg(arg, "padctrl", &len);
860 ctrl = MUX_PAD_CTRL(simple_strtoul(s, NULL, 16)
861 & 0x1ffff) | MUX_MODE_SION;
863 if (hwconfig_subarg_cmp(arg, "mode", "gpio")) {
865 printf("DIO%d: GPIO%d_IO%02d (gpio-%d)\n", i,
866 (cfg->gpio_param/32)+1,
870 imx_iomux_v3_setup_pad(cfg->gpio_padmux[cputype] |
872 gpio_requestf(cfg->gpio_param, "dio%d", i);
873 gpio_direction_input(cfg->gpio_param);
874 } else if (hwconfig_subarg_cmp(arg, "mode", "pwm") &&
876 if (!cfg->pwm_param) {
877 printf("DIO%d: Error: pwm config invalid\n",
882 printf("DIO%d: pwm%d\n", i, cfg->pwm_param);
883 imx_iomux_v3_setup_pad(cfg->pwm_padmux[cputype] |
889 if (gpio_cfg[board].msata_en && is_cpu_type(MXC_CPU_MX6Q)) {
890 printf("MSATA: %s\n", (hwconfig("msata") ?
891 "enabled" : "disabled"));
893 if (gpio_cfg[board].rs232_en) {
894 printf("RS232: %s\n", (hwconfig("rs232")) ?
895 "enabled" : "disabled");
900 /* setup board specific PMIC */
901 void setup_pmic(void)
906 i2c_set_bus_num(CONFIG_I2C_PMIC);
908 /* configure PFUZE100 PMIC */
909 if (!i2c_probe(CONFIG_POWER_PFUZE100_I2C_ADDR)) {
910 debug("probed PFUZE100@0x%x\n", CONFIG_POWER_PFUZE100_I2C_ADDR);
911 power_pfuze100_init(CONFIG_I2C_PMIC);
912 p = pmic_get("PFUZE100");
913 if (p && !pmic_probe(p)) {
914 pmic_reg_read(p, PFUZE100_DEVICEID, ®);
915 printf("PMIC: PFUZE100 ID=0x%02x\n", reg);
917 /* Set VGEN1 to 1.5V and enable */
918 pmic_reg_read(p, PFUZE100_VGEN1VOL, ®);
919 reg &= ~(LDO_VOL_MASK);
920 reg |= (LDOA_1_50V | LDO_EN);
921 pmic_reg_write(p, PFUZE100_VGEN1VOL, reg);
923 /* Set SWBST to 5.0V and enable */
924 pmic_reg_read(p, PFUZE100_SWBSTCON1, ®);
925 reg &= ~(SWBST_MODE_MASK | SWBST_VOL_MASK);
926 reg |= (SWBST_5_00V | (SWBST_MODE_AUTO << SWBST_MODE_SHIFT));
927 pmic_reg_write(p, PFUZE100_SWBSTCON1, reg);
931 /* configure LTC3676 PMIC */
932 else if (!i2c_probe(CONFIG_POWER_LTC3676_I2C_ADDR)) {
933 debug("probed LTC3676@0x%x\n", CONFIG_POWER_LTC3676_I2C_ADDR);
934 power_ltc3676_init(CONFIG_I2C_PMIC);
935 p = pmic_get("LTC3676_PMIC");
936 if (p && !pmic_probe(p)) {
937 puts("PMIC: LTC3676\n");
939 * set board-specific scalar for max CPU frequency
940 * per CPU based on the LDO enabled Operating Ranges
941 * defined in the respective IMX6DQ and IMX6SDL
942 * datasheets. The voltage resulting from the R1/R2
943 * feedback inputs on Ventana is 1308mV. Note that this
944 * is a bit shy of the Vmin of 1350mV in the datasheet
945 * for LDO enabled mode but is as high as we can go.
947 * We will rely on an OS kernel driver to properly
948 * regulate these per CPU operating point and use LDO
949 * bypass mode when using the higher frequency
950 * operating points to compensate as LDO bypass mode
951 * allows the rails be 125mV lower.
953 /* mask PGOOD during SW1 transition */
954 pmic_reg_write(p, LTC3676_DVB1B,
955 0x1f | LTC3676_PGOOD_MASK);
956 /* set SW1 (VDD_SOC) */
957 pmic_reg_write(p, LTC3676_DVB1A, 0x1f);
959 /* mask PGOOD during SW3 transition */
960 pmic_reg_write(p, LTC3676_DVB3B,
961 0x1f | LTC3676_PGOOD_MASK);
962 /* set SW3 (VDD_ARM) */
963 pmic_reg_write(p, LTC3676_DVB3A, 0x1f);