]> git.sur5r.net Git - u-boot/blob - board/netstal/hcu5/sdram.c
Merge branch 'master' of git://www.denx.de/git/u-boot-coldfire
[u-boot] / board / netstal / hcu5 / sdram.c
1 /*
2  * (C) Copyright 2007
3  * Niklaus Giger (Niklaus.Giger@netstal.com)
4  * (C) Copyright 2006
5  * Sylvie Gohl,             AMCC/IBM, gohl.sylvie@fr.ibm.com
6  * Jacqueline Pira-Ferriol, AMCC/IBM, jpira-ferriol@fr.ibm.com
7  * Thierry Roman,           AMCC/IBM, thierry_roman@fr.ibm.com
8  * Alain Saurel,            AMCC/IBM, alain.saurel@fr.ibm.com
9  * Robert Snyder,           AMCC/IBM, rob.snyder@fr.ibm.com
10  *
11  * (C) Copyright 2006
12  * Stefan Roese, DENX Software Engineering, sr@denx.de.
13  *
14  * This program is free software; you can redistribute it and/or
15  * modify it under the terms of the GNU General Public License as
16  * published by the Free Software Foundation; either version 2 of
17  * the License, or (at your option) any later version.
18  *
19  * This program is distributed in the hope that it will be useful,
20  * but WITHOUT ANY WARRANTY; without even the implied warranty of
21  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
22  * GNU General Public License for more details.
23  *
24  * You should have received a copy of the GNU General Public License
25  * along with this program; if not, write to the Free Software
26  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
27  * MA 02111-1307 USA
28  */
29
30 /* define DEBUG for debug output */
31 #undef DEBUG
32
33 #include <common.h>
34 #include <asm/processor.h>
35 #include <asm/io.h>
36 #include <asm/mmu.h>
37 #include <ppc440.h>
38
39 void hcu_led_set(u32 value);
40 void dcbz_area(u32 start_address, u32 num_bytes);
41 void dflush(void);
42
43 #define DDR_DCR_BASE 0x10
44 #define ddrcfga  (DDR_DCR_BASE+0x0)   /* DDR configuration address reg */
45 #define ddrcfgd  (DDR_DCR_BASE+0x1)   /* DDR configuration data reg    */
46
47 #define DDR0_01_INT_MASK_MASK             0x000000FF
48 #define DDR0_00_INT_ACK_ALL               0x7F000000
49 #define DDR0_01_INT_MASK_ALL_ON           0x000000FF
50 #define DDR0_01_INT_MASK_ALL_OFF          0x00000000
51
52 #define DDR0_17_DLLLOCKREG_MASK           0x00010000 /* Read only */
53 #define DDR0_17_DLLLOCKREG_UNLOCKED       0x00000000
54 #define DDR0_17_DLLLOCKREG_LOCKED         0x00010000
55
56 #define DDR0_22                         0x16
57 /* ECC */
58 #define DDR0_22_CTRL_RAW_MASK             0x03000000
59 #define DDR0_22_CTRL_RAW_ECC_DISABLE      0x00000000 /* ECC not enabled */
60 #define DDR0_22_CTRL_RAW_ECC_CHECK_ONLY   0x01000000 /* ECC no correction */
61 #define DDR0_22_CTRL_RAW_NO_ECC_RAM       0x02000000 /* Not a ECC RAM*/
62 #define DDR0_22_CTRL_RAW_ECC_ENABLE       0x03000000 /* ECC correcting on */
63 #define DDR0_03_CASLAT_DECODE(n)            ((((unsigned long)(n))>>16)&0x7)
64
65 #define ECC_RAM                         0x03267F0B
66 #define NO_ECC_RAM                      0x00267F0B
67
68 #define HCU_HW_SDRAM_CONFIG_MASK        0x7
69
70 #define MY_TLB_WORD2_I_ENABLE TLB_WORD2_I_ENABLE
71         /* disable caching on DDR2 */
72
73 void program_tlb(u32 phys_addr, u32 virt_addr, u32 size, u32 tlb_word2_i_value);
74
75 void board_add_ram_info(int use_default)
76 {
77         PPC4xx_SYS_INFO board_cfg;
78         u32 val;
79
80         mfsdram(DDR0_22, val);
81         val &= DDR0_22_CTRL_RAW_MASK;
82         switch (val) {
83         case DDR0_22_CTRL_RAW_ECC_DISABLE:
84                 puts(" (ECC disabled");
85                 break;
86         case DDR0_22_CTRL_RAW_ECC_CHECK_ONLY:
87                 puts(" (ECC check only");
88                 break;
89         case DDR0_22_CTRL_RAW_NO_ECC_RAM:
90                 puts(" (no ECC ram");
91                 break;
92         case DDR0_22_CTRL_RAW_ECC_ENABLE:
93                 puts(" (ECC enabled");
94                 break;
95         }
96
97         get_sys_info(&board_cfg);
98         printf(", %d MHz", (board_cfg.freqPLB * 2) / 1000000);
99
100         mfsdram(DDR0_03, val);
101         val = DDR0_03_CASLAT_DECODE(val);
102         printf(", CL%d)", val);
103 }
104
105 /*--------------------------------------------------------------------
106  * wait_for_dlllock.
107  *--------------------------------------------------------------------*/
108 static int wait_for_dlllock(void)
109 {
110         unsigned long val;
111         int wait = 0;
112
113         /* -----------------------------------------------------------+
114          * Wait for the DCC master delay line to finish calibration
115          * ----------------------------------------------------------*/
116         mtdcr(ddrcfga, DDR0_17);
117         val = DDR0_17_DLLLOCKREG_UNLOCKED;
118
119         while (wait != 0xffff) {
120                 val = mfdcr(ddrcfgd);
121                 if ((val & DDR0_17_DLLLOCKREG_MASK) ==
122                     DDR0_17_DLLLOCKREG_LOCKED)
123                         /* dlllockreg bit on */
124                         return 0;
125                 else
126                         wait++;
127         }
128         debug("0x%04x: DDR0_17 Value (dlllockreg bit): 0x%08x\n", wait, val);
129         debug("Waiting for dlllockreg bit to raise\n");
130
131         return -1;
132 }
133
134 /***********************************************************************
135  *
136  * sdram_panic -- Panic if we cannot configure the sdram correctly
137  *
138  ************************************************************************/
139 void sdram_panic(const char *reason)
140 {
141         printf("\n%s: reason %s",  __FUNCTION__,  reason);
142         hcu_led_set(0xff);
143         while (1) {
144         }
145         /* Never return */
146 }
147
148 #ifdef CONFIG_DDR_ECC
149 static void blank_string(int size)
150 {
151         int i;
152
153         for (i=0; i<size; i++)
154                 putc('\b');
155         for (i=0; i<size; i++)
156                 putc(' ');
157         for (i=0; i<size; i++)
158                 putc('\b');
159 }
160 /*---------------------------------------------------------------------------+
161  * program_ecc.
162  *---------------------------------------------------------------------------*/
163 static void program_ecc(unsigned long start_address, unsigned long num_bytes)
164 {
165         u32 val;
166         char str[] = "ECC generation -";
167 #if defined(CONFIG_PRAM)
168         u32 *magic;
169
170         /* Check whether vxWorks is using EDR logging, if yes zero */
171         /* also PostMortem and user reserved memory */
172         magic = (u32 *)in_be32((u32 *)(start_address + num_bytes -
173                                        (CONFIG_PRAM*1024) + sizeof(u32)));
174
175         debug("\n%s:  CONFIG_PRAM %d kB magic 0x%x 0x%p -> 0x%x\n", __FUNCTION__,
176                CONFIG_PRAM,
177                start_address + num_bytes - (CONFIG_PRAM*1024) + sizeof(u32),
178                magic, in_be32(magic));
179         if (in_be32(magic) == 0xbeefbabe)
180                 num_bytes -= (CONFIG_PRAM*1024) - PM_RESERVED_MEM;
181 #endif
182
183         sync();
184         eieio();
185
186         puts(str);
187
188         /* ECC bit set method for cached memory */
189         /* Fast method, no noticeable delay */
190         dcbz_area(start_address, num_bytes);
191         dflush();
192         blank_string(strlen(str));
193
194         /* Clear error status */
195         mfsdram(DDR0_00, val);
196         mtsdram(DDR0_00, val | DDR0_00_INT_ACK_ALL);
197
198         /*
199          * Clear possible ECC errors
200          * If not done, then we could get an interrupt later on when
201          * exceptions are enabled.
202          */
203         mtspr(mcsr, mfspr(mcsr));
204
205         /* Set 'int_mask' parameter to functionnal value */
206         mfsdram(DDR0_01, val);
207         mtsdram(DDR0_01, ((val &~ DDR0_01_INT_MASK_MASK) |
208                           DDR0_01_INT_MASK_ALL_OFF));
209
210         return;
211 }
212 #endif
213
214
215 /***********************************************************************
216  *
217  * initdram -- 440EPx's DDR controller is a DENALI Core
218  *
219  ************************************************************************/
220 long int initdram (int board_type)
221 {
222         unsigned int dram_size = 0;
223
224         mtsdram(DDR0_02, 0x00000000);
225
226         /* Values must be kept in sync with Excel-table <<A0001492.>> ! */
227         mtsdram(DDR0_00, 0x0000190A);
228         mtsdram(DDR0_01, 0x01000000);
229         mtsdram(DDR0_03, 0x02030602);
230         mtsdram(DDR0_04, 0x0A020200);
231         mtsdram(DDR0_05, 0x02020307);
232         switch (in_be16((u16 *)HCU_HW_VERSION_REGISTER) & HCU_HW_SDRAM_CONFIG_MASK) {
233         case 1:
234                 dram_size = 256 * 1024 * 1024 ;
235                 mtsdram(DDR0_06, 0x0102C812);  /* 256MB RAM */
236                 mtsdram(DDR0_11, 0x0014C800);  /* 256MB RAM */
237                 mtsdram(DDR0_43, 0x030A0200);  /* 256MB RAM */
238                 break;
239         case 0:
240         default:
241                 dram_size = 128 * 1024 * 1024 ;
242                 mtsdram(DDR0_06, 0x0102C80D);  /* 128MB RAM */
243                 mtsdram(DDR0_11, 0x000FC800);  /* 128MB RAM */
244                 mtsdram(DDR0_43, 0x030A0300);  /* 128MB RAM */
245                 break;
246         }
247         mtsdram(DDR0_07, 0x00090100);
248
249         /*
250          * TCPD=200 cycles of clock input is required to lock the DLL.
251          * CKE must be HIGH the entire time.mtsdram(DDR0_08, 0x02C80001);
252          */
253         mtsdram(DDR0_08, 0x02C80001);
254         mtsdram(DDR0_09, 0x00011D5F);
255         mtsdram(DDR0_10, 0x00000100);
256         mtsdram(DDR0_12, 0x00000003);
257         mtsdram(DDR0_14, 0x00000000);
258         mtsdram(DDR0_17, 0x1D000000);
259         mtsdram(DDR0_18, 0x1D1D1D1D);
260         mtsdram(DDR0_19, 0x1D1D1D1D);
261         mtsdram(DDR0_20, 0x0B0B0B0B);
262         mtsdram(DDR0_21, 0x0B0B0B0B);
263 #ifdef CONFIG_DDR_ECC
264         mtsdram(DDR0_22, ECC_RAM);
265 #else
266         mtsdram(DDR0_22, NO_ECC_RAM);
267 #endif
268
269         mtsdram(DDR0_23, 0x00000000);
270         mtsdram(DDR0_24, 0x01020001);
271         mtsdram(DDR0_26, 0x2D930517);
272         mtsdram(DDR0_27, 0x00008236);
273         mtsdram(DDR0_28, 0x00000000);
274         mtsdram(DDR0_31, 0x00000000);
275         mtsdram(DDR0_42, 0x01000006);
276         mtsdram(DDR0_44, 0x00000003);
277         mtsdram(DDR0_02, 0x00000001);
278         wait_for_dlllock();
279         mtsdram(DDR0_00, 0x40000000);  /* Zero init bit */
280
281         /*
282          * Program tlb entries for this size (dynamic)
283          */
284         remove_tlb(CFG_SDRAM_BASE, 256 << 20);
285         program_tlb(0, 0, dram_size, TLB_WORD2_W_ENABLE | TLB_WORD2_I_ENABLE);
286
287         /*
288          * Setup 2nd TLB with same physical address but different virtual
289          * address with cache enabled. This is done for fast ECC generation.
290          */
291         program_tlb(0, CFG_DDR_CACHED_ADDR, dram_size, 0);
292
293 #ifdef CONFIG_DDR_ECC
294         /*
295          * If ECC is enabled, initialize the parity bits.
296          */
297         program_ecc(CFG_DDR_CACHED_ADDR, dram_size);
298 #endif
299
300         return (dram_size);
301 }