]> git.sur5r.net Git - u-boot/blob - board/nvidia/common/board.c
tegra2: spi: Add SPI driver for Tegra2 SOC
[u-boot] / board / nvidia / common / board.c
1 /*
2  *  (C) Copyright 2010,2011
3  *  NVIDIA Corporation <www.nvidia.com>
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 #include <common.h>
25 #include <ns16550.h>
26 #include <asm/io.h>
27 #include <asm/arch/tegra2.h>
28 #include <asm/arch/sys_proto.h>
29
30 #include <asm/arch/clk_rst.h>
31 #include <asm/arch/clock.h>
32 #include <asm/arch/pinmux.h>
33 #include <asm/arch/uart.h>
34 #include <spi.h>
35 #include "board.h"
36
37 DECLARE_GLOBAL_DATA_PTR;
38
39 enum {
40         /* UARTs which we can enable */
41         UARTA   = 1 << 0,
42         UARTB   = 1 << 1,
43         UARTD   = 1 << 3,
44 };
45
46 const struct tegra2_sysinfo sysinfo = {
47         CONFIG_TEGRA2_BOARD_STRING
48 };
49
50 /*
51  * Routine: timer_init
52  * Description: init the timestamp and lastinc value
53  */
54 int timer_init(void)
55 {
56         return 0;
57 }
58
59 static void enable_uart(enum periph_id pid)
60 {
61         /* Assert UART reset and enable clock */
62         reset_set_enable(pid, 1);
63         clock_enable(pid);
64         clock_ll_set_source(pid, 0);    /* UARTx_CLK_SRC = 00, PLLP_OUT0 */
65
66         /* wait for 2us */
67         udelay(2);
68
69         /* De-assert reset to UART */
70         reset_set_enable(pid, 0);
71 }
72
73 /*
74  * Routine: clock_init_uart
75  * Description: init clock for the UART(s)
76  */
77 static void clock_init_uart(int uart_ids)
78 {
79         if (uart_ids & UARTA)
80                 enable_uart(PERIPH_ID_UART1);
81         if (uart_ids & UARTB)
82                 enable_uart(PERIPH_ID_UART2);
83         if (uart_ids & UARTD)
84                 enable_uart(PERIPH_ID_UART4);
85 }
86
87 /*
88  * Routine: pin_mux_uart
89  * Description: setup the pin muxes/tristate values for the UART(s)
90  */
91 static void pin_mux_uart(int uart_ids)
92 {
93         if (uart_ids & UARTA) {
94                 pinmux_set_func(PINGRP_IRRX, PMUX_FUNC_UARTA);
95                 pinmux_set_func(PINGRP_IRTX, PMUX_FUNC_UARTA);
96                 pinmux_tristate_disable(PINGRP_IRRX);
97                 pinmux_tristate_disable(PINGRP_IRTX);
98         }
99         if (uart_ids & UARTB) {
100                 pinmux_set_func(PINGRP_UAD, PMUX_FUNC_IRDA);
101                 pinmux_tristate_disable(PINGRP_UAD);
102         }
103         if (uart_ids & UARTD) {
104                 pinmux_set_func(PINGRP_GMC, PMUX_FUNC_UARTD);
105                 pinmux_tristate_disable(PINGRP_GMC);
106         }
107 }
108
109 /*
110  * Routine: board_init
111  * Description: Early hardware init.
112  */
113 int board_init(void)
114 {
115         clock_init();
116         clock_verify();
117
118 #ifdef CONFIG_TEGRA2_SPI
119         spi_init();
120 #endif
121         /* boot param addr */
122         gd->bd->bi_boot_params = (NV_PA_SDRAM_BASE + 0x100);
123
124         return 0;
125 }
126
127 #ifdef CONFIG_BOARD_EARLY_INIT_F
128 int board_early_init_f(void)
129 {
130         int uart_ids = 0;       /* bit mask of which UART ids to enable */
131
132 #ifdef CONFIG_TEGRA2_ENABLE_UARTA
133         uart_ids |= UARTA;
134 #endif
135 #ifdef CONFIG_TEGRA2_ENABLE_UARTB
136         uart_ids |= UARTB;
137 #endif
138 #ifdef CONFIG_TEGRA2_ENABLE_UARTD
139         uart_ids |= UARTD;
140 #endif
141
142         /* We didn't do this init in start.S, so do it now */
143         cpu_init_cp15();
144
145         /* Initialize essential common plls */
146         clock_early_init();
147
148         /* Initialize UART clocks */
149         clock_init_uart(uart_ids);
150
151         /* Initialize periph pinmuxes */
152         pin_mux_uart(uart_ids);
153
154         /* Initialize periph GPIOs */
155         gpio_config_uart();
156         return 0;
157 }
158 #endif  /* EARLY_INIT */