]> git.sur5r.net Git - u-boot/blob - board/omap3/evm/evm.h
OMAP Consolidate common u-boot.lds to cpu layer.
[u-boot] / board / omap3 / evm / evm.h
1 /*
2  * (C) Copyright 2008
3  * Nishanth Menon <menon.nishanth@gmail.com>
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23 #ifndef _EVM_H_
24 #define _EVM_H_
25
26 const omap3_sysinfo sysinfo = {
27         DDR_DISCRETE,
28         "OMAP3 EVM board",
29 #if defined(CONFIG_ENV_IS_IN_ONENAND)
30         "OneNAND",
31 #else
32         "NAND",
33 #endif
34 };
35
36 static void setup_net_chip(void);
37
38 /*
39  * IEN  - Input Enable
40  * IDIS - Input Disable
41  * PTD  - Pull type Down
42  * PTU  - Pull type Up
43  * DIS  - Pull type selection is inactive
44  * EN   - Pull type selection is active
45  * M0   - Mode 0
46  * The commented string gives the final mux configuration for that pin
47  */
48 #define MUX_EVM() \
49  /*SDRC*/\
50  MUX_VAL(CP(SDRC_D0),           (IEN  | PTD | DIS | M0)) /*SDRC_D0*/\
51  MUX_VAL(CP(SDRC_D1),           (IEN  | PTD | DIS | M0)) /*SDRC_D1*/\
52  MUX_VAL(CP(SDRC_D2),           (IEN  | PTD | DIS | M0)) /*SDRC_D2*/\
53  MUX_VAL(CP(SDRC_D3),           (IEN  | PTD | DIS | M0)) /*SDRC_D3*/\
54  MUX_VAL(CP(SDRC_D4),           (IEN  | PTD | DIS | M0)) /*SDRC_D4*/\
55  MUX_VAL(CP(SDRC_D5),           (IEN  | PTD | DIS | M0)) /*SDRC_D5*/\
56  MUX_VAL(CP(SDRC_D6),           (IEN  | PTD | DIS | M0)) /*SDRC_D6*/\
57  MUX_VAL(CP(SDRC_D7),           (IEN  | PTD | DIS | M0)) /*SDRC_D7*/\
58  MUX_VAL(CP(SDRC_D8),           (IEN  | PTD | DIS | M0)) /*SDRC_D8*/\
59  MUX_VAL(CP(SDRC_D9),           (IEN  | PTD | DIS | M0)) /*SDRC_D9*/\
60  MUX_VAL(CP(SDRC_D10),          (IEN  | PTD | DIS | M0)) /*SDRC_D10*/\
61  MUX_VAL(CP(SDRC_D11),          (IEN  | PTD | DIS | M0)) /*SDRC_D11*/\
62  MUX_VAL(CP(SDRC_D12),          (IEN  | PTD | DIS | M0)) /*SDRC_D12*/\
63  MUX_VAL(CP(SDRC_D13),          (IEN  | PTD | DIS | M0)) /*SDRC_D13*/\
64  MUX_VAL(CP(SDRC_D14),          (IEN  | PTD | DIS | M0)) /*SDRC_D14*/\
65  MUX_VAL(CP(SDRC_D15),          (IEN  | PTD | DIS | M0)) /*SDRC_D15*/\
66  MUX_VAL(CP(SDRC_D16),          (IEN  | PTD | DIS | M0)) /*SDRC_D16*/\
67  MUX_VAL(CP(SDRC_D17),          (IEN  | PTD | DIS | M0)) /*SDRC_D17*/\
68  MUX_VAL(CP(SDRC_D18),          (IEN  | PTD | DIS | M0)) /*SDRC_D18*/\
69  MUX_VAL(CP(SDRC_D19),          (IEN  | PTD | DIS | M0)) /*SDRC_D19*/\
70  MUX_VAL(CP(SDRC_D20),          (IEN  | PTD | DIS | M0)) /*SDRC_D20*/\
71  MUX_VAL(CP(SDRC_D21),          (IEN  | PTD | DIS | M0)) /*SDRC_D21*/\
72  MUX_VAL(CP(SDRC_D22),          (IEN  | PTD | DIS | M0)) /*SDRC_D22*/\
73  MUX_VAL(CP(SDRC_D23),          (IEN  | PTD | DIS | M0)) /*SDRC_D23*/\
74  MUX_VAL(CP(SDRC_D24),          (IEN  | PTD | DIS | M0)) /*SDRC_D24*/\
75  MUX_VAL(CP(SDRC_D25),          (IEN  | PTD | DIS | M0)) /*SDRC_D25*/\
76  MUX_VAL(CP(SDRC_D26),          (IEN  | PTD | DIS | M0)) /*SDRC_D26*/\
77  MUX_VAL(CP(SDRC_D27),          (IEN  | PTD | DIS | M0)) /*SDRC_D27*/\
78  MUX_VAL(CP(SDRC_D28),          (IEN  | PTD | DIS | M0)) /*SDRC_D28*/\
79  MUX_VAL(CP(SDRC_D29),          (IEN  | PTD | DIS | M0)) /*SDRC_D29*/\
80  MUX_VAL(CP(SDRC_D30),          (IEN  | PTD | DIS | M0)) /*SDRC_D30*/\
81  MUX_VAL(CP(SDRC_D31),          (IEN  | PTD | DIS | M0)) /*SDRC_D31*/\
82  MUX_VAL(CP(SDRC_CLK),          (IEN  | PTD | DIS | M0)) /*SDRC_CLK*/\
83  MUX_VAL(CP(SDRC_DQS0),         (IEN  | PTD | DIS | M0)) /*SDRC_DQS0*/\
84  MUX_VAL(CP(SDRC_DQS1),         (IEN  | PTD | DIS | M0)) /*SDRC_DQS1*/\
85  MUX_VAL(CP(SDRC_DQS2),         (IEN  | PTD | DIS | M0)) /*SDRC_DQS2*/\
86  MUX_VAL(CP(SDRC_DQS3),         (IEN  | PTD | DIS | M0)) /*SDRC_DQS3*/\
87  /*GPMC*/\
88  MUX_VAL(CP(GPMC_A1),           (IDIS | PTU | EN  | M0)) /*GPMC_A1*/\
89  MUX_VAL(CP(GPMC_A2),           (IDIS | PTU | EN  | M0)) /*GPMC_A2*/\
90  MUX_VAL(CP(GPMC_A3),           (IDIS | PTU | EN  | M0)) /*GPMC_A3*/\
91  MUX_VAL(CP(GPMC_A4),           (IDIS | PTU | EN  | M0)) /*GPMC_A4*/\
92  MUX_VAL(CP(GPMC_A5),           (IDIS | PTU | EN  | M0)) /*GPMC_A5*/\
93  MUX_VAL(CP(GPMC_A6),           (IDIS | PTU | EN  | M0)) /*GPMC_A6*/\
94  MUX_VAL(CP(GPMC_A7),           (IDIS | PTU | EN  | M0)) /*GPMC_A7*/\
95  MUX_VAL(CP(GPMC_A8),           (IDIS | PTU | EN  | M0)) /*GPMC_A8*/\
96  MUX_VAL(CP(GPMC_A9),           (IDIS | PTU | EN  | M0)) /*GPMC_A9*/\
97  MUX_VAL(CP(GPMC_A10),          (IDIS | PTU | EN  | M0)) /*GPMC_A10*/\
98  MUX_VAL(CP(GPMC_D0),           (IEN  | PTU | EN  | M0)) /*GPMC_D0*/\
99  MUX_VAL(CP(GPMC_D1),           (IEN  | PTU | EN  | M0)) /*GPMC_D1*/\
100  MUX_VAL(CP(GPMC_D2),           (IEN  | PTU | EN  | M0)) /*GPMC_D2*/\
101  MUX_VAL(CP(GPMC_D3),           (IEN  | PTU | EN  | M0)) /*GPMC_D3*/\
102  MUX_VAL(CP(GPMC_D4),           (IEN  | PTU | EN  | M0)) /*GPMC_D4*/\
103  MUX_VAL(CP(GPMC_D5),           (IEN  | PTU | EN  | M0)) /*GPMC_D5*/\
104  MUX_VAL(CP(GPMC_D6),           (IEN  | PTU | EN  | M0)) /*GPMC_D6*/\
105  MUX_VAL(CP(GPMC_D7),           (IEN  | PTU | EN  | M0)) /*GPMC_D7*/\
106  MUX_VAL(CP(GPMC_D8),           (IEN  | PTU | EN  | M0)) /*GPMC_D8*/\
107  MUX_VAL(CP(GPMC_D9),           (IEN  | PTU | EN  | M0)) /*GPMC_D9*/\
108  MUX_VAL(CP(GPMC_D10),          (IEN  | PTU | EN  | M0)) /*GPMC_D10*/\
109  MUX_VAL(CP(GPMC_D11),          (IEN  | PTU | EN  | M0)) /*GPMC_D11*/\
110  MUX_VAL(CP(GPMC_D12),          (IEN  | PTU | EN  | M0)) /*GPMC_D12*/\
111  MUX_VAL(CP(GPMC_D13),          (IEN  | PTU | EN  | M0)) /*GPMC_D13*/\
112  MUX_VAL(CP(GPMC_D14),          (IEN  | PTU | EN  | M0)) /*GPMC_D14*/\
113  MUX_VAL(CP(GPMC_D15),          (IEN  | PTU | EN  | M0)) /*GPMC_D15*/\
114  MUX_VAL(CP(GPMC_NCS0),         (IDIS | PTU | EN  | M0)) /*GPMC_nCS0*/\
115  MUX_VAL(CP(GPMC_NCS1),         (IDIS | PTU | EN  | M0)) /*GPMC_nCS1*/\
116  MUX_VAL(CP(GPMC_NCS2),         (IDIS | PTU | EN  | M0)) /*GPMC_nCS2*/\
117  MUX_VAL(CP(GPMC_NCS3),         (IDIS | PTU | EN  | M0)) /*GPMC_nCS3*/\
118  MUX_VAL(CP(GPMC_NCS4),         (IEN  | PTU | EN  | M0)) /*GPMC_nCS4*/\
119  MUX_VAL(CP(GPMC_NCS5),         (IDIS | PTU | EN  | M0)) /*GPMC_nCS5*/\
120  MUX_VAL(CP(GPMC_NCS6),         (IEN  | PTD | DIS | M0)) /*GPMC_nCS6*/\
121  MUX_VAL(CP(GPMC_NCS7),         (IEN  | PTU | EN  | M0)) /*GPMC_nCS7*/\
122  MUX_VAL(CP(GPMC_CLK),          (IDIS | PTU | EN  | M0)) /*GPMC_CLK*/\
123  MUX_VAL(CP(GPMC_NADV_ALE),     (IDIS | PTD | DIS | M0)) /*GPMC_nADV_ALE*/\
124  MUX_VAL(CP(GPMC_NOE),          (IDIS | PTD | DIS | M0)) /*GPMC_nOE*/\
125  MUX_VAL(CP(GPMC_NWE),          (IDIS | PTD | DIS | M0)) /*GPMC_nWE*/\
126  MUX_VAL(CP(GPMC_NBE0_CLE),     (IDIS | PTU | EN  | M0)) /*GPMC_nBE0_CLE*/\
127  MUX_VAL(CP(GPMC_NBE1),         (IEN  | PTU | EN  | M0)) /*GPMC_nBE1*/\
128  MUX_VAL(CP(GPMC_NWP),          (IEN  | PTD | DIS | M0)) /*GPMC_nWP*/\
129  MUX_VAL(CP(GPMC_WAIT0),        (IEN  | PTU | EN  | M0)) /*GPMC_WAIT0*/\
130  MUX_VAL(CP(GPMC_WAIT1),        (IEN  | PTU | EN  | M0)) /*GPMC_WAIT1*/\
131  MUX_VAL(CP(GPMC_WAIT2),        (IEN  | PTU | EN  | M4)) /*GPIO_64*/\
132                                                          /* - ETH_nRESET*/\
133  MUX_VAL(CP(GPMC_WAIT3),        (IEN  | PTU | EN  | M0)) /*GPMC_WAIT3*/\
134  /*DSS*/\
135  MUX_VAL(CP(DSS_PCLK),          (IDIS | PTD | DIS | M0)) /*DSS_PCLK*/\
136  MUX_VAL(CP(DSS_HSYNC),         (IDIS | PTD | DIS | M0)) /*DSS_HSYNC*/\
137  MUX_VAL(CP(DSS_VSYNC),         (IDIS | PTD | DIS | M0)) /*DSS_VSYNC*/\
138  MUX_VAL(CP(DSS_ACBIAS),                (IDIS | PTD | DIS | M0)) /*DSS_ACBIAS*/\
139  MUX_VAL(CP(DSS_DATA0),         (IDIS | PTD | DIS | M0)) /*DSS_DATA0*/\
140  MUX_VAL(CP(DSS_DATA1),         (IDIS | PTD | DIS | M0)) /*DSS_DATA1*/\
141  MUX_VAL(CP(DSS_DATA2),         (IDIS | PTD | DIS | M0)) /*DSS_DATA2*/\
142  MUX_VAL(CP(DSS_DATA3),         (IDIS | PTD | DIS | M0)) /*DSS_DATA3*/\
143  MUX_VAL(CP(DSS_DATA4),         (IDIS | PTD | DIS | M0)) /*DSS_DATA4*/\
144  MUX_VAL(CP(DSS_DATA5),         (IDIS | PTD | DIS | M0)) /*DSS_DATA5*/\
145  MUX_VAL(CP(DSS_DATA6),         (IDIS | PTD | DIS | M0)) /*DSS_DATA6*/\
146  MUX_VAL(CP(DSS_DATA7),         (IDIS | PTD | DIS | M0)) /*DSS_DATA7*/\
147  MUX_VAL(CP(DSS_DATA8),         (IDIS | PTD | DIS | M0)) /*DSS_DATA8*/\
148  MUX_VAL(CP(DSS_DATA9),         (IDIS | PTD | DIS | M0)) /*DSS_DATA9*/\
149  MUX_VAL(CP(DSS_DATA10),        (IDIS | PTD | DIS | M0)) /*DSS_DATA10*/\
150  MUX_VAL(CP(DSS_DATA11),        (IDIS | PTD | DIS | M0)) /*DSS_DATA11*/\
151  MUX_VAL(CP(DSS_DATA12),        (IDIS | PTD | DIS | M0)) /*DSS_DATA12*/\
152  MUX_VAL(CP(DSS_DATA13),        (IDIS | PTD | DIS | M0)) /*DSS_DATA13*/\
153  MUX_VAL(CP(DSS_DATA14),        (IDIS | PTD | DIS | M0)) /*DSS_DATA14*/\
154  MUX_VAL(CP(DSS_DATA15),        (IDIS | PTD | DIS | M0)) /*DSS_DATA15*/\
155  MUX_VAL(CP(DSS_DATA16),        (IDIS | PTD | DIS | M0)) /*DSS_DATA16*/\
156  MUX_VAL(CP(DSS_DATA17),        (IDIS | PTD | DIS | M0)) /*DSS_DATA17*/\
157  MUX_VAL(CP(DSS_DATA18),        (IDIS | PTD | DIS | M0)) /*DSS_DATA18*/\
158  MUX_VAL(CP(DSS_DATA19),        (IDIS | PTD | DIS | M0)) /*DSS_DATA19*/\
159  MUX_VAL(CP(DSS_DATA20),        (IDIS | PTD | DIS | M0)) /*DSS_DATA20*/\
160  MUX_VAL(CP(DSS_DATA21),        (IDIS | PTD | DIS | M0)) /*DSS_DATA21*/\
161  MUX_VAL(CP(DSS_DATA22),        (IDIS | PTD | DIS | M0)) /*DSS_DATA22*/\
162  MUX_VAL(CP(DSS_DATA23),        (IDIS | PTD | DIS | M0)) /*DSS_DATA23*/\
163  /*CAMERA*/\
164  MUX_VAL(CP(CAM_HS),            (IEN  | PTU | EN  | M0)) /*CAM_HS */\
165  MUX_VAL(CP(CAM_VS),            (IEN  | PTU | EN  | M0)) /*CAM_VS */\
166  MUX_VAL(CP(CAM_XCLKA),         (IDIS | PTD | DIS | M0)) /*CAM_XCLKA*/\
167  MUX_VAL(CP(CAM_PCLK),          (IEN  | PTU | EN  | M0)) /*CAM_PCLK*/\
168  MUX_VAL(CP(CAM_FLD),           (IDIS | PTD | DIS | M4)) /*GPIO_98*/\
169                                                          /* - CAM_RESET*/\
170  MUX_VAL(CP(CAM_D0),            (IEN  | PTD | DIS | M0)) /*CAM_D0*/\
171  MUX_VAL(CP(CAM_D1),            (IEN  | PTD | DIS | M0)) /*CAM_D1*/\
172  MUX_VAL(CP(CAM_D2),            (IEN  | PTD | DIS | M0)) /*CAM_D2*/\
173  MUX_VAL(CP(CAM_D3),            (IEN  | PTD | DIS | M0)) /*CAM_D3*/\
174  MUX_VAL(CP(CAM_D4),            (IEN  | PTD | DIS | M0)) /*CAM_D4*/\
175  MUX_VAL(CP(CAM_D5),            (IEN  | PTD | DIS | M0)) /*CAM_D5*/\
176  MUX_VAL(CP(CAM_D6),            (IEN  | PTD | DIS | M0)) /*CAM_D6*/\
177  MUX_VAL(CP(CAM_D7),            (IEN  | PTD | DIS | M0)) /*CAM_D7*/\
178  MUX_VAL(CP(CAM_D8),            (IEN  | PTD | DIS | M0)) /*CAM_D8*/\
179  MUX_VAL(CP(CAM_D9),            (IEN  | PTD | DIS | M0)) /*CAM_D9*/\
180  MUX_VAL(CP(CAM_D10),           (IEN  | PTD | DIS | M0)) /*CAM_D10*/\
181  MUX_VAL(CP(CAM_D11),           (IEN  | PTD | DIS | M0)) /*CAM_D11*/\
182  MUX_VAL(CP(CAM_XCLKB),         (IDIS | PTD | DIS | M0)) /*CAM_XCLKB*/\
183  MUX_VAL(CP(CAM_WEN),           (IEN  | PTD | DIS | M4)) /*GPIO_167*/\
184  MUX_VAL(CP(CAM_STROBE),        (IDIS | PTD | DIS | M0)) /*CAM_STROBE*/\
185  MUX_VAL(CP(CSI2_DX0),          (IEN  | PTD | DIS | M0)) /*CSI2_DX0*/\
186  MUX_VAL(CP(CSI2_DY0),          (IEN  | PTD | DIS | M0)) /*CSI2_DY0*/\
187  MUX_VAL(CP(CSI2_DX1),          (IEN  | PTD | DIS | M0)) /*CSI2_DX1*/\
188  MUX_VAL(CP(CSI2_DY1),          (IEN  | PTD | DIS | M0)) /*CSI2_DY1*/\
189  /*Audio Interface */\
190  MUX_VAL(CP(MCBSP2_FSX),        (IEN  | PTD | DIS | M0)) /*McBSP2_FSX*/\
191  MUX_VAL(CP(MCBSP2_CLKX),       (IEN  | PTD | DIS | M0)) /*McBSP2_CLKX*/\
192  MUX_VAL(CP(MCBSP2_DR),         (IEN  | PTD | DIS | M0)) /*McBSP2_DR*/\
193  MUX_VAL(CP(MCBSP2_DX),         (IDIS | PTD | DIS | M0)) /*McBSP2_DX*/\
194  /*Expansion card  */\
195  MUX_VAL(CP(MMC1_CLK),          (IDIS | PTU | EN  | M0)) /*MMC1_CLK*/\
196  MUX_VAL(CP(MMC1_CMD),          (IEN  | PTU | EN  | M0)) /*MMC1_CMD*/\
197  MUX_VAL(CP(MMC1_DAT0),         (IEN  | PTU | EN  | M0)) /*MMC1_DAT0*/\
198  MUX_VAL(CP(MMC1_DAT1),         (IEN  | PTU | EN  | M0)) /*MMC1_DAT1*/\
199  MUX_VAL(CP(MMC1_DAT2),         (IEN  | PTU | EN  | M0)) /*MMC1_DAT2*/\
200  MUX_VAL(CP(MMC1_DAT3),         (IEN  | PTU | EN  | M0)) /*MMC1_DAT3*/\
201  MUX_VAL(CP(MMC1_DAT4),         (IEN  | PTU | EN  | M0)) /*MMC1_DAT4*/\
202  MUX_VAL(CP(MMC1_DAT5),         (IEN  | PTU | EN  | M0)) /*MMC1_DAT5*/\
203  MUX_VAL(CP(MMC1_DAT6),         (IEN  | PTU | EN  | M0)) /*MMC1_DAT6*/\
204  MUX_VAL(CP(MMC1_DAT7),         (IEN  | PTU | EN  | M0)) /*MMC1_DAT7*/\
205  /*Wireless LAN */\
206  MUX_VAL(CP(MMC2_CLK),          (IEN  | PTD | DIS | M0)) /*MMC2_CLK*/\
207  MUX_VAL(CP(MMC2_CMD),          (IEN  | PTU | EN  | M0)) /*MMC2_CMD*/\
208  MUX_VAL(CP(MMC2_DAT0),         (IEN  | PTU | EN  | M0)) /*MMC2_DAT0*/\
209  MUX_VAL(CP(MMC2_DAT1),         (IEN  | PTU | EN  | M0)) /*MMC2_DAT1*/\
210  MUX_VAL(CP(MMC2_DAT2),         (IEN  | PTU | EN  | M0)) /*MMC2_DAT2*/\
211  MUX_VAL(CP(MMC2_DAT3),         (IEN  | PTU | EN  | M0)) /*MMC2_DAT3*/\
212  MUX_VAL(CP(MMC2_DAT4),         (IDIS | PTD | DIS | M0)) /*MMC2_DAT4*/\
213  MUX_VAL(CP(MMC2_DAT5),         (IDIS | PTD | DIS | M0)) /*MMC2_DAT5*/\
214  MUX_VAL(CP(MMC2_DAT6),         (IDIS | PTD | DIS | M0)) /*MMC2_DAT6 */\
215  MUX_VAL(CP(MMC2_DAT7),         (IEN  | PTU | EN  | M0)) /*MMC2_DAT7*/\
216  /*Bluetooth*/\
217  MUX_VAL(CP(MCBSP3_DX),         (IDIS | PTD | DIS | M0)) /*McBSP3_DX*/\
218  MUX_VAL(CP(MCBSP3_DR),         (IEN  | PTD | DIS | M0)) /*McBSP3_DR*/\
219  MUX_VAL(CP(MCBSP3_CLKX),       (IEN  | PTD | DIS | M0)) /*McBSP3_CLKX  */\
220  MUX_VAL(CP(MCBSP3_FSX),        (IEN  | PTD | DIS | M0)) /*McBSP3_FSX*/\
221  MUX_VAL(CP(UART2_CTS),         (IEN  | PTU | EN  | M0)) /*UART2_CTS*/\
222  MUX_VAL(CP(UART2_RTS),         (IDIS | PTD | DIS | M0)) /*UART2_RTS*/\
223  MUX_VAL(CP(UART2_TX),          (IDIS | PTD | DIS | M0)) /*UART2_TX*/\
224  MUX_VAL(CP(UART2_RX),          (IEN  | PTD | DIS | M0)) /*UART2_RX*/\
225  /*Modem Interface */\
226  MUX_VAL(CP(UART1_TX),          (IDIS | PTD | DIS | M0)) /*UART1_TX*/\
227  MUX_VAL(CP(UART1_RTS),         (IDIS | PTD | DIS | M0)) /*UART1_RTS*/\
228  MUX_VAL(CP(UART1_CTS),         (IEN  | PTU | DIS | M0)) /*UART1_CTS*/\
229  MUX_VAL(CP(UART1_RX),          (IEN  | PTD | DIS | M0)) /*UART1_RX*/\
230  MUX_VAL(CP(MCBSP4_CLKX),       (IDIS | PTD | DIS | M4)) /*GPIO_152*/\
231                                                          /* - LCD_INI*/\
232  MUX_VAL(CP(MCBSP4_DR),         (IDIS | PTD | DIS | M4)) /*GPIO_153*/\
233                                                          /* - LCD_ENVDD */\
234  MUX_VAL(CP(MCBSP4_DX),         (IDIS | PTD | DIS | M4)) /*GPIO_154*/\
235                                                          /* - LCD_QVGA/nVGA */\
236  MUX_VAL(CP(MCBSP4_FSX),        (IDIS | PTD | DIS | M4)) /*GPIO_155*/\
237                                                          /* - LCD_RESB */\
238  MUX_VAL(CP(MCBSP1_CLKR),       (IEN  | PTD | DIS | M0)) /*MCBSP1_CLKR  */\
239  MUX_VAL(CP(MCBSP1_FSR),        (IDIS | PTU | EN  | M0)) /*MCBSP1_FSR*/\
240  MUX_VAL(CP(MCBSP1_DX),         (IDIS | PTD | DIS | M0)) /*MCBSP1_DX*/\
241  MUX_VAL(CP(MCBSP1_DR),         (IEN  | PTD | DIS | M0)) /*MCBSP1_DR*/\
242  MUX_VAL(CP(MCBSP_CLKS),        (IEN  | PTU | DIS | M0)) /*MCBSP_CLKS  */\
243  MUX_VAL(CP(MCBSP1_FSX),        (IEN  | PTD | DIS | M0)) /*MCBSP1_FSX*/\
244  MUX_VAL(CP(MCBSP1_CLKX),       (IEN  | PTD | DIS | M0)) /*MCBSP1_CLKX  */\
245  /*Serial Interface*/\
246  MUX_VAL(CP(UART3_CTS_RCTX),    (IEN  | PTD | EN  | M0)) /*UART3_CTS_*/\
247                                                          /* RCTX*/\
248  MUX_VAL(CP(UART3_RTS_SD),      (IDIS | PTD | DIS | M0)) /*UART3_RTS_SD */\
249  MUX_VAL(CP(UART3_RX_IRRX),     (IEN  | PTD | DIS | M0)) /*UART3_RX_IRRX*/\
250  MUX_VAL(CP(UART3_TX_IRTX),     (IDIS | PTD | DIS | M0)) /*UART3_TX_IRTX*/\
251  MUX_VAL(CP(HSUSB0_CLK),        (IEN  | PTD | DIS | M0)) /*HSUSB0_CLK*/\
252  MUX_VAL(CP(HSUSB0_STP),        (IDIS | PTU | EN  | M0)) /*HSUSB0_STP*/\
253  MUX_VAL(CP(HSUSB0_DIR),        (IEN  | PTD | DIS | M0)) /*HSUSB0_DIR*/\
254  MUX_VAL(CP(HSUSB0_NXT),        (IEN  | PTD | DIS | M0)) /*HSUSB0_NXT*/\
255  MUX_VAL(CP(HSUSB0_DATA0),      (IEN  | PTD | DIS | M0)) /*HSUSB0_DATA0*/\
256  MUX_VAL(CP(HSUSB0_DATA1),      (IEN  | PTD | DIS | M0)) /*HSUSB0_DATA1*/\
257  MUX_VAL(CP(HSUSB0_DATA2),      (IEN  | PTD | DIS | M0)) /*HSUSB0_DATA2*/\
258  MUX_VAL(CP(HSUSB0_DATA3),      (IEN  | PTD | DIS | M0)) /*HSUSB0_DATA3*/\
259  MUX_VAL(CP(HSUSB0_DATA4),      (IEN  | PTD | DIS | M0)) /*HSUSB0_DATA4*/\
260  MUX_VAL(CP(HSUSB0_DATA5),      (IEN  | PTD | DIS | M0)) /*HSUSB0_DATA5*/\
261  MUX_VAL(CP(HSUSB0_DATA6),      (IEN  | PTD | DIS | M0)) /*HSUSB0_DATA6*/\
262  MUX_VAL(CP(HSUSB0_DATA7),      (IEN  | PTD | DIS | M0)) /*HSUSB0_DATA7*/\
263  MUX_VAL(CP(I2C1_SCL),          (IEN  | PTU | EN  | M0)) /*I2C1_SCL*/\
264  MUX_VAL(CP(I2C1_SDA),          (IEN  | PTU | EN  | M0)) /*I2C1_SDA*/\
265  MUX_VAL(CP(I2C2_SCL),          (IEN  | PTU | EN  | M0)) /*I2C2_SCL*/\
266  MUX_VAL(CP(I2C2_SDA),          (IEN  | PTU | EN  | M0)) /*I2C2_SDA*/\
267  MUX_VAL(CP(I2C3_SCL),          (IEN  | PTU | EN  | M0)) /*I2C3_SCL*/\
268  MUX_VAL(CP(I2C3_SDA),          (IEN  | PTU | EN  | M0)) /*I2C3_SDA*/\
269  MUX_VAL(CP(I2C4_SCL),          (IEN  | PTU | EN  | M0)) /*I2C4_SCL*/\
270  MUX_VAL(CP(I2C4_SDA),          (IEN  | PTU | EN  | M0)) /*I2C4_SDA*/\
271  MUX_VAL(CP(HDQ_SIO),           (IEN  | PTU | EN  | M0)) /*HDQ_SIO*/\
272  MUX_VAL(CP(MCSPI1_CLK),        (IEN  | PTD | DIS | M0)) /*McSPI1_CLK*/\
273  MUX_VAL(CP(MCSPI1_SIMO),       (IEN  | PTD | DIS | M0)) /*McSPI1_SIMO  */\
274  MUX_VAL(CP(MCSPI1_SOMI),       (IEN  | PTD | DIS | M0)) /*McSPI1_SOMI  */\
275  MUX_VAL(CP(MCSPI1_CS0),        (IEN  | PTD | EN  | M0)) /*McSPI1_CS0*/\
276  MUX_VAL(CP(MCSPI1_CS1),        (IEN  | PTD | EN  | M4)) /*GPIO_175*/\
277                                                          /* TS_PEN_IRQ */\
278  MUX_VAL(CP(MCSPI1_CS2),        (IEN  | PTU | DIS | M4)) /*GPIO_176*/\
279                                                          /* - LAN_INTR*/\
280  MUX_VAL(CP(MCSPI1_CS3),        (IEN  | PTD | EN  | M0)) /*McSPI1_CS3*/\
281  MUX_VAL(CP(MCSPI2_CLK),        (IEN  | PTD | DIS | M0)) /*McSPI2_CLK*/\
282  MUX_VAL(CP(MCSPI2_SIMO),       (IEN  | PTD | DIS | M0)) /*McSPI2_SIMO*/\
283  MUX_VAL(CP(MCSPI2_SOMI),       (IEN  | PTD | DIS | M0)) /*McSPI2_SOMI*/\
284  MUX_VAL(CP(MCSPI2_CS0),        (IEN  | PTD | EN  | M0)) /*McSPI2_CS0*/\
285  MUX_VAL(CP(MCSPI2_CS1),        (IEN  | PTD | EN  | M0)) /*McSPI2_CS1*/\
286  /*Control and debug */\
287  MUX_VAL(CP(SYS_32K),           (IEN  | PTD | DIS | M0)) /*SYS_32K*/\
288  MUX_VAL(CP(SYS_CLKREQ),        (IEN  | PTD | DIS | M0)) /*SYS_CLKREQ*/\
289  MUX_VAL(CP(SYS_NIRQ),          (IEN  | PTU | EN  | M0)) /*SYS_nIRQ*/\
290  MUX_VAL(CP(SYS_BOOT0),         (IEN  | PTD | DIS | M4)) /*GPIO_2*/\
291                                                          /* - PEN_IRQ */\
292  MUX_VAL(CP(SYS_BOOT1),         (IEN  | PTD | DIS | M4)) /*GPIO_3 */\
293  MUX_VAL(CP(SYS_BOOT2),         (IEN  | PTD | DIS | M4)) /*GPIO_4*/\
294  MUX_VAL(CP(SYS_BOOT3),         (IEN  | PTD | DIS | M4)) /*GPIO_5*/\
295  MUX_VAL(CP(SYS_BOOT4),         (IEN  | PTD | DIS | M4)) /*GPIO_6*/\
296  MUX_VAL(CP(SYS_BOOT5),         (IEN  | PTD | DIS | M4)) /*GPIO_7*/\
297  MUX_VAL(CP(SYS_BOOT6),         (IDIS | PTD | DIS | M4)) /*GPIO_8*/\
298                                                          /* - VIO_1V8*/\
299  MUX_VAL(CP(SYS_OFF_MODE),      (IEN  | PTD | DIS | M0)) /*SYS_OFF_MODE*/\
300  MUX_VAL(CP(SYS_CLKOUT1),       (IEN  | PTD | DIS | M0)) /*SYS_CLKOUT1*/\
301  MUX_VAL(CP(SYS_CLKOUT2),       (IEN  | PTU | EN  | M0)) /*SYS_CLKOUT2*/\
302  MUX_VAL(CP(JTAG_nTRST),        (IEN  | PTD | DIS | M0)) /*JTAG_nTRST*/\
303  MUX_VAL(CP(JTAG_TCK),          (IEN  | PTD | DIS | M0)) /*JTAG_TCK*/\
304  MUX_VAL(CP(JTAG_TMS),          (IEN  | PTD | DIS | M0)) /*JTAG_TMS*/\
305  MUX_VAL(CP(JTAG_TDI),          (IEN  | PTD | DIS | M0)) /*JTAG_TDI*/\
306  MUX_VAL(CP(JTAG_EMU0),         (IEN  | PTD | DIS | M0)) /*JTAG_EMU0*/\
307  MUX_VAL(CP(JTAG_EMU1),         (IEN  | PTD | DIS | M0)) /*JTAG_EMU1*/\
308  MUX_VAL(CP(ETK_CLK_ES2),       (IDIS | PTU | EN  | M0)) /*ETK_CLK*/\
309  MUX_VAL(CP(ETK_CTL_ES2),       (IDIS | PTD | DIS | M0)) /*ETK_CTL*/\
310  MUX_VAL(CP(ETK_D0_ES2 ),       (IEN  | PTD | DIS | M0)) /*ETK_D0*/\
311  MUX_VAL(CP(ETK_D1_ES2 ),       (IEN  | PTD | DIS | M0)) /*ETK_D1*/\
312  MUX_VAL(CP(ETK_D2_ES2 ),       (IEN  | PTD | EN  | M0)) /*ETK_D2*/\
313  MUX_VAL(CP(ETK_D3_ES2 ),       (IEN  | PTD | DIS | M0)) /*ETK_D3*/\
314  MUX_VAL(CP(ETK_D4_ES2 ),       (IEN  | PTD | DIS | M0)) /*ETK_D4*/\
315  MUX_VAL(CP(ETK_D5_ES2 ),       (IEN  | PTD | DIS | M0)) /*ETK_D5*/\
316  MUX_VAL(CP(ETK_D6_ES2 ),       (IEN  | PTD | DIS | M0)) /*ETK_D6*/\
317  MUX_VAL(CP(ETK_D7_ES2 ),       (IEN  | PTD | DIS | M0)) /*ETK_D7*/\
318  MUX_VAL(CP(ETK_D8_ES2 ),       (IEN  | PTD | DIS | M0)) /*ETK_D8*/\
319  MUX_VAL(CP(ETK_D9_ES2 ),       (IEN  | PTD | DIS | M0)) /*ETK_D9*/\
320  MUX_VAL(CP(ETK_D10_ES2),       (IEN  | PTD | DIS | M0)) /*ETK_D10*/\
321  MUX_VAL(CP(ETK_D11_ES2),       (IEN  | PTD | DIS | M0)) /*ETK_D11*/\
322  MUX_VAL(CP(ETK_D12_ES2),       (IEN  | PTD | DIS | M0)) /*ETK_D12*/\
323  MUX_VAL(CP(ETK_D13_ES2),       (IEN  | PTD | DIS | M0)) /*ETK_D13*/\
324  MUX_VAL(CP(ETK_D14_ES2),       (IEN  | PTD | DIS | M0)) /*ETK_D14*/\
325  MUX_VAL(CP(ETK_D15_ES2),       (IEN  | PTD | DIS | M0)) /*ETK_D15*/\
326  /*Die to Die */\
327  MUX_VAL(CP(D2D_MCAD1),         (IEN  | PTD | EN  | M0)) /*d2d_mcad1*/\
328  MUX_VAL(CP(D2D_MCAD2),         (IEN  | PTD | EN  | M0)) /*d2d_mcad2*/\
329  MUX_VAL(CP(D2D_MCAD3),         (IEN  | PTD | EN  | M0)) /*d2d_mcad3*/\
330  MUX_VAL(CP(D2D_MCAD4),         (IEN  | PTD | EN  | M0)) /*d2d_mcad4*/\
331  MUX_VAL(CP(D2D_MCAD5),         (IEN  | PTD | EN  | M0)) /*d2d_mcad5*/\
332  MUX_VAL(CP(D2D_MCAD6),         (IEN  | PTD | EN  | M0)) /*d2d_mcad6*/\
333  MUX_VAL(CP(D2D_MCAD7),         (IEN  | PTD | EN  | M0)) /*d2d_mcad7*/\
334  MUX_VAL(CP(D2D_MCAD8),         (IEN  | PTD | EN  | M0)) /*d2d_mcad8*/\
335  MUX_VAL(CP(D2D_MCAD9),         (IEN  | PTD | EN  | M0)) /*d2d_mcad9*/\
336  MUX_VAL(CP(D2D_MCAD10),        (IEN  | PTD | EN  | M0)) /*d2d_mcad10*/\
337  MUX_VAL(CP(D2D_MCAD11),        (IEN  | PTD | EN  | M0)) /*d2d_mcad11*/\
338  MUX_VAL(CP(D2D_MCAD12),        (IEN  | PTD | EN  | M0)) /*d2d_mcad12*/\
339  MUX_VAL(CP(D2D_MCAD13),        (IEN  | PTD | EN  | M0)) /*d2d_mcad13*/\
340  MUX_VAL(CP(D2D_MCAD14),        (IEN  | PTD | EN  | M0)) /*d2d_mcad14*/\
341  MUX_VAL(CP(D2D_MCAD15),        (IEN  | PTD | EN  | M0)) /*d2d_mcad15*/\
342  MUX_VAL(CP(D2D_MCAD16),        (IEN  | PTD | EN  | M0)) /*d2d_mcad16*/\
343  MUX_VAL(CP(D2D_MCAD17),        (IEN  | PTD | EN  | M0)) /*d2d_mcad17*/\
344  MUX_VAL(CP(D2D_MCAD18),        (IEN  | PTD | EN  | M0)) /*d2d_mcad18*/\
345  MUX_VAL(CP(D2D_MCAD19),        (IEN  | PTD | EN  | M0)) /*d2d_mcad19*/\
346  MUX_VAL(CP(D2D_MCAD20),        (IEN  | PTD | EN  | M0)) /*d2d_mcad20*/\
347  MUX_VAL(CP(D2D_MCAD21),        (IEN  | PTD | EN  | M0)) /*d2d_mcad21*/\
348  MUX_VAL(CP(D2D_MCAD22),        (IEN  | PTD | EN  | M0)) /*d2d_mcad22*/\
349  MUX_VAL(CP(D2D_MCAD23),        (IEN  | PTD | EN  | M0)) /*d2d_mcad23*/\
350  MUX_VAL(CP(D2D_MCAD24),        (IEN  | PTD | EN  | M0)) /*d2d_mcad24*/\
351  MUX_VAL(CP(D2D_MCAD25),        (IEN  | PTD | EN  | M0)) /*d2d_mcad25*/\
352  MUX_VAL(CP(D2D_MCAD26),        (IEN  | PTD | EN  | M0)) /*d2d_mcad26*/\
353  MUX_VAL(CP(D2D_MCAD27),        (IEN  | PTD | EN  | M0)) /*d2d_mcad27*/\
354  MUX_VAL(CP(D2D_MCAD28),        (IEN  | PTD | EN  | M0)) /*d2d_mcad28*/\
355  MUX_VAL(CP(D2D_MCAD29),        (IEN  | PTD | EN  | M0)) /*d2d_mcad29*/\
356  MUX_VAL(CP(D2D_MCAD30),        (IEN  | PTD | EN  | M0)) /*d2d_mcad30*/\
357  MUX_VAL(CP(D2D_MCAD31),        (IEN  | PTD | EN  | M0)) /*d2d_mcad31*/\
358  MUX_VAL(CP(D2D_MCAD32),        (IEN  | PTD | EN  | M0)) /*d2d_mcad32*/\
359  MUX_VAL(CP(D2D_MCAD33),        (IEN  | PTD | EN  | M0)) /*d2d_mcad33*/\
360  MUX_VAL(CP(D2D_MCAD34),        (IEN  | PTD | EN  | M0)) /*d2d_mcad34*/\
361  MUX_VAL(CP(D2D_MCAD35),        (IEN  | PTD | EN  | M0)) /*d2d_mcad35*/\
362  MUX_VAL(CP(D2D_MCAD36),        (IEN  | PTD | EN  | M0)) /*d2d_mcad36*/\
363  MUX_VAL(CP(D2D_CLK26MI),       (IEN  | PTD | DIS | M0)) /*d2d_clk26mi*/\
364  MUX_VAL(CP(D2D_NRESPWRON),     (IEN  | PTD | EN  | M0)) /*d2d_nrespwron*/\
365  MUX_VAL(CP(D2D_NRESWARM),      (IEN  | PTU | EN  | M0)) /*d2d_nreswarm */\
366  MUX_VAL(CP(D2D_ARM9NIRQ),      (IEN  | PTD | DIS | M0)) /*d2d_arm9nirq */\
367  MUX_VAL(CP(D2D_UMA2P6FIQ),     (IEN  | PTD | DIS | M0)) /*d2d_uma2p6fiq*/\
368  MUX_VAL(CP(D2D_SPINT),         (IEN  | PTD | EN  | M0)) /*d2d_spint*/\
369  MUX_VAL(CP(D2D_FRINT),         (IEN  | PTD | EN  | M0)) /*d2d_frint*/\
370  MUX_VAL(CP(D2D_DMAREQ0),       (IEN  | PTD | DIS | M0)) /*d2d_dmareq0*/\
371  MUX_VAL(CP(D2D_DMAREQ1),       (IEN  | PTD | DIS | M0)) /*d2d_dmareq1*/\
372  MUX_VAL(CP(D2D_DMAREQ2),       (IEN  | PTD | DIS | M0)) /*d2d_dmareq2*/\
373  MUX_VAL(CP(D2D_DMAREQ3),       (IEN  | PTD | DIS | M0)) /*d2d_dmareq3*/\
374  MUX_VAL(CP(D2D_N3GTRST),       (IEN  | PTD | DIS | M0)) /*d2d_n3gtrst*/\
375  MUX_VAL(CP(D2D_N3GTDI),        (IEN  | PTD | DIS | M0)) /*d2d_n3gtdi*/\
376  MUX_VAL(CP(D2D_N3GTDO),        (IEN  | PTD | DIS | M0)) /*d2d_n3gtdo*/\
377  MUX_VAL(CP(D2D_N3GTMS),        (IEN  | PTD | DIS | M0)) /*d2d_n3gtms*/\
378  MUX_VAL(CP(D2D_N3GTCK),        (IEN  | PTD | DIS | M0)) /*d2d_n3gtck*/\
379  MUX_VAL(CP(D2D_N3GRTCK),       (IEN  | PTD | DIS | M0)) /*d2d_n3grtck*/\
380  MUX_VAL(CP(D2D_MSTDBY),        (IEN  | PTU | EN  | M0)) /*d2d_mstdby*/\
381  MUX_VAL(CP(D2D_SWAKEUP),       (IEN  | PTD | EN  | M0)) /*d2d_swakeup*/\
382  MUX_VAL(CP(D2D_IDLEREQ),       (IEN  | PTD | DIS | M0)) /*d2d_idlereq*/\
383  MUX_VAL(CP(D2D_IDLEACK),       (IEN  | PTU | EN  | M0)) /*d2d_idleack*/\
384  MUX_VAL(CP(D2D_MWRITE),        (IEN  | PTD | DIS | M0)) /*d2d_mwrite*/\
385  MUX_VAL(CP(D2D_SWRITE),        (IEN  | PTD | DIS | M0)) /*d2d_swrite*/\
386  MUX_VAL(CP(D2D_MREAD),         (IEN  | PTD | DIS | M0)) /*d2d_mread*/\
387  MUX_VAL(CP(D2D_SREAD),         (IEN  | PTD | DIS | M0)) /*d2d_sread*/\
388  MUX_VAL(CP(D2D_MBUSFLAG),      (IEN  | PTD | DIS | M0)) /*d2d_mbusflag*/\
389  MUX_VAL(CP(D2D_SBUSFLAG),      (IEN  | PTD | DIS | M0)) /*d2d_sbusflag*/\
390  MUX_VAL(CP(SDRC_CKE0),         (IDIS | PTU | EN  | M0)) /*sdrc_cke0*/\
391  MUX_VAL(CP(SDRC_CKE1),         (IDIS | PTD | DIS | M7)) /*sdrc_cke1*/\
392
393 #endif