]> git.sur5r.net Git - u-boot/blob - board/st/stm32f746-disco/stm32f746-disco.c
clk: clk_stm32f: Move SYSCFG clock setup into configure_clocks()
[u-boot] / board / st / stm32f746-disco / stm32f746-disco.c
1 /*
2  * Copyright (C) 2016, STMicroelectronics - All Rights Reserved
3  * Author(s): Vikas Manocha, <vikas.manocha@st.com> for STMicroelectronics.
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 #include <common.h>
9 #include <dm.h>
10 #include <ram.h>
11 #include <spl.h>
12 #include <asm/io.h>
13 #include <asm/armv7m.h>
14 #include <asm/arch/stm32.h>
15 #include <asm/arch/gpio.h>
16 #include <asm/arch/stm32_periph.h>
17 #include <asm/arch/stm32_defs.h>
18 #include <asm/arch/syscfg.h>
19 #include <asm/gpio.h>
20
21 DECLARE_GLOBAL_DATA_PTR;
22
23 int get_memory_base_size(fdt_addr_t *mr_base, fdt_addr_t *mr_size)
24 {
25         int mr_node;
26
27         mr_node = fdt_path_offset(gd->fdt_blob, "/memory");
28         if (mr_node < 0)
29                 return mr_node;
30         *mr_base = fdtdec_get_addr_size_auto_noparent(gd->fdt_blob, mr_node,
31                                                       "reg", 0, mr_size, false);
32         debug("mr_base = %lx, mr_size= %lx\n", *mr_base, *mr_size);
33
34         return 0;
35 }
36 int dram_init(void)
37 {
38         int rv;
39         fdt_addr_t mr_base, mr_size;
40
41 #ifndef CONFIG_SUPPORT_SPL
42         struct udevice *dev;
43         rv = uclass_get_device(UCLASS_RAM, 0, &dev);
44         if (rv) {
45                 debug("DRAM init failed: %d\n", rv);
46                 return rv;
47         }
48
49 #endif
50         rv = get_memory_base_size(&mr_base, &mr_size);
51         if (rv)
52                 return rv;
53         gd->ram_size = mr_size;
54         gd->ram_top = mr_base;
55
56         return rv;
57 }
58
59 int dram_init_banksize(void)
60 {
61         fdt_addr_t mr_base, mr_size;
62         get_memory_base_size(&mr_base, &mr_size);
63         /*
64          * Fill in global info with description of SRAM configuration
65          */
66         gd->bd->bi_dram[0].start = mr_base;
67         gd->bd->bi_dram[0].size  = mr_size;
68
69         return 0;
70 }
71
72 int board_early_init_f(void)
73 {
74         return 0;
75 }
76
77 #ifdef CONFIG_SPL_BUILD
78 #ifdef CONFIG_SPL_OS_BOOT
79 int spl_start_uboot(void)
80 {
81         debug("SPL: booting kernel\n");
82         /* break into full u-boot on 'c' */
83         return serial_tstc() && serial_getc() == 'c';
84 }
85 #endif
86
87 int spl_dram_init(void)
88 {
89         struct udevice *dev;
90         int rv;
91         rv = uclass_get_device(UCLASS_RAM, 0, &dev);
92         if (rv)
93                 debug("DRAM init failed: %d\n", rv);
94         return rv;
95 }
96 void spl_board_init(void)
97 {
98         spl_dram_init();
99         preloader_console_init();
100         arch_cpu_init(); /* to configure mpu for sdram rw permissions */
101 }
102 u32 spl_boot_device(void)
103 {
104         return BOOT_DEVICE_XIP;
105 }
106
107 #endif
108 u32 get_board_rev(void)
109 {
110         return 0;
111 }
112
113 int board_late_init(void)
114 {
115         struct gpio_desc gpio = {};
116         int node;
117
118         node = fdt_node_offset_by_compatible(gd->fdt_blob, 0, "st,led1");
119         if (node < 0)
120                 return -1;
121
122         gpio_request_by_name_nodev(offset_to_ofnode(node), "led-gpio", 0, &gpio,
123                                    GPIOD_IS_OUT);
124
125         if (dm_gpio_is_valid(&gpio)) {
126                 dm_gpio_set_value(&gpio, 0);
127                 mdelay(10);
128                 dm_gpio_set_value(&gpio, 1);
129         }
130
131         /* read button 1*/
132         node = fdt_node_offset_by_compatible(gd->fdt_blob, 0, "st,button1");
133         if (node < 0)
134                 return -1;
135
136         gpio_request_by_name_nodev(offset_to_ofnode(node), "button-gpio", 0,
137                                    &gpio, GPIOD_IS_IN);
138
139         if (dm_gpio_is_valid(&gpio)) {
140                 if (dm_gpio_get_value(&gpio))
141                         puts("usr button is at HIGH LEVEL\n");
142                 else
143                         puts("usr button is at LOW LEVEL\n");
144         }
145
146         return 0;
147 }
148
149 int board_init(void)
150 {
151         gd->bd->bi_boot_params = gd->bd->bi_dram[0].start + 0x100;
152
153 #ifdef CONFIG_ETH_DESIGNWARE
154         /* Set >RMII mode */
155         STM32_SYSCFG->pmc |= SYSCFG_PMC_MII_RMII_SEL;
156 #endif
157
158         return 0;
159 }