]> git.sur5r.net Git - u-boot/blob - board/sunxi/Kconfig
Convert CONFIG_SPL_LIBDISK_SUPPORT to Kconfig
[u-boot] / board / sunxi / Kconfig
1 if ARCH_SUNXI
2
3 config SPL_GPIO_SUPPORT
4         default y
5
6 config SPL_LIBCOMMON_SUPPORT
7         default y
8
9 config SPL_LIBDISK_SUPPORT
10         default y
11
12 # Note only one of these may be selected at a time! But hidden choices are
13 # not supported by Kconfig
14 config SUNXI_GEN_SUN4I
15         bool
16         ---help---
17         Select this for sunxi SoCs which have resets and clocks set up
18         as the original A10 (mach-sun4i).
19
20 config SUNXI_GEN_SUN6I
21         bool
22         ---help---
23         Select this for sunxi SoCs which have sun6i like periphery, like
24         separate ahb reset control registers, custom pmic bus, new style
25         watchdog, etc.
26
27
28 choice
29         prompt "Sunxi SoC Variant"
30         optional
31
32 config MACH_SUN4I
33         bool "sun4i (Allwinner A10)"
34         select CPU_V7
35         select SUNXI_GEN_SUN4I
36         select SUPPORT_SPL
37
38 config MACH_SUN5I
39         bool "sun5i (Allwinner A13)"
40         select CPU_V7
41         select SUNXI_GEN_SUN4I
42         select SUPPORT_SPL
43
44 config MACH_SUN6I
45         bool "sun6i (Allwinner A31)"
46         select CPU_V7
47         select CPU_V7_HAS_NONSEC
48         select CPU_V7_HAS_VIRT
49         select ARCH_SUPPORT_PSCI
50         select SUNXI_GEN_SUN6I
51         select SUPPORT_SPL
52         select ARMV7_BOOT_SEC_DEFAULT if OLD_SUNXI_KERNEL_COMPAT
53
54 config MACH_SUN7I
55         bool "sun7i (Allwinner A20)"
56         select CPU_V7
57         select CPU_V7_HAS_NONSEC
58         select CPU_V7_HAS_VIRT
59         select ARCH_SUPPORT_PSCI
60         select SUNXI_GEN_SUN4I
61         select SUPPORT_SPL
62         select ARMV7_BOOT_SEC_DEFAULT if OLD_SUNXI_KERNEL_COMPAT
63
64 config MACH_SUN8I_A23
65         bool "sun8i (Allwinner A23)"
66         select CPU_V7
67         select CPU_V7_HAS_NONSEC
68         select CPU_V7_HAS_VIRT
69         select ARCH_SUPPORT_PSCI
70         select SUNXI_GEN_SUN6I
71         select SUPPORT_SPL
72         select ARMV7_BOOT_SEC_DEFAULT if OLD_SUNXI_KERNEL_COMPAT
73
74 config MACH_SUN8I_A33
75         bool "sun8i (Allwinner A33)"
76         select CPU_V7
77         select CPU_V7_HAS_NONSEC
78         select CPU_V7_HAS_VIRT
79         select ARCH_SUPPORT_PSCI
80         select SUNXI_GEN_SUN6I
81         select SUPPORT_SPL
82         select ARMV7_BOOT_SEC_DEFAULT if OLD_SUNXI_KERNEL_COMPAT
83
84 config MACH_SUN8I_A83T
85         bool "sun8i (Allwinner A83T)"
86         select CPU_V7
87         select SUNXI_GEN_SUN6I
88         select SUPPORT_SPL
89
90 config MACH_SUN8I_H3
91         bool "sun8i (Allwinner H3)"
92         select CPU_V7
93         select CPU_V7_HAS_NONSEC
94         select CPU_V7_HAS_VIRT
95         select ARCH_SUPPORT_PSCI
96         select SUNXI_GEN_SUN6I
97         select SUPPORT_SPL
98         select ARMV7_BOOT_SEC_DEFAULT if OLD_SUNXI_KERNEL_COMPAT
99
100 config MACH_SUN9I
101         bool "sun9i (Allwinner A80)"
102         select CPU_V7
103         select SUNXI_GEN_SUN6I
104
105 config MACH_SUN50I
106         bool "sun50i (Allwinner A64)"
107         select ARM64
108         select SUNXI_GEN_SUN6I
109
110 endchoice
111
112 # The sun8i SoCs share a lot, this helps to avoid a lot of "if A23 || A33"
113 config MACH_SUN8I
114         bool
115         default y if MACH_SUN8I_A23 || MACH_SUN8I_A33 || MACH_SUN8I_H3 || MACH_SUN8I_A83T
116
117 config DRAM_TYPE
118         int "sunxi dram type"
119         depends on MACH_SUN8I_A83T
120         default 3
121         ---help---
122         Set the dram type, 3: DDR3, 7: LPDDR3
123
124 config DRAM_CLK
125         int "sunxi dram clock speed"
126         default 312 if MACH_SUN6I || MACH_SUN8I
127         default 360 if MACH_SUN4I || MACH_SUN5I || MACH_SUN7I
128         ---help---
129         Set the dram clock speed, valid range 240 - 480, must be a multiple
130         of 24.
131
132 if MACH_SUN5I || MACH_SUN7I
133 config DRAM_MBUS_CLK
134         int "sunxi mbus clock speed"
135         default 300
136         ---help---
137         Set the mbus clock speed. The maximum on sun5i hardware is 300MHz.
138
139 endif
140
141 config DRAM_ZQ
142         int "sunxi dram zq value"
143         default 123 if MACH_SUN4I || MACH_SUN5I || MACH_SUN6I || MACH_SUN8I
144         default 127 if MACH_SUN7I
145         ---help---
146         Set the dram zq value.
147
148 config DRAM_ODT_EN
149         bool "sunxi dram odt enable"
150         default n if !MACH_SUN8I_A23
151         default y if MACH_SUN8I_A23
152         ---help---
153         Select this to enable dram odt (on die termination).
154
155 if MACH_SUN4I || MACH_SUN5I || MACH_SUN7I
156 config DRAM_EMR1
157         int "sunxi dram emr1 value"
158         default 0 if MACH_SUN4I
159         default 4 if MACH_SUN5I || MACH_SUN7I
160         ---help---
161         Set the dram controller emr1 value.
162
163 config DRAM_TPR3
164         hex "sunxi dram tpr3 value"
165         default 0
166         ---help---
167         Set the dram controller tpr3 parameter. This parameter configures
168         the delay on the command lane and also phase shifts, which are
169         applied for sampling incoming read data. The default value 0
170         means that no phase/delay adjustments are necessary. Properly
171         configuring this parameter increases reliability at high DRAM
172         clock speeds.
173
174 config DRAM_DQS_GATING_DELAY
175         hex "sunxi dram dqs_gating_delay value"
176         default 0
177         ---help---
178         Set the dram controller dqs_gating_delay parmeter. Each byte
179         encodes the DQS gating delay for each byte lane. The delay
180         granularity is 1/4 cycle. For example, the value 0x05060606
181         means that the delay is 5 quarter-cycles for one lane (1.25
182         cycles) and 6 quarter-cycles (1.5 cycles) for 3 other lanes.
183         The default value 0 means autodetection. The results of hardware
184         autodetection are not very reliable and depend on the chip
185         temperature (sometimes producing different results on cold start
186         and warm reboot). But the accuracy of hardware autodetection
187         is usually good enough, unless running at really high DRAM
188         clocks speeds (up to 600MHz). If unsure, keep as 0.
189
190 choice
191         prompt "sunxi dram timings"
192         default DRAM_TIMINGS_VENDOR_MAGIC
193         ---help---
194         Select the timings of the DDR3 chips.
195
196 config DRAM_TIMINGS_VENDOR_MAGIC
197         bool "Magic vendor timings from Android"
198         ---help---
199         The same DRAM timings as in the Allwinner boot0 bootloader.
200
201 config DRAM_TIMINGS_DDR3_1066F_1333H
202         bool "JEDEC DDR3-1333H with down binning to DDR3-1066F"
203         ---help---
204         Use the timings of the standard JEDEC DDR3-1066F speed bin for
205         DRAM_CLK <= 533MHz and the timings of the DDR3-1333H speed bin
206         for DRAM_CLK > 533MHz. This covers the majority of DDR3 chips
207         used in Allwinner A10/A13/A20 devices. In the case of DDR3-1333
208         or DDR3-1600 chips, be sure to check the DRAM datasheet to confirm
209         that down binning to DDR3-1066F is supported (because DDR3-1066F
210         uses a bit faster timings than DDR3-1333H).
211
212 config DRAM_TIMINGS_DDR3_800E_1066G_1333J
213         bool "JEDEC DDR3-800E / DDR3-1066G / DDR3-1333J"
214         ---help---
215         Use the timings of the slowest possible JEDEC speed bin for the
216         selected DRAM_CLK. Depending on the DRAM_CLK value, it may be
217         DDR3-800E, DDR3-1066G or DDR3-1333J.
218
219 endchoice
220
221 endif
222
223 if MACH_SUN8I_A23
224 config DRAM_ODT_CORRECTION
225         int "sunxi dram odt correction value"
226         default 0
227         ---help---
228         Set the dram odt correction value (range -255 - 255). In allwinner
229         fex files, this option is found in bits 8-15 of the u32 odt_en variable
230         in the [dram] section. When bit 31 of the odt_en variable is set
231         then the correction is negative. Usually the value for this is 0.
232 endif
233
234 config SYS_CLK_FREQ
235         default 816000000 if MACH_SUN50I
236         default 912000000 if MACH_SUN7I
237         default 1008000000 if MACH_SUN4I || MACH_SUN5I || MACH_SUN6I || MACH_SUN8I
238
239 config SYS_CONFIG_NAME
240         default "sun4i" if MACH_SUN4I
241         default "sun5i" if MACH_SUN5I
242         default "sun6i" if MACH_SUN6I
243         default "sun7i" if MACH_SUN7I
244         default "sun8i" if MACH_SUN8I
245         default "sun9i" if MACH_SUN9I
246         default "sun50i" if MACH_SUN50I
247
248 config SYS_BOARD
249         default "sunxi"
250
251 config SYS_SOC
252         default "sunxi"
253
254 config UART0_PORT_F
255         bool "UART0 on MicroSD breakout board"
256         default n
257         ---help---
258         Repurpose the SD card slot for getting access to the UART0 serial
259         console. Primarily useful only for low level u-boot debugging on
260         tablets, where normal UART0 is difficult to access and requires
261         device disassembly and/or soldering. As the SD card can't be used
262         at the same time, the system can be only booted in the FEL mode.
263         Only enable this if you really know what you are doing.
264
265 config OLD_SUNXI_KERNEL_COMPAT
266         bool "Enable workarounds for booting old kernels"
267         default n
268         ---help---
269         Set this to enable various workarounds for old kernels, this results in
270         sub-optimal settings for newer kernels, only enable if needed.
271
272 config MMC
273         depends on !UART0_PORT_F
274         default y if ARCH_SUNXI
275
276 config MMC0_CD_PIN
277         string "Card detect pin for mmc0"
278         default "PF6" if MACH_SUN8I_A83T || MACH_SUN8I_H3 || MACH_SUN50I
279         default ""
280         ---help---
281         Set the card detect pin for mmc0, leave empty to not use cd. This
282         takes a string in the format understood by sunxi_name_to_gpio, e.g.
283         PH1 for pin 1 of port H.
284
285 config MMC1_CD_PIN
286         string "Card detect pin for mmc1"
287         default ""
288         ---help---
289         See MMC0_CD_PIN help text.
290
291 config MMC2_CD_PIN
292         string "Card detect pin for mmc2"
293         default ""
294         ---help---
295         See MMC0_CD_PIN help text.
296
297 config MMC3_CD_PIN
298         string "Card detect pin for mmc3"
299         default ""
300         ---help---
301         See MMC0_CD_PIN help text.
302
303 config MMC1_PINS
304         string "Pins for mmc1"
305         default ""
306         ---help---
307         Set the pins used for mmc1, when applicable. This takes a string in the
308         format understood by sunxi_name_to_gpio_bank, e.g. PH for port H.
309
310 config MMC2_PINS
311         string "Pins for mmc2"
312         default ""
313         ---help---
314         See MMC1_PINS help text.
315
316 config MMC3_PINS
317         string "Pins for mmc3"
318         default ""
319         ---help---
320         See MMC1_PINS help text.
321
322 config MMC_SUNXI_SLOT_EXTRA
323         int "mmc extra slot number"
324         default -1
325         ---help---
326         sunxi builds always enable mmc0, some boards also have a second sdcard
327         slot or emmc on mmc1 - mmc3. Setting this to 1, 2 or 3 will enable
328         support for this.
329
330 config INITIAL_USB_SCAN_DELAY
331         int "delay initial usb scan by x ms to allow builtin devices to init"
332         default 0
333         ---help---
334         Some boards have on board usb devices which need longer than the
335         USB spec's 1 second to connect from board powerup. Set this config
336         option to a non 0 value to add an extra delay before the first usb
337         bus scan.
338
339 config USB0_VBUS_PIN
340         string "Vbus enable pin for usb0 (otg)"
341         default ""
342         ---help---
343         Set the Vbus enable pin for usb0 (otg). This takes a string in the
344         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
345
346 config USB0_VBUS_DET
347         string "Vbus detect pin for usb0 (otg)"
348         default ""
349         ---help---
350         Set the Vbus detect pin for usb0 (otg). This takes a string in the
351         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
352
353 config USB0_ID_DET
354         string "ID detect pin for usb0 (otg)"
355         default ""
356         ---help---
357         Set the ID detect pin for usb0 (otg). This takes a string in the
358         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
359
360 config USB1_VBUS_PIN
361         string "Vbus enable pin for usb1 (ehci0)"
362         default "PH6" if MACH_SUN4I || MACH_SUN7I
363         default "PH27" if MACH_SUN6I
364         ---help---
365         Set the Vbus enable pin for usb1 (ehci0, usb0 is the otg). This takes
366         a string in the format understood by sunxi_name_to_gpio, e.g.
367         PH1 for pin 1 of port H.
368
369 config USB2_VBUS_PIN
370         string "Vbus enable pin for usb2 (ehci1)"
371         default "PH3" if MACH_SUN4I || MACH_SUN7I
372         default "PH24" if MACH_SUN6I
373         ---help---
374         See USB1_VBUS_PIN help text.
375
376 config USB3_VBUS_PIN
377         string "Vbus enable pin for usb3 (ehci2)"
378         default ""
379         ---help---
380         See USB1_VBUS_PIN help text.
381
382 config I2C0_ENABLE
383         bool "Enable I2C/TWI controller 0"
384         default y if MACH_SUN4I || MACH_SUN5I || MACH_SUN7I
385         default n if MACH_SUN6I || MACH_SUN8I
386         select CMD_I2C
387         ---help---
388         This allows enabling I2C/TWI controller 0 by muxing its pins, enabling
389         its clock and setting up the bus. This is especially useful on devices
390         with slaves connected to the bus or with pins exposed through e.g. an
391         expansion port/header.
392
393 config I2C1_ENABLE
394         bool "Enable I2C/TWI controller 1"
395         default n
396         select CMD_I2C
397         ---help---
398         See I2C0_ENABLE help text.
399
400 config I2C2_ENABLE
401         bool "Enable I2C/TWI controller 2"
402         default n
403         select CMD_I2C
404         ---help---
405         See I2C0_ENABLE help text.
406
407 if MACH_SUN6I || MACH_SUN7I
408 config I2C3_ENABLE
409         bool "Enable I2C/TWI controller 3"
410         default n
411         select CMD_I2C
412         ---help---
413         See I2C0_ENABLE help text.
414 endif
415
416 if SUNXI_GEN_SUN6I
417 config R_I2C_ENABLE
418         bool "Enable the PRCM I2C/TWI controller"
419         # This is used for the pmic on H3
420         default y if SY8106A_POWER
421         select CMD_I2C
422         ---help---
423         Set this to y to enable the I2C controller which is part of the PRCM.
424 endif
425
426 if MACH_SUN7I
427 config I2C4_ENABLE
428         bool "Enable I2C/TWI controller 4"
429         default n
430         select CMD_I2C
431         ---help---
432         See I2C0_ENABLE help text.
433 endif
434
435 config AXP_GPIO
436         bool "Enable support for gpio-s on axp PMICs"
437         default n
438         ---help---
439         Say Y here to enable support for the gpio pins of the axp PMIC ICs.
440
441 config VIDEO
442         bool "Enable graphical uboot console on HDMI, LCD or VGA"
443         depends on !MACH_SUN8I_A83T && !MACH_SUN8I_H3 && !MACH_SUN9I && !MACH_SUN50I
444         default y
445         ---help---
446         Say Y here to add support for using a cfb console on the HDMI, LCD
447         or VGA output found on most sunxi devices. See doc/README.video for
448         info on how to select the video output and mode.
449
450 config VIDEO_HDMI
451         bool "HDMI output support"
452         depends on VIDEO && !MACH_SUN8I
453         default y
454         ---help---
455         Say Y here to add support for outputting video over HDMI.
456
457 config VIDEO_VGA
458         bool "VGA output support"
459         depends on VIDEO && (MACH_SUN4I || MACH_SUN7I)
460         default n
461         ---help---
462         Say Y here to add support for outputting video over VGA.
463
464 config VIDEO_VGA_VIA_LCD
465         bool "VGA via LCD controller support"
466         depends on VIDEO && (MACH_SUN5I || MACH_SUN6I || MACH_SUN8I)
467         default n
468         ---help---
469         Say Y here to add support for external DACs connected to the parallel
470         LCD interface driving a VGA connector, such as found on the
471         Olimex A13 boards.
472
473 config VIDEO_VGA_VIA_LCD_FORCE_SYNC_ACTIVE_HIGH
474         bool "Force sync active high for VGA via LCD controller support"
475         depends on VIDEO_VGA_VIA_LCD
476         default n
477         ---help---
478         Say Y here if you've a board which uses opendrain drivers for the vga
479         hsync and vsync signals. Opendrain drivers cannot generate steep enough
480         positive edges for a stable video output, so on boards with opendrain
481         drivers the sync signals must always be active high.
482
483 config VIDEO_VGA_EXTERNAL_DAC_EN
484         string "LCD panel power enable pin"
485         depends on VIDEO_VGA_VIA_LCD
486         default ""
487         ---help---
488         Set the enable pin for the external VGA DAC. This takes a string in the
489         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
490
491 config VIDEO_COMPOSITE
492         bool "Composite video output support"
493         depends on VIDEO && (MACH_SUN4I || MACH_SUN5I || MACH_SUN7I)
494         default n
495         ---help---
496         Say Y here to add support for outputting composite video.
497
498 config VIDEO_LCD_MODE
499         string "LCD panel timing details"
500         depends on VIDEO
501         default ""
502         ---help---
503         LCD panel timing details string, leave empty if there is no LCD panel.
504         This is in drivers/video/videomodes.c: video_get_params() format, e.g.
505         x:800,y:480,depth:18,pclk_khz:33000,le:16,ri:209,up:22,lo:22,hs:30,vs:1,sync:0,vmode:0
506         Also see: http://linux-sunxi.org/LCD
507
508 config VIDEO_LCD_DCLK_PHASE
509         int "LCD panel display clock phase"
510         depends on VIDEO
511         default 1
512         ---help---
513         Select LCD panel display clock phase shift, range 0-3.
514
515 config VIDEO_LCD_POWER
516         string "LCD panel power enable pin"
517         depends on VIDEO
518         default ""
519         ---help---
520         Set the power enable pin for the LCD panel. This takes a string in the
521         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
522
523 config VIDEO_LCD_RESET
524         string "LCD panel reset pin"
525         depends on VIDEO
526         default ""
527         ---help---
528         Set the reset pin for the LCD panel. This takes a string in the format
529         understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
530
531 config VIDEO_LCD_BL_EN
532         string "LCD panel backlight enable pin"
533         depends on VIDEO
534         default ""
535         ---help---
536         Set the backlight enable pin for the LCD panel. This takes a string in the
537         the format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of
538         port H.
539
540 config VIDEO_LCD_BL_PWM
541         string "LCD panel backlight pwm pin"
542         depends on VIDEO
543         default ""
544         ---help---
545         Set the backlight pwm pin for the LCD panel. This takes a string in the
546         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
547
548 config VIDEO_LCD_BL_PWM_ACTIVE_LOW
549         bool "LCD panel backlight pwm is inverted"
550         depends on VIDEO
551         default y
552         ---help---
553         Set this if the backlight pwm output is active low.
554
555 config VIDEO_LCD_PANEL_I2C
556         bool "LCD panel needs to be configured via i2c"
557         depends on VIDEO
558         default n
559         select CMD_I2C
560         ---help---
561         Say y here if the LCD panel needs to be configured via i2c. This
562         will add a bitbang i2c controller using gpios to talk to the LCD.
563
564 config VIDEO_LCD_PANEL_I2C_SDA
565         string "LCD panel i2c interface SDA pin"
566         depends on VIDEO_LCD_PANEL_I2C
567         default "PG12"
568         ---help---
569         Set the SDA pin for the LCD i2c interface. This takes a string in the
570         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
571
572 config VIDEO_LCD_PANEL_I2C_SCL
573         string "LCD panel i2c interface SCL pin"
574         depends on VIDEO_LCD_PANEL_I2C
575         default "PG10"
576         ---help---
577         Set the SCL pin for the LCD i2c interface. This takes a string in the
578         format understood by sunxi_name_to_gpio, e.g. PH1 for pin 1 of port H.
579
580
581 # Note only one of these may be selected at a time! But hidden choices are
582 # not supported by Kconfig
583 config VIDEO_LCD_IF_PARALLEL
584         bool
585
586 config VIDEO_LCD_IF_LVDS
587         bool
588
589
590 choice
591         prompt "LCD panel support"
592         depends on VIDEO
593         ---help---
594         Select which type of LCD panel to support.
595
596 config VIDEO_LCD_PANEL_PARALLEL
597         bool "Generic parallel interface LCD panel"
598         select VIDEO_LCD_IF_PARALLEL
599
600 config VIDEO_LCD_PANEL_LVDS
601         bool "Generic lvds interface LCD panel"
602         select VIDEO_LCD_IF_LVDS
603
604 config VIDEO_LCD_PANEL_MIPI_4_LANE_513_MBPS_VIA_SSD2828
605         bool "MIPI 4-lane, 513Mbps LCD panel via SSD2828 bridge chip"
606         select VIDEO_LCD_SSD2828
607         select VIDEO_LCD_IF_PARALLEL
608         ---help---
609         7.85" 768x1024 LCD panels, such as LG LP079X01 or AUO B079XAN01.0
610
611 config VIDEO_LCD_PANEL_EDP_4_LANE_1620M_VIA_ANX9804
612         bool "eDP 4-lane, 1.62G LCD panel via ANX9804 bridge chip"
613         select VIDEO_LCD_ANX9804
614         select VIDEO_LCD_IF_PARALLEL
615         select VIDEO_LCD_PANEL_I2C
616         ---help---
617         Select this for eDP LCD panels with 4 lanes running at 1.62G,
618         connected via an ANX9804 bridge chip.
619
620 config VIDEO_LCD_PANEL_HITACHI_TX18D42VM
621         bool "Hitachi tx18d42vm LCD panel"
622         select VIDEO_LCD_HITACHI_TX18D42VM
623         select VIDEO_LCD_IF_LVDS
624         ---help---
625         7.85" 1024x768 Hitachi tx18d42vm LCD panel support
626
627 config VIDEO_LCD_TL059WV5C0
628         bool "tl059wv5c0 LCD panel"
629         select VIDEO_LCD_PANEL_I2C
630         select VIDEO_LCD_IF_PARALLEL
631         ---help---
632         6" 480x800 tl059wv5c0 panel support, as used on the Utoo P66 and
633         Aigo M60/M608/M606 tablets.
634
635 endchoice
636
637
638 config GMAC_TX_DELAY
639         int "GMAC Transmit Clock Delay Chain"
640         default 0
641         ---help---
642         Set the GMAC Transmit Clock Delay Chain value.
643
644 config SPL_STACK_R_ADDR
645         default 0x4fe00000 if MACH_SUN4I || MACH_SUN5I || MACH_SUN6I || MACH_SUN7I || MACH_SUN8I || MACH_SUN50I
646         default 0x2fe00000 if MACH_SUN9I
647
648 endif