]> git.sur5r.net Git - u-boot/blob - cpu/mpc85xx/cpu_init.c
85xx: Reworked initial processor init
[u-boot] / cpu / mpc85xx / cpu_init.c
1 /*
2  * Copyright 2007 Freescale Semiconductor.
3  *
4  * (C) Copyright 2003 Motorola Inc.
5  * Modified by Xianghua Xiao, X.Xiao@motorola.com
6  *
7  * (C) Copyright 2000
8  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
9  *
10  * See file CREDITS for list of people who contributed to this
11  * project.
12  *
13  * This program is free software; you can redistribute it and/or
14  * modify it under the terms of the GNU General Public License as
15  * published by the Free Software Foundation; either version 2 of
16  * the License, or (at your option) any later version.
17  *
18  * This program is distributed in the hope that it will be useful,
19  * but WITHOUT ANY WARRANTY; without even the implied warranty of
20  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
21  * GNU General Public License for more details.
22  *
23  * You should have received a copy of the GNU General Public License
24  * along with this program; if not, write to the Free Software
25  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
26  * MA 02111-1307 USA
27  */
28
29 #include <common.h>
30 #include <watchdog.h>
31 #include <asm/processor.h>
32 #include <ioports.h>
33 #include <asm/io.h>
34 #include <asm/mmu.h>
35 #include <asm/fsl_law.h>
36
37 DECLARE_GLOBAL_DATA_PTR;
38
39 #ifdef CONFIG_QE
40 extern qe_iop_conf_t qe_iop_conf_tab[];
41 extern void qe_config_iopin(u8 port, u8 pin, int dir,
42                                 int open_drain, int assign);
43 extern void qe_init(uint qe_base);
44 extern void qe_reset(void);
45
46 static void config_qe_ioports(void)
47 {
48         u8      port, pin;
49         int     dir, open_drain, assign;
50         int     i;
51
52         for (i = 0; qe_iop_conf_tab[i].assign != QE_IOP_TAB_END; i++) {
53                 port            = qe_iop_conf_tab[i].port;
54                 pin             = qe_iop_conf_tab[i].pin;
55                 dir             = qe_iop_conf_tab[i].dir;
56                 open_drain      = qe_iop_conf_tab[i].open_drain;
57                 assign          = qe_iop_conf_tab[i].assign;
58                 qe_config_iopin(port, pin, dir, open_drain, assign);
59         }
60 }
61 #endif
62
63 #ifdef CONFIG_CPM2
64 void config_8560_ioports (volatile ccsr_cpm_t * cpm)
65 {
66         int portnum;
67
68         for (portnum = 0; portnum < 4; portnum++) {
69                 uint pmsk = 0,
70                      ppar = 0,
71                      psor = 0,
72                      pdir = 0,
73                      podr = 0,
74                      pdat = 0;
75                 iop_conf_t *iopc = (iop_conf_t *) & iop_conf_tab[portnum][0];
76                 iop_conf_t *eiopc = iopc + 32;
77                 uint msk = 1;
78
79                 /*
80                  * NOTE:
81                  * index 0 refers to pin 31,
82                  * index 31 refers to pin 0
83                  */
84                 while (iopc < eiopc) {
85                         if (iopc->conf) {
86                                 pmsk |= msk;
87                                 if (iopc->ppar)
88                                         ppar |= msk;
89                                 if (iopc->psor)
90                                         psor |= msk;
91                                 if (iopc->pdir)
92                                         pdir |= msk;
93                                 if (iopc->podr)
94                                         podr |= msk;
95                                 if (iopc->pdat)
96                                         pdat |= msk;
97                         }
98
99                         msk <<= 1;
100                         iopc++;
101                 }
102
103                 if (pmsk != 0) {
104                         volatile ioport_t *iop = ioport_addr (cpm, portnum);
105                         uint tpmsk = ~pmsk;
106
107                         /*
108                          * the (somewhat confused) paragraph at the
109                          * bottom of page 35-5 warns that there might
110                          * be "unknown behaviour" when programming
111                          * PSORx and PDIRx, if PPARx = 1, so I
112                          * decided this meant I had to disable the
113                          * dedicated function first, and enable it
114                          * last.
115                          */
116                         iop->ppar &= tpmsk;
117                         iop->psor = (iop->psor & tpmsk) | psor;
118                         iop->podr = (iop->podr & tpmsk) | podr;
119                         iop->pdat = (iop->pdat & tpmsk) | pdat;
120                         iop->pdir = (iop->pdir & tpmsk) | pdir;
121                         iop->ppar |= ppar;
122                 }
123         }
124 }
125 #endif
126
127 /* We run cpu_init_early_f in AS = 1 */
128 void cpu_init_early_f(void)
129 {
130         set_tlb(0, CFG_CCSRBAR, CFG_CCSRBAR,
131                 MAS3_SX|MAS3_SW|MAS3_SR, MAS2_I|MAS2_G,
132                 1, 0, BOOKE_PAGESZ_4K, 0);
133
134         /* set up CCSR if we want it moved */
135 #if (CFG_CCSRBAR_DEFAULT != CFG_CCSRBAR)
136         {
137                 u32 temp;
138
139                 set_tlb(0, CFG_CCSRBAR_DEFAULT, CFG_CCSRBAR_DEFAULT,
140                         MAS3_SX|MAS3_SW|MAS3_SR, MAS2_I|MAS2_G,
141                         1, 1, BOOKE_PAGESZ_4K, 0);
142
143                 temp = in_be32((volatile u32 *)CFG_CCSRBAR_DEFAULT);
144                 out_be32((volatile u32 *)CFG_CCSRBAR_DEFAULT, CFG_CCSRBAR >> 12);
145
146                 temp = in_be32((volatile u32 *)CFG_CCSRBAR);
147         }
148 #endif
149
150         init_laws();
151         invalidate_tlb(0);
152 #ifdef CONFIG_FSL_INIT_TLBS
153         init_tlbs();
154 #else
155         {
156                 extern u32 tlb1_entry;
157                 u32 *tmp = &tlb1_entry;
158                 int i;
159                 int num = tmp[2];
160
161                 /* skip to actual table */
162                 tmp += 3;
163
164                 for (i = 0; i < num; i++, tmp += 4) {
165                         mtspr(MAS0, tmp[0]);
166                         mtspr(MAS1, tmp[1]);
167                         mtspr(MAS2, tmp[2]);
168                         mtspr(MAS3, tmp[3]);
169                         asm volatile("isync;msync;tlbwe;isync");
170                 }
171         }
172 #endif
173 }
174
175 /*
176  * Breathe some life into the CPU...
177  *
178  * Set up the memory map
179  * initialize a bunch of registers
180  */
181
182 void cpu_init_f (void)
183 {
184         volatile ccsr_lbc_t *memctl = (void *)(CFG_MPC85xx_LBC_ADDR);
185         extern void m8560_cpm_reset (void);
186
187         disable_tlb(14);
188         disable_tlb(15);
189
190         /* Pointer is writable since we allocated a register for it */
191         gd = (gd_t *) (CFG_INIT_RAM_ADDR + CFG_GBL_DATA_OFFSET);
192
193         /* Clear initial global data */
194         memset ((void *) gd, 0, sizeof (gd_t));
195
196 #ifdef CONFIG_CPM2
197         config_8560_ioports((ccsr_cpm_t *)CFG_MPC85xx_CPM_ADDR);
198 #endif
199
200         /* Map banks 0 and 1 to the FLASH banks 0 and 1 at preliminary
201          * addresses - these have to be modified later when FLASH size
202          * has been determined
203          */
204 #if defined(CFG_OR0_REMAP)
205         memctl->or0 = CFG_OR0_REMAP;
206 #endif
207 #if defined(CFG_OR1_REMAP)
208         memctl->or1 = CFG_OR1_REMAP;
209 #endif
210
211         /* now restrict to preliminary range */
212         /* if cs1 is already set via debugger, leave cs0/cs1 alone */
213         if (! memctl->br1 & 1) {
214 #if defined(CFG_BR0_PRELIM) && defined(CFG_OR0_PRELIM)
215                 memctl->br0 = CFG_BR0_PRELIM;
216                 memctl->or0 = CFG_OR0_PRELIM;
217 #endif
218
219 #if defined(CFG_BR1_PRELIM) && defined(CFG_OR1_PRELIM)
220                 memctl->or1 = CFG_OR1_PRELIM;
221                 memctl->br1 = CFG_BR1_PRELIM;
222 #endif
223         }
224
225 #if defined(CFG_BR2_PRELIM) && defined(CFG_OR2_PRELIM)
226         memctl->or2 = CFG_OR2_PRELIM;
227         memctl->br2 = CFG_BR2_PRELIM;
228 #endif
229
230 #if defined(CFG_BR3_PRELIM) && defined(CFG_OR3_PRELIM)
231         memctl->or3 = CFG_OR3_PRELIM;
232         memctl->br3 = CFG_BR3_PRELIM;
233 #endif
234
235 #if defined(CFG_BR4_PRELIM) && defined(CFG_OR4_PRELIM)
236         memctl->or4 = CFG_OR4_PRELIM;
237         memctl->br4 = CFG_BR4_PRELIM;
238 #endif
239
240 #if defined(CFG_BR5_PRELIM) && defined(CFG_OR5_PRELIM)
241         memctl->or5 = CFG_OR5_PRELIM;
242         memctl->br5 = CFG_BR5_PRELIM;
243 #endif
244
245 #if defined(CFG_BR6_PRELIM) && defined(CFG_OR6_PRELIM)
246         memctl->or6 = CFG_OR6_PRELIM;
247         memctl->br6 = CFG_BR6_PRELIM;
248 #endif
249
250 #if defined(CFG_BR7_PRELIM) && defined(CFG_OR7_PRELIM)
251         memctl->or7 = CFG_OR7_PRELIM;
252         memctl->br7 = CFG_BR7_PRELIM;
253 #endif
254
255 #if defined(CONFIG_CPM2)
256         m8560_cpm_reset();
257 #endif
258 #ifdef CONFIG_QE
259         /* Config QE ioports */
260         config_qe_ioports();
261 #endif
262
263 }
264
265
266 /*
267  * Initialize L2 as cache.
268  *
269  * The newer 8548, etc, parts have twice as much cache, but
270  * use the same bit-encoding as the older 8555, etc, parts.
271  *
272  */
273
274 int cpu_init_r(void)
275 {
276 #ifdef CONFIG_CLEAR_LAW0
277 #ifdef CONFIG_FSL_LAW
278         disable_law(0);
279 #else
280         volatile ccsr_local_ecm_t *ecm = (void *)(CFG_MPC85xx_ECM_ADDR);
281
282         /* clear alternate boot location LAW (used for sdram, or ddr bank) */
283         ecm->lawar0 = 0;
284 #endif
285 #endif
286
287 #if defined(CONFIG_L2_CACHE)
288         volatile ccsr_l2cache_t *l2cache = (void *)CFG_MPC85xx_L2_ADDR;
289         volatile uint cache_ctl;
290         uint svr, ver;
291         uint l2srbar;
292
293         svr = get_svr();
294         ver = SVR_VER(svr);
295
296         asm("msync;isync");
297         cache_ctl = l2cache->l2ctl;
298
299         switch (cache_ctl & 0x30000000) {
300         case 0x20000000:
301                 if (ver == SVR_8548 || ver == SVR_8548_E ||
302                     ver == SVR_8544 || ver == SVR_8568_E) {
303                         printf ("L2 cache 512KB:");
304                         /* set L2E=1, L2I=1, & L2SRAM=0 */
305                         cache_ctl = 0xc0000000;
306                 } else {
307                         printf ("L2 cache 256KB:");
308                         /* set L2E=1, L2I=1, & L2BLKSZ=2 (256 Kbyte) */
309                         cache_ctl = 0xc8000000;
310                 }
311                 break;
312         case 0x10000000:
313                 printf ("L2 cache 256KB:");
314                 if (ver == SVR_8544 || ver == SVR_8544_E) {
315                         cache_ctl = 0xc0000000; /* set L2E=1, L2I=1, & L2SRAM=0 */
316                 }
317                 break;
318         case 0x30000000:
319         case 0x00000000:
320         default:
321                 printf ("L2 cache unknown size (0x%08x)\n", cache_ctl);
322                 return -1;
323         }
324
325         if (l2cache->l2ctl & 0x80000000) {
326                 printf(" already enabled.");
327                 l2srbar = l2cache->l2srbar0;
328 #ifdef CFG_INIT_L2_ADDR
329                 if (l2cache->l2ctl & 0x00010000 && l2srbar >= CFG_FLASH_BASE) {
330                         l2srbar = CFG_INIT_L2_ADDR;
331                         l2cache->l2srbar0 = l2srbar;
332                         printf("  Moving to 0x%08x", CFG_INIT_L2_ADDR);
333                 }
334 #endif /* CFG_INIT_L2_ADDR */
335                 puts("\n");
336         } else {
337                 asm("msync;isync");
338                 l2cache->l2ctl = cache_ctl; /* invalidate & enable */
339                 asm("msync;isync");
340                 printf(" enabled\n");
341         }
342 #else
343         printf("L2 cache: disabled\n");
344 #endif
345 #ifdef CONFIG_QE
346         uint qe_base = CFG_IMMR + 0x00080000; /* QE immr base */
347         qe_init(qe_base);
348         qe_reset();
349 #endif
350
351         return 0;
352 }