1 /* SPDX-License-Identifier: GPL-2.0+ */
3 * Copyright (C) 2016 Socionext Inc.
4 * Author: Masahiro Yamada <yamada.masahiro@socionext.com>
7 #ifndef __CLK_UNIPHIER_H__
8 #define __CLK_UNIPHIER_H__
10 #include <linux/kernel.h>
11 #include <linux/types.h>
13 #define UNIPHIER_CLK_MUX_MAX_PARENTS 8
15 #define UNIPHIER_CLK_TYPE_END 0
16 #define UNIPHIER_CLK_TYPE_FIXED_RATE 2
17 #define UNIPHIER_CLK_TYPE_GATE 3
18 #define UNIPHIER_CLK_TYPE_MUX 4
20 #define UNIPHIER_CLK_ID_INVALID (U8_MAX)
22 struct uniphier_clk_fixed_rate_data {
23 unsigned long fixed_rate;
26 struct uniphier_clk_gate_data {
32 struct uniphier_clk_mux_data {
33 u8 parent_ids[UNIPHIER_CLK_MUX_MAX_PARENTS];
36 u32 masks[UNIPHIER_CLK_MUX_MAX_PARENTS];
37 u32 vals[UNIPHIER_CLK_MUX_MAX_PARENTS];
40 struct uniphier_clk_data {
44 struct uniphier_clk_fixed_rate_data rate;
45 struct uniphier_clk_gate_data gate;
46 struct uniphier_clk_mux_data mux;
50 #define UNIPHIER_CLK_RATE(_id, _rate) \
52 .type = UNIPHIER_CLK_TYPE_FIXED_RATE, \
55 .fixed_rate = (_rate), \
59 #define UNIPHIER_CLK_GATE(_id, _parent, _reg, _bit) \
61 .type = UNIPHIER_CLK_TYPE_GATE, \
64 .parent_id = (_parent), \
70 #define UNIPHIER_CLK_GATE_SIMPLE(_id, _reg, _bit) \
71 UNIPHIER_CLK_GATE(_id, UNIPHIER_CLK_ID_INVALID, _reg, _bit)
73 extern const struct uniphier_clk_data uniphier_pxs2_sys_clk_data[];
74 extern const struct uniphier_clk_data uniphier_ld20_sys_clk_data[];
75 extern const struct uniphier_clk_data uniphier_pxs3_sys_clk_data[];
76 extern const struct uniphier_clk_data uniphier_mio_clk_data[];
78 #endif /* __CLK_UNIPHIER_H__ */