]> git.sur5r.net Git - u-boot/blob - drivers/mtd/altera_qspi.c
Merge branch 'zynq' of git://www.denx.de/git/u-boot-microblaze
[u-boot] / drivers / mtd / altera_qspi.c
1 /*
2  * Copyright (C) 2015 Thomas Chou <thomas@wytron.com.tw>
3  *
4  * SPDX-License-Identifier:     GPL-2.0+
5  */
6
7 #include <common.h>
8 #include <dm.h>
9 #include <errno.h>
10 #include <fdt_support.h>
11 #include <flash.h>
12 #include <mtd.h>
13 #include <asm/io.h>
14
15 DECLARE_GLOBAL_DATA_PTR;
16
17 /* The STATUS register */
18 #define QUADSPI_SR_BP0                          BIT(2)
19 #define QUADSPI_SR_BP1                          BIT(3)
20 #define QUADSPI_SR_BP2                          BIT(4)
21 #define QUADSPI_SR_BP2_0                        GENMASK(4, 2)
22 #define QUADSPI_SR_BP3                          BIT(6)
23 #define QUADSPI_SR_TB                           BIT(5)
24
25 /*
26  * The QUADSPI_MEM_OP register is used to do memory protect and erase operations
27  */
28 #define QUADSPI_MEM_OP_BULK_ERASE               0x00000001
29 #define QUADSPI_MEM_OP_SECTOR_ERASE             0x00000002
30 #define QUADSPI_MEM_OP_SECTOR_PROTECT           0x00000003
31
32 /*
33  * The QUADSPI_ISR register is used to determine whether an invalid write or
34  * erase operation trigerred an interrupt
35  */
36 #define QUADSPI_ISR_ILLEGAL_ERASE               BIT(0)
37 #define QUADSPI_ISR_ILLEGAL_WRITE               BIT(1)
38
39 struct altera_qspi_regs {
40         u32     rd_status;
41         u32     rd_sid;
42         u32     rd_rdid;
43         u32     mem_op;
44         u32     isr;
45         u32     imr;
46         u32     chip_select;
47 };
48
49 struct altera_qspi_platdata {
50         struct altera_qspi_regs *regs;
51         void *base;
52         unsigned long size;
53 };
54
55 flash_info_t flash_info[CONFIG_SYS_MAX_FLASH_BANKS];    /* FLASH chips info */
56
57 static void altera_qspi_get_locked_range(struct mtd_info *mtd, loff_t *ofs,
58                                          uint64_t *len);
59
60 void flash_print_info(flash_info_t *info)
61 {
62         struct mtd_info *mtd = info->mtd;
63         loff_t ofs;
64         u64 len;
65
66         printf("Altera QSPI flash  Size: %ld MB in %d Sectors\n",
67                info->size >> 20, info->sector_count);
68         altera_qspi_get_locked_range(mtd, &ofs, &len);
69         printf("  %08lX +%lX", info->start[0], info->size);
70         if (len) {
71                 printf(", protected %08llX +%llX",
72                        info->start[0] + ofs, len);
73         }
74         putc('\n');
75 }
76
77 int flash_erase(flash_info_t *info, int s_first, int s_last)
78 {
79         struct mtd_info *mtd = info->mtd;
80         struct erase_info instr;
81         int ret;
82
83         memset(&instr, 0, sizeof(instr));
84         instr.addr = mtd->erasesize * s_first;
85         instr.len = mtd->erasesize * (s_last + 1 - s_first);
86         ret = mtd_erase(mtd, &instr);
87         if (ret)
88                 return ERR_PROTECTED;
89
90         return 0;
91 }
92
93 int write_buff(flash_info_t *info, uchar *src, ulong addr, ulong cnt)
94 {
95         struct mtd_info *mtd = info->mtd;
96         struct udevice *dev = mtd->dev;
97         struct altera_qspi_platdata *pdata = dev_get_platdata(dev);
98         ulong base = (ulong)pdata->base;
99         loff_t to = addr - base;
100         size_t retlen;
101         int ret;
102
103         ret = mtd_write(mtd, to, cnt, &retlen, src);
104         if (ret)
105                 return ERR_PROTECTED;
106
107         return 0;
108 }
109
110 unsigned long flash_init(void)
111 {
112         struct udevice *dev;
113
114         /* probe every MTD device */
115         for (uclass_first_device(UCLASS_MTD, &dev);
116              dev;
117              uclass_next_device(&dev)) {
118         }
119
120         return flash_info[0].size;
121 }
122
123 static int altera_qspi_erase(struct mtd_info *mtd, struct erase_info *instr)
124 {
125         struct udevice *dev = mtd->dev;
126         struct altera_qspi_platdata *pdata = dev_get_platdata(dev);
127         struct altera_qspi_regs *regs = pdata->regs;
128         size_t addr = instr->addr;
129         size_t len = instr->len;
130         size_t end = addr + len;
131         u32 sect;
132         u32 stat;
133
134         instr->state = MTD_ERASING;
135         addr &= ~(mtd->erasesize - 1); /* get lower aligned address */
136         while (addr < end) {
137                 sect = addr / mtd->erasesize;
138                 sect <<= 8;
139                 sect |= QUADSPI_MEM_OP_SECTOR_ERASE;
140                 debug("erase %08x\n", sect);
141                 writel(sect, &regs->mem_op);
142                 stat = readl(&regs->isr);
143                 if (stat & QUADSPI_ISR_ILLEGAL_ERASE) {
144                         /* erase failed, sector might be protected */
145                         debug("erase %08x fail %x\n", sect, stat);
146                         writel(stat, &regs->isr); /* clear isr */
147                         instr->state = MTD_ERASE_FAILED;
148                         return -EIO;
149                 }
150                 addr += mtd->erasesize;
151         }
152         instr->state = MTD_ERASE_DONE;
153         mtd_erase_callback(instr);
154
155         return 0;
156 }
157
158 static int altera_qspi_read(struct mtd_info *mtd, loff_t from, size_t len,
159                             size_t *retlen, u_char *buf)
160 {
161         struct udevice *dev = mtd->dev;
162         struct altera_qspi_platdata *pdata = dev_get_platdata(dev);
163
164         memcpy_fromio(buf, pdata->base + from, len);
165         *retlen = len;
166
167         return 0;
168 }
169
170 static int altera_qspi_write(struct mtd_info *mtd, loff_t to, size_t len,
171                              size_t *retlen, const u_char *buf)
172 {
173         struct udevice *dev = mtd->dev;
174         struct altera_qspi_platdata *pdata = dev_get_platdata(dev);
175         struct altera_qspi_regs *regs = pdata->regs;
176         u32 stat;
177
178         memcpy_toio(pdata->base + to, buf, len);
179         /* check whether write triggered a illegal write interrupt */
180         stat = readl(&regs->isr);
181         if (stat & QUADSPI_ISR_ILLEGAL_WRITE) {
182                 /* write failed, sector might be protected */
183                 debug("write fail %x\n", stat);
184                 writel(stat, &regs->isr); /* clear isr */
185                 return -EIO;
186         }
187         *retlen = len;
188
189         return 0;
190 }
191
192 static void altera_qspi_sync(struct mtd_info *mtd)
193 {
194 }
195
196 static void altera_qspi_get_locked_range(struct mtd_info *mtd, loff_t *ofs,
197                                          uint64_t *len)
198 {
199         struct udevice *dev = mtd->dev;
200         struct altera_qspi_platdata *pdata = dev_get_platdata(dev);
201         struct altera_qspi_regs *regs = pdata->regs;
202         int shift0 = ffs(QUADSPI_SR_BP2_0) - 1;
203         int shift3 = ffs(QUADSPI_SR_BP3) - 1 - 3;
204         u32 stat = readl(&regs->rd_status);
205         unsigned pow = ((stat & QUADSPI_SR_BP2_0) >> shift0) |
206                 ((stat & QUADSPI_SR_BP3) >> shift3);
207
208         *ofs = 0;
209         *len = 0;
210         if (pow) {
211                 *len = mtd->erasesize << (pow - 1);
212                 if (*len > mtd->size)
213                         *len = mtd->size;
214                 if (!(stat & QUADSPI_SR_TB))
215                         *ofs = mtd->size - *len;
216         }
217 }
218
219 static int altera_qspi_lock(struct mtd_info *mtd, loff_t ofs, uint64_t len)
220 {
221         struct udevice *dev = mtd->dev;
222         struct altera_qspi_platdata *pdata = dev_get_platdata(dev);
223         struct altera_qspi_regs *regs = pdata->regs;
224         u32 sector_start, sector_end;
225         u32 num_sectors;
226         u32 mem_op;
227         u32 sr_bp;
228         u32 sr_tb;
229
230         num_sectors = mtd->size / mtd->erasesize;
231         sector_start = ofs / mtd->erasesize;
232         sector_end = (ofs + len) / mtd->erasesize;
233
234         if (sector_start >= num_sectors / 2) {
235                 sr_bp = fls(num_sectors - 1 - sector_start) + 1;
236                 sr_tb = 0;
237         } else if (sector_end < num_sectors / 2) {
238                 sr_bp = fls(sector_end) + 1;
239                 sr_tb = 1;
240         } else {
241                 sr_bp = 15;
242                 sr_tb = 0;
243         }
244
245         mem_op = (sr_tb << 12) | (sr_bp << 8);
246         mem_op |= QUADSPI_MEM_OP_SECTOR_PROTECT;
247         debug("lock %08x\n", mem_op);
248         writel(mem_op, &regs->mem_op);
249
250         return 0;
251 }
252
253 static int altera_qspi_unlock(struct mtd_info *mtd, loff_t ofs, uint64_t len)
254 {
255         struct udevice *dev = mtd->dev;
256         struct altera_qspi_platdata *pdata = dev_get_platdata(dev);
257         struct altera_qspi_regs *regs = pdata->regs;
258         u32 mem_op;
259
260         mem_op = QUADSPI_MEM_OP_SECTOR_PROTECT;
261         debug("unlock %08x\n", mem_op);
262         writel(mem_op, &regs->mem_op);
263
264         return 0;
265 }
266
267 static int altera_qspi_probe(struct udevice *dev)
268 {
269         struct altera_qspi_platdata *pdata = dev_get_platdata(dev);
270         struct altera_qspi_regs *regs = pdata->regs;
271         unsigned long base = (unsigned long)pdata->base;
272         struct mtd_info *mtd;
273         flash_info_t *flash = &flash_info[0];
274         u32 rdid;
275         int i;
276
277         rdid = readl(&regs->rd_rdid);
278         debug("rdid %x\n", rdid);
279
280         mtd = dev_get_uclass_priv(dev);
281         mtd->dev = dev;
282         mtd->name               = "nor0";
283         mtd->type               = MTD_NORFLASH;
284         mtd->flags              = MTD_CAP_NORFLASH;
285         mtd->size               = 1 << ((rdid & 0xff) - 6);
286         mtd->writesize          = 1;
287         mtd->writebufsize       = mtd->writesize;
288         mtd->_erase             = altera_qspi_erase;
289         mtd->_read              = altera_qspi_read;
290         mtd->_write             = altera_qspi_write;
291         mtd->_sync              = altera_qspi_sync;
292         mtd->_lock              = altera_qspi_lock;
293         mtd->_unlock            = altera_qspi_unlock;
294         mtd->numeraseregions = 0;
295         mtd->erasesize = 0x10000;
296         if (add_mtd_device(mtd))
297                 return -ENOMEM;
298
299         flash->mtd = mtd;
300         flash->size = mtd->size;
301         flash->sector_count = mtd->size / mtd->erasesize;
302         flash->flash_id = rdid;
303         flash->start[0] = base;
304         for (i = 1; i < flash->sector_count; i++)
305                 flash->start[i] = flash->start[i - 1] + mtd->erasesize;
306         gd->bd->bi_flashstart = base;
307
308         return 0;
309 }
310
311 static int altera_qspi_ofdata_to_platdata(struct udevice *dev)
312 {
313         struct altera_qspi_platdata *pdata = dev_get_platdata(dev);
314         void *blob = (void *)gd->fdt_blob;
315         int node = dev->of_offset;
316         const char *list, *end;
317         const fdt32_t *cell;
318         void *base;
319         unsigned long addr, size;
320         int parent, addrc, sizec;
321         int len, idx;
322
323         /*
324          * decode regs. there are multiple reg tuples, and they need to
325          * match with reg-names.
326          */
327         parent = fdt_parent_offset(blob, node);
328         of_bus_default_count_cells(blob, parent, &addrc, &sizec);
329         list = fdt_getprop(blob, node, "reg-names", &len);
330         if (!list)
331                 return -ENOENT;
332         end = list + len;
333         cell = fdt_getprop(blob, node, "reg", &len);
334         if (!cell)
335                 return -ENOENT;
336         idx = 0;
337         while (list < end) {
338                 addr = fdt_translate_address((void *)blob,
339                                              node, cell + idx);
340                 size = fdt_addr_to_cpu(cell[idx + addrc]);
341                 base = map_physmem(addr, size, MAP_NOCACHE);
342                 len = strlen(list);
343                 if (strcmp(list, "avl_csr") == 0) {
344                         pdata->regs = base;
345                 } else if (strcmp(list, "avl_mem") == 0) {
346                         pdata->base = base;
347                         pdata->size = size;
348                 }
349                 idx += addrc + sizec;
350                 list += (len + 1);
351         }
352
353         return 0;
354 }
355
356 static const struct udevice_id altera_qspi_ids[] = {
357         { .compatible = "altr,quadspi-1.0" },
358         {}
359 };
360
361 U_BOOT_DRIVER(altera_qspi) = {
362         .name   = "altera_qspi",
363         .id     = UCLASS_MTD,
364         .of_match = altera_qspi_ids,
365         .ofdata_to_platdata = altera_qspi_ofdata_to_platdata,
366         .platdata_auto_alloc_size = sizeof(struct altera_qspi_platdata),
367         .probe  = altera_qspi_probe,
368 };