]> git.sur5r.net Git - u-boot/blob - drivers/serial/serial_sh.c
sh: Add support SuperH SH7751/SH7751R
[u-boot] / drivers / serial / serial_sh.c
1 /*
2  * SuperH SCIF device driver.
3  * Copyright (c) 2007,2008 Nobuhiro Iwamatsu
4  *
5  * This program is free software; you can redistribute it and/or modify
6  * it under the terms of the GNU General Public License as published by
7  * the Free Software Foundation; either version 2 of the License, or
8  * (at your option) any later version.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA
18  */
19
20 #include <common.h>
21 #include <asm/processor.h>
22
23 #ifdef CFG_SCIF_CONSOLE
24
25 #if defined (CONFIG_CONS_SCIF0)
26 #define SCIF_BASE       SCIF0_BASE
27 #elif defined (CONFIG_CONS_SCIF1)
28 #define SCIF_BASE       SCIF1_BASE
29 #else
30 #error "Default SCIF doesn't set....."
31 #endif
32
33 /* Base register */
34 #define SCSMR   (vu_short *)(SCIF_BASE + 0x0)
35 #define SCBRR   (vu_char  *)(SCIF_BASE + 0x4)
36 #define SCSCR   (vu_short *)(SCIF_BASE + 0x8)
37 #define SCFCR   (vu_short *)(SCIF_BASE + 0x18)
38 #define SCFDR   (vu_short *)(SCIF_BASE + 0x1C)
39 #ifdef CONFIG_CPU_SH7720 /* SH7720 specific */
40 # define SCFSR  (vu_short *)(SCIF_BASE + 0x14) /* SCSSR */
41 # define SCFTDR (vu_char  *)(SCIF_BASE + 0x20)
42 # define SCFRDR (vu_char  *)(SCIF_BASE + 0x24)
43 #else
44 # define SCFTDR (vu_char  *)(SCIF_BASE + 0xC)
45 # define SCFSR  (vu_short *)(SCIF_BASE + 0x10)
46 # define SCFRDR (vu_char  *)(SCIF_BASE + 0x14)
47 #endif
48
49 #if defined(CONFIG_CPU_SH7780) || \
50         defined(CONFIG_CPU_SH7785)
51 # define SCRFDR (vu_short *)(SCIF_BASE + 0x20)
52 # define SCSPTR (vu_short *)(SCIF_BASE + 0x24)
53 # define SCLSR   (vu_short *)(SCIF_BASE + 0x28)
54 # define SCRER  (vu_short *)(SCIF_BASE + 0x2C)
55 # define LSR_ORER       1
56 # define FIFOLEVEL_MASK 0xFF
57 #elif defined(CONFIG_CPU_SH7750) || \
58         defined(CONFIG_CPU_SH7751) || \
59         defined(CONFIG_CPU_SH7722)
60 # define SCSPTR         (vu_short *)(SCIF_BASE + 0x20)
61 # define SCLSR  (vu_short *)(SCIF_BASE + 0x24)
62 # define LSR_ORER       1
63 # define FIFOLEVEL_MASK 0x1F
64 #elif defined(CONFIG_CPU_SH7720)
65 # define SCLSR   (vu_short *)(SCIF_BASE + 0x24)
66 # define LSR_ORER       0x0200
67 # define FIFOLEVEL_MASK 0x1F
68 #elif defined(CONFIG_CPU_SH7710)
69         defined(CONFIG_CPU_SH7712)
70 # define SCLSR  SCFSR   /* SCSSR */
71 # define LSR_ORER       1
72 # define FIFOLEVEL_MASK 0x1F
73 #endif
74
75 /* SCBRR register value setting */
76 #if defined(CONFIG_CPU_SH7720)
77 # define SCBRR_VALUE(bps, clk) (((clk*2)+16*bps)/(32*bps)-1)
78 #else   /* Generic SuperH */
79 # define SCBRR_VALUE(bps, clk) ((clk+16*bps)/(32*bps)-1)
80 #endif
81
82 #define SCR_RE          (1 << 4)
83 #define SCR_TE          (1 << 5)
84 #define FCR_RFRST       (1 << 1) /* RFCL */
85 #define FCR_TFRST       (1 << 2) /* TFCL */
86 #define FSR_DR          (1 << 0)
87 #define FSR_RDF         (1 << 1)
88 #define FSR_FER         (1 << 3)
89 #define FSR_BRK         (1 << 4)
90 #define FSR_FER         (1 << 3)
91 #define FSR_TEND        (1 << 6)
92 #define FSR_ER          (1 << 7)
93
94 /*----------------------------------------------------------------------*/
95
96 void serial_setbrg (void)
97 {
98         DECLARE_GLOBAL_DATA_PTR;
99         *SCBRR = SCBRR_VALUE(gd->baudrate,CONFIG_SYS_CLK_FREQ);
100 }
101
102 int serial_init (void)
103 {
104         *SCSCR = (SCR_RE | SCR_TE);
105         *SCSMR = 0 ;
106         *SCSMR = 0;
107         *SCFCR = (FCR_RFRST | FCR_TFRST);
108         *SCFCR;
109         *SCFCR = 0;
110
111         serial_setbrg();
112         return 0;
113 }
114
115 static int serial_tx_fifo_level (void)
116 {
117         return (*SCFDR >> 8) & FIFOLEVEL_MASK;
118 }
119
120 static int serial_rx_fifo_level (void)
121 {
122 #if defined(CONFIG_SH4A)
123         return (*SCRFDR >> 0) & FIFOLEVEL_MASK;
124 #else
125         return (*SCFDR >> 0) & FIFOLEVEL_MASK;
126 #endif
127 }
128
129 void serial_raw_putc (const char c)
130 {
131         unsigned int fsr_bits_to_clear;
132
133         while (1) {
134                 if (*SCFSR & FSR_TEND) {                /* Tx fifo is empty */
135                         fsr_bits_to_clear = FSR_TEND;
136                         break;
137                 }
138         }
139
140         *SCFTDR = c;
141         if (fsr_bits_to_clear != 0)
142                 *SCFSR &= ~fsr_bits_to_clear;
143 }
144
145 void serial_putc (const char c)
146 {
147         if (c == '\n')
148                 serial_raw_putc ('\r');
149         serial_raw_putc (c);
150 }
151
152 void serial_puts (const char *s)
153 {
154         char c;
155         while ((c = *s++) != 0)
156                 serial_putc (c);
157 }
158
159 int serial_tstc (void)
160 {
161         return serial_rx_fifo_level() ? 1 : 0;
162 }
163
164 #define FSR_ERR_CLEAR   0x0063
165 #define RDRF_CLEAR      0x00fc
166 void handle_error( void ){
167
168         (void)*SCFSR ;
169         *SCFSR = FSR_ERR_CLEAR ;
170         (void)*SCLSR ;
171         *SCLSR = 0x00 ;
172 }
173
174 int serial_getc_check( void ){
175         unsigned short status;
176
177         status = *SCFSR ;
178
179         if (status & (FSR_FER | FSR_FER | FSR_ER | FSR_BRK))
180                 handle_error();
181         if( *SCLSR & LSR_ORER )
182                 handle_error();
183         return (status & ( FSR_DR | FSR_RDF ));
184 }
185
186 int serial_getc (void)
187 {
188         unsigned short status ;
189         char ch;
190         while(!serial_getc_check());
191
192         ch = *SCFRDR;
193         status =  *SCFSR ;
194
195         *SCFSR = RDRF_CLEAR ;
196
197         if (status & (FSR_FER | FSR_FER | FSR_ER | FSR_BRK))
198                 handle_error();
199
200         if( *SCLSR & LSR_ORER )
201                 handle_error();
202
203         return ch ;
204 }
205
206 #endif  /* CFG_SCIF_CONSOLE */