]> git.sur5r.net Git - u-boot/blob - drivers/systemace.c
[PATCH 6_9] Move common_cmd_ace.c to drivers_systemace.c
[u-boot] / drivers / systemace.c
1 /*
2  * Copyright (c) 2004 Picture Elements, Inc.
3  *    Stephen Williams (XXXXXXXXXXXXXXXX)
4  *
5  *    This source code is free software; you can redistribute it
6  *    and/or modify it in source code form under the terms of the GNU
7  *    General Public License as published by the Free Software
8  *    Foundation; either version 2 of the License, or (at your option)
9  *    any later version.
10  *
11  *    This program is distributed in the hope that it will be useful,
12  *    but WITHOUT ANY WARRANTY; without even the implied warranty of
13  *    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  *    GNU General Public License for more details.
15  *
16  *    You should have received a copy of the GNU General Public License
17  *    along with this program; if not, write to the Free Software
18  *    Foundation, Inc., 59 Temple Place - Suite 330, Boston, MA 02111-1307, USA
19  */
20
21 /*
22  * The Xilinx SystemACE chip support is activated by defining
23  * CONFIG_SYSTEMACE to turn on support, and CFG_SYSTEMACE_BASE
24  * to set the base address of the device. This code currently
25  * assumes that the chip is connected via a byte-wide bus.
26  *
27  * The CONFIG_SYSTEMACE also adds to fat support the device class
28  * "ace" that allows the user to execute "fatls ace 0" and the
29  * like. This works by making the systemace_get_dev function
30  * available to cmd_fat.c:get_dev and filling in a block device
31  * description that has all the bits needed for FAT support to
32  * read sectors.
33  *
34  * According to Xilinx technical support, before accessing the
35  * SystemACE CF you need to set the following control bits:
36  *      FORCECFGMODE : 1
37  *      CFGMODE : 0
38  *      CFGSTART : 0
39  */
40
41 #include <common.h>
42 #include <command.h>
43 #include <systemace.h>
44 #include <part.h>
45 #include <asm/io.h>
46
47 #ifdef CONFIG_SYSTEMACE
48
49 /*
50  * The ace_readw and writew functions read/write 16bit words, but the
51  * offset value is the BYTE offset as most used in the Xilinx
52  * datasheet for the SystemACE chip. The CFG_SYSTEMACE_BASE is defined
53  * to be the base address for the chip, usually in the local
54  * peripheral bus.
55  */
56 static unsigned ace_readw(unsigned offset)
57 {
58 #if (CFG_SYSTEMACE_WIDTH == 8)
59         u16 temp;
60
61 #if !defined(__BIG_ENDIAN)
62         temp = ((u16) readb(CFG_SYSTEMACE_BASE + offset) << 8);
63         temp |= (u16) readb(CFG_SYSTEMACE_BASE + offset + 1);
64 #else
65         temp = (u16) readb(CFG_SYSTEMACE_BASE + offset);
66         temp |= ((u16) readb(CFG_SYSTEMACE_BASE + offset + 1) << 8);
67 #endif
68         return temp;
69 #else
70         return readw(CFG_SYSTEMACE_BASE + offset);
71 #endif
72 }
73
74 static void ace_writew(unsigned val, unsigned offset)
75 {
76 #if (CFG_SYSTEMACE_WIDTH == 8)
77 #if !defined(__BIG_ENDIAN)
78         writeb((u8) (val >> 8), CFG_SYSTEMACE_BASE + offset);
79         writeb((u8) val, CFG_SYSTEMACE_BASE + offset + 1);
80 #else
81         writeb((u8) val, CFG_SYSTEMACE_BASE + offset);
82         writeb((u8) (val >> 8), CFG_SYSTEMACE_BASE + offset + 1);
83 #endif
84 #else
85         writew(val, CFG_SYSTEMACE_BASE + offset);
86 #endif
87 }
88
89 /* */
90
91 static unsigned long systemace_read(int dev, unsigned long start,
92                                     unsigned long blkcnt,
93                                     unsigned long *buffer);
94
95 static block_dev_desc_t systemace_dev = { 0 };
96
97 static int get_cf_lock(void)
98 {
99         int retry = 10;
100
101         /* CONTROLREG = LOCKREG */
102         unsigned val = ace_readw(0x18);
103         val |= 0x0002;
104         ace_writew((val & 0xffff), 0x18);
105
106         /* Wait for MPULOCK in STATUSREG[15:0] */
107         while (!(ace_readw(0x04) & 0x0002)) {
108
109                 if (retry < 0)
110                         return -1;
111
112                 udelay(100000);
113                 retry -= 1;
114         }
115
116         return 0;
117 }
118
119 static void release_cf_lock(void)
120 {
121         unsigned val = ace_readw(0x18);
122         val &= ~(0x0002);
123         ace_writew((val & 0xffff), 0x18);
124 }
125
126 block_dev_desc_t *systemace_get_dev(int dev)
127 {
128         /* The first time through this, the systemace_dev object is
129            not yet initialized. In that case, fill it in. */
130         if (systemace_dev.blksz == 0) {
131                 systemace_dev.if_type = IF_TYPE_UNKNOWN;
132                 systemace_dev.dev = 0;
133                 systemace_dev.part_type = PART_TYPE_UNKNOWN;
134                 systemace_dev.type = DEV_TYPE_HARDDISK;
135                 systemace_dev.blksz = 512;
136                 systemace_dev.removable = 1;
137                 systemace_dev.block_read = systemace_read;
138
139                 init_part(&systemace_dev);
140
141         }
142
143         return &systemace_dev;
144 }
145
146 /*
147  * This function is called (by dereferencing the block_read pointer in
148  * the dev_desc) to read blocks of data. The return value is the
149  * number of blocks read. A zero return indicates an error.
150  */
151 static unsigned long systemace_read(int dev, unsigned long start,
152                                     unsigned long blkcnt, unsigned long *buffer)
153 {
154         int retry;
155         unsigned blk_countdown;
156         unsigned char *dp = (unsigned char *)buffer;
157         unsigned val;
158
159         if (get_cf_lock() < 0) {
160                 unsigned status = ace_readw(0x04);
161
162                 /* If CFDETECT is false, card is missing. */
163                 if (!(status & 0x0010)) {
164                         printf("** CompactFlash card not present. **\n");
165                         return 0;
166                 }
167
168                 printf("**** ACE locked away from me (STATUSREG=%04x)\n",
169                        status);
170                 return 0;
171         }
172 #ifdef DEBUG_SYSTEMACE
173         printf("... systemace read %lu sectors at %lu\n", blkcnt, start);
174 #endif
175
176         retry = 2000;
177         for (;;) {
178                 val = ace_readw(0x04);
179
180                 /* If CFDETECT is false, card is missing. */
181                 if (!(val & 0x0010)) {
182                         printf("**** ACE CompactFlash not found.\n");
183                         release_cf_lock();
184                         return 0;
185                 }
186
187                 /* If RDYFORCMD, then we are ready to go. */
188                 if (val & 0x0100)
189                         break;
190
191                 if (retry < 0) {
192                         printf("**** SystemACE not ready.\n");
193                         release_cf_lock();
194                         return 0;
195                 }
196
197                 udelay(1000);
198                 retry -= 1;
199         }
200
201         /* The SystemACE can only transfer 256 sectors at a time, so
202            limit the current chunk of sectors. The blk_countdown
203            variable is the number of sectors left to transfer. */
204
205         blk_countdown = blkcnt;
206         while (blk_countdown > 0) {
207                 unsigned trans = blk_countdown;
208
209                 if (trans > 256)
210                         trans = 256;
211
212 #ifdef DEBUG_SYSTEMACE
213                 printf("... transfer %lu sector in a chunk\n", trans);
214 #endif
215                 /* Write LBA block address */
216                 ace_writew((start >> 0) & 0xffff, 0x10);
217                 ace_writew((start >> 16) & 0x00ff, 0x12);
218
219                 /* NOTE: in the Write Sector count below, a count of 0
220                    causes a transfer of 256, so &0xff gives the right
221                    value for whatever transfer count we want. */
222
223                 /* Write sector count | ReadMemCardData. */
224                 ace_writew((trans & 0xff) | 0x0300, 0x14);
225
226                 /* Reset the configruation controller */
227                 val = ace_readw(0x18);
228                 val |= 0x0080;
229                 ace_writew(val, 0x18);
230
231                 retry = trans * 16;
232                 while (retry > 0) {
233                         int idx;
234
235                         /* Wait for buffer to become ready. */
236                         while (!(ace_readw(0x04) & 0x0020)) {
237                                 udelay(100);
238                         }
239
240                         /* Read 16 words of 2bytes from the sector buffer. */
241                         for (idx = 0; idx < 16; idx += 1) {
242                                 unsigned short val = ace_readw(0x40);
243                                 *dp++ = val & 0xff;
244                                 *dp++ = (val >> 8) & 0xff;
245                         }
246
247                         retry -= 1;
248                 }
249
250                 /* Clear the configruation controller reset */
251                 val = ace_readw(0x18);
252                 val &= ~0x0080;
253                 ace_writew(val, 0x18);
254
255                 /* Count the blocks we transfer this time. */
256                 start += trans;
257                 blk_countdown -= trans;
258         }
259
260         release_cf_lock();
261
262         return blkcnt;
263 }
264 #endif /* CONFIG_SYSTEMACE */