]> git.sur5r.net Git - u-boot/blob - include/configs/CATcenter.h
Merge branch 'next' of /home/wd/git/u-boot/next
[u-boot] / include / configs / CATcenter.h
1 /*
2  * ueberarbeitet durch Christoph Seyfert
3  *
4  * (C) Copyright 2004-2005 DENX Software Engineering,
5  *     Wolfgang Grandegger <wg@denx.de>
6  * (C) Copyright 2003
7  *     DAVE Srl
8  *
9  * http://www.dave-tech.it
10  * http://www.wawnet.biz
11  * mailto:info@wawnet.biz
12  *
13  * Credits: Stefan Roese, Wolfgang Denk
14  *
15  * This program is free software; you can redistribute it and/or
16  * modify it under the terms of the GNU General Public License as
17  * published by the Free Software Foundation; either version 2 of
18  * the License, or (at your option) any later version.
19  *
20  * This program is distributed in the hope that it will be useful,
21  * but WITHOUT ANY WARRANTY; without even the implied warranty of
22  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
23  * GNU General Public License for more details.
24  *
25  * You should have received a copy of the GNU General Public License
26  * along with this program; if not, write to the Free Software
27  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
28  * MA 02111-1307 USA
29  */
30
31 /*
32  * board/config.h - configuration options, board specific
33  */
34
35 #ifndef __CONFIG_H
36 #define __CONFIG_H
37
38 #define CONFIG_PPCHAMELEON_MODULE_BA    0       /* Basic    Model */
39 #define CONFIG_PPCHAMELEON_MODULE_ME    1       /* Medium   Model */
40 #define CONFIG_PPCHAMELEON_MODULE_HI    2       /* High-End Model */
41 #ifndef CONFIG_PPCHAMELEON_MODULE_MODEL
42 #define CONFIG_PPCHAMELEON_MODULE_MODEL CONFIG_PPCHAMELEON_MODULE_BA
43 #endif
44
45 /* Only one of the following two symbols must be defined (default is 25 MHz)
46  * CONFIG_PPCHAMELEON_CLK_25
47  * CONFIG_PPCHAMELEON_CLK_33
48  */
49 #if (!defined(CONFIG_PPCHAMELEON_CLK_25) && !defined(CONFIG_PPCHAMELEON_CLK_33))
50 #define CONFIG_PPCHAMELEON_CLK_25
51 #endif
52
53 #if (defined(CONFIG_PPCHAMELEON_CLK_25) && defined(CONFIG_PPCHAMELEON_CLK_33))
54 #error "* Two external frequencies (SysClk) are defined! *"
55 #endif
56
57 #undef CONFIG_PPCHAMELEON_SMI712
58
59 /*
60  * Debug stuff
61  */
62 #undef  __DEBUG_START_FROM_SRAM__
63 #define __DISABLE_MACHINE_EXCEPTION__
64
65 #ifdef __DEBUG_START_FROM_SRAM__
66 #define CONFIG_SYS_DUMMY_FLASH_SIZE             1024*1024*4
67 #endif
68
69 /*
70  * High Level Configuration Options
71  * (easy to change)
72  */
73
74 #define CONFIG_405EP            1       /* This is a PPC405 CPU         */
75 #define CONFIG_4xx              1       /* ...member of PPC4xx family   */
76 #define CONFIG_PPCHAMELEONEVB   1       /* ...on a PPChameleonEVB board */
77
78 #define CONFIG_BOARD_EARLY_INIT_F 1     /* call board_early_init_f()    */
79 #define CONFIG_MISC_INIT_R      1       /* call misc_init_r()           */
80
81 #ifdef CONFIG_PPCHAMELEON_CLK_25
82 # define CONFIG_SYS_CLK_FREQ    25000000 /* external frequency to pll   */
83 #elif (defined (CONFIG_PPCHAMELEON_CLK_33))
84 #define CONFIG_SYS_CLK_FREQ     33333333 /* external frequency to pll   */
85 #else
86 # error "* External frequency (SysClk) not defined! *"
87 #endif
88
89 #define CONFIG_CONS_INDEX       2       /* Use UART1                    */
90 #define CONFIG_SYS_NS16550
91 #define CONFIG_SYS_NS16550_SERIAL
92 #define CONFIG_SYS_NS16550_REG_SIZE     1
93 #define CONFIG_SYS_NS16550_CLK          get_serial_clock()
94 #define CONFIG_BAUDRATE         115200
95 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
96
97 #define CONFIG_VERSION_VARIABLE 1       /* add version variable         */
98 #define CONFIG_IDENT_STRING     "1"
99
100 #undef  CONFIG_BOOTARGS
101
102 /* Ethernet stuff */
103 #define CONFIG_ENV_OVERWRITE /* Let the user to change the Ethernet MAC addresses */
104 #define CONFIG_ETHADDR  00:50:C2:1E:AF:FE
105 #define CONFIG_HAS_ETH1
106 #define CONFIG_ETH1ADDR 00:50:C2:1E:AF:FD
107
108 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
109 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change        */
110
111
112 #define CONFIG_PPC4xx_EMAC
113 #undef CONFIG_EXT_PHY
114 #define CONFIG_NET_MULTI        1
115
116 #define CONFIG_MII              1       /* MII PHY management           */
117 #ifndef  CONFIG_EXT_PHY
118 #define CONFIG_PHY_ADDR         1       /* EMAC0 PHY address            */
119 #define CONFIG_PHY1_ADDR        16      /* EMAC1 PHY address            */
120 #else
121 #define CONFIG_PHY_ADDR         2       /* PHY address                  */
122 #endif
123 #define CONFIG_PHY_CLK_FREQ     EMAC_STACR_CLK_66MHZ
124
125 #define CONFIG_TIMESTAMP                /* Print image info with timestamp */
126
127
128 /*
129  * BOOTP options
130  */
131 #define CONFIG_BOOTP_BOOTFILESIZE
132 #define CONFIG_BOOTP_BOOTPATH
133 #define CONFIG_BOOTP_GATEWAY
134 #define CONFIG_BOOTP_HOSTNAME
135
136
137 /*
138  * Command line configuration.
139  */
140 #include <config_cmd_default.h>
141
142 #define CONFIG_CMD_DHCP
143 #define CONFIG_CMD_ELF
144 #define CONFIG_CMD_EEPROM
145 #define CONFIG_CMD_I2C
146 #define CONFIG_CMD_IRQ
147 #define CONFIG_CMD_JFFS2
148 #define CONFIG_CMD_MII
149 #define CONFIG_CMD_NAND
150 #define CONFIG_CMD_NFS
151 #define CONFIG_CMD_SNTP
152
153
154 #define CONFIG_MAC_PARTITION
155 #define CONFIG_DOS_PARTITION
156
157 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
158
159 #define CONFIG_RTC_MC146818             /* DS1685 is MC146818 compatible*/
160 #define CONFIG_SYS_RTC_REG_BASE_ADDR     0xF0000500 /* RTC Base Address         */
161
162 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0    */
163
164 /*
165  * Miscellaneous configurable options
166  */
167 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
168 #define CONFIG_SYS_PROMPT               "=> "   /* Monitor Command Prompt       */
169
170 #define CONFIG_SYS_HUSH_PARSER                  /* use "hush" command parser    */
171 #ifdef  CONFIG_SYS_HUSH_PARSER
172 #define CONFIG_SYS_PROMPT_HUSH_PS2      "> "
173 #endif
174
175 #if defined(CONFIG_CMD_KGDB)
176 #define CONFIG_SYS_CBSIZE       1024            /* Console I/O Buffer Size      */
177 #else
178 #define CONFIG_SYS_CBSIZE       256             /* Console I/O Buffer Size      */
179 #endif
180 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
181 #define CONFIG_SYS_MAXARGS      16              /* max number of command args   */
182 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
183
184 #define CONFIG_SYS_DEVICE_NULLDEV       1       /* include nulldev device       */
185
186 #define CONFIG_SYS_CONSOLE_INFO_QUIET   1       /* don't print console @ startup*/
187
188 #define CONFIG_SYS_MEMTEST_START        0x0400000       /* memtest works on     */
189 #define CONFIG_SYS_MEMTEST_END          0x0C00000       /* 4 ... 12 MB in DRAM  */
190
191 #undef  CONFIG_SYS_EXT_SERIAL_CLOCK             /* no external serial clock used */
192 #define CONFIG_SYS_BASE_BAUD            691200
193
194 /* The following table includes the supported baudrates */
195 #define CONFIG_SYS_BAUDRATE_TABLE       \
196         { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400,     \
197          57600, 115200, 230400, 460800, 921600 }
198
199 #define CONFIG_SYS_LOAD_ADDR    0x100000        /* default load address */
200 #define CONFIG_SYS_EXTBDINFO    1               /* To use extended board_into (bd_t) */
201
202 #define CONFIG_SYS_HZ           1000            /* decrementer freq: 1 ms ticks */
203
204 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check for keypress on bootdelay==0 */
205
206 /*-----------------------------------------------------------------------
207  * NAND-FLASH stuff
208  *-----------------------------------------------------------------------
209  */
210 #define CONFIG_SYS_NAND0_BASE 0xFF400000
211 #define CONFIG_SYS_NAND1_BASE 0xFF000000
212 #define CONFIG_SYS_NAND_BASE_LIST       { CONFIG_SYS_NAND0_BASE }
213 #define NAND_BIG_DELAY_US       25
214
215 /* For CATcenter there is only NAND on the module */
216 #define CONFIG_SYS_MAX_NAND_DEVICE      1       /* Max number of NAND devices           */
217 #define NAND_NO_RB
218
219 #define CONFIG_SYS_NAND0_CE  (0x80000000 >> 1)   /* our CE is GPIO1 */
220 #define CONFIG_SYS_NAND0_CLE (0x80000000 >> 2)   /* our CLE is GPIO2 */
221 #define CONFIG_SYS_NAND0_ALE (0x80000000 >> 3)   /* our ALE is GPIO3 */
222 #define CONFIG_SYS_NAND0_RDY (0x80000000 >> 4)   /* our RDY is GPIO4 */
223
224 #define CONFIG_SYS_NAND1_CE  (0x80000000 >> 14)  /* our CE is GPIO14 */
225 #define CONFIG_SYS_NAND1_CLE (0x80000000 >> 15)  /* our CLE is GPIO15 */
226 #define CONFIG_SYS_NAND1_ALE (0x80000000 >> 16)  /* our ALE is GPIO16 */
227 #define CONFIG_SYS_NAND1_RDY (0x80000000 >> 31)  /* our RDY is GPIO31 */
228
229
230 #define MACRO_NAND_DISABLE_CE(nandptr) do \
231 { \
232         switch((unsigned long)nandptr) \
233         { \
234             case CONFIG_SYS_NAND0_BASE: \
235                 out32(GPIO0_OR, in32(GPIO0_OR) | CONFIG_SYS_NAND0_CE); \
236                 break; \
237             case CONFIG_SYS_NAND1_BASE: \
238                 out32(GPIO0_OR, in32(GPIO0_OR) | CONFIG_SYS_NAND1_CE); \
239                 break; \
240         } \
241 } while(0)
242
243 #define MACRO_NAND_ENABLE_CE(nandptr) do \
244 { \
245         switch((unsigned long)nandptr) \
246         { \
247             case CONFIG_SYS_NAND0_BASE: \
248                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CONFIG_SYS_NAND0_CE); \
249                 break; \
250             case CONFIG_SYS_NAND1_BASE: \
251                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CONFIG_SYS_NAND1_CE); \
252                 break; \
253         } \
254 } while(0)
255
256 #define MACRO_NAND_CTL_CLRALE(nandptr) do \
257 { \
258         switch((unsigned long)nandptr) \
259         { \
260             case CONFIG_SYS_NAND0_BASE: \
261                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CONFIG_SYS_NAND0_ALE); \
262                 break; \
263             case CONFIG_SYS_NAND1_BASE: \
264                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CONFIG_SYS_NAND1_ALE); \
265                 break; \
266         } \
267 } while(0)
268
269 #define MACRO_NAND_CTL_SETALE(nandptr) do \
270 { \
271         switch((unsigned long)nandptr) \
272         { \
273             case CONFIG_SYS_NAND0_BASE: \
274                 out32(GPIO0_OR, in32(GPIO0_OR) | CONFIG_SYS_NAND0_ALE); \
275                 break; \
276             case CONFIG_SYS_NAND1_BASE: \
277                 out32(GPIO0_OR, in32(GPIO0_OR) | CONFIG_SYS_NAND1_ALE); \
278                 break; \
279         } \
280 } while(0)
281
282 #define MACRO_NAND_CTL_CLRCLE(nandptr) do \
283 { \
284         switch((unsigned long)nandptr) \
285         { \
286             case CONFIG_SYS_NAND0_BASE: \
287                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CONFIG_SYS_NAND0_CLE); \
288                 break; \
289             case CONFIG_SYS_NAND1_BASE: \
290                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CONFIG_SYS_NAND1_CLE); \
291                 break; \
292         } \
293 } while(0)
294
295 #define MACRO_NAND_CTL_SETCLE(nandptr) do { \
296         switch((unsigned long)nandptr) { \
297         case CONFIG_SYS_NAND0_BASE: \
298                 out32(GPIO0_OR, in32(GPIO0_OR) | CONFIG_SYS_NAND0_CLE); \
299                 break; \
300         case CONFIG_SYS_NAND1_BASE: \
301                 out32(GPIO0_OR, in32(GPIO0_OR) | CONFIG_SYS_NAND1_CLE); \
302                 break; \
303         } \
304 } while(0)
305
306 #ifdef NAND_NO_RB
307 /* constant delay (see also tR in the datasheet) */
308 #define NAND_WAIT_READY(nand) do { \
309         udelay(12); \
310 } while (0)
311 #else
312 /* use the R/B pin */
313 /* TBD */
314 #endif
315
316 #define WRITE_NAND_COMMAND(d, adr) do{ *(volatile __u8 *)((unsigned long)adr) = (__u8)(d); } while(0)
317 #define WRITE_NAND_ADDRESS(d, adr) do{ *(volatile __u8 *)((unsigned long)adr) = (__u8)(d); } while(0)
318 #define WRITE_NAND(d, adr) do{ *(volatile __u8 *)((unsigned long)adr) = (__u8)d; } while(0)
319 #define READ_NAND(adr) ((volatile unsigned char)(*(volatile __u8 *)(unsigned long)adr))
320
321 /*-----------------------------------------------------------------------
322  * PCI stuff
323  *-----------------------------------------------------------------------
324  */
325 #if 0   /* No PCI on CATcenter */
326 #define PCI_HOST_ADAPTER 0              /* configure as pci adapter     */
327 #define PCI_HOST_FORCE  1               /* configure as pci host        */
328 #define PCI_HOST_AUTO   2               /* detected via arbiter enable  */
329
330 #define CONFIG_PCI                      /* include pci support          */
331 #define CONFIG_PCI_HOST PCI_HOST_FORCE   /* select pci host function     */
332 #undef  CONFIG_PCI_PNP                  /* do pci plug-and-play         */
333                                         /* resource configuration       */
334
335 #define CONFIG_PCI_SCAN_SHOW            /* print pci devices @ startup  */
336
337 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x1014   /* PCI Vendor ID: IBM   */
338 #define CONFIG_SYS_PCI_SUBSYS_DEVICEID 0x0000   /* PCI Device ID: ---   */
339 #define CONFIG_SYS_PCI_CLASSCODE        0x0b20  /* PCI Class Code: Processor/PPC*/
340
341 #define CONFIG_SYS_PCI_PTM1LA   0x00000000      /* point to sdram               */
342 #define CONFIG_SYS_PCI_PTM1MS   0xfc000001      /* 64MB, enable hard-wired to 1 */
343 #define CONFIG_SYS_PCI_PTM1PCI 0x00000000       /* Host: use this pci address   */
344 #define CONFIG_SYS_PCI_PTM2LA   0xffc00000      /* point to flash               */
345 #define CONFIG_SYS_PCI_PTM2MS   0xffc00001      /* 4MB, enable                  */
346 #define CONFIG_SYS_PCI_PTM2PCI 0x04000000       /* Host: use this pci address   */
347 #endif  /* No PCI */
348
349 /*-----------------------------------------------------------------------
350  * Start addresses for the final memory configuration
351  * (Set up by the startup code)
352  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
353  */
354 #define CONFIG_SYS_SDRAM_BASE           0x00000000
355 #define CONFIG_SYS_FLASH_BASE           0xFFFC0000
356 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_FLASH_BASE
357 #define CONFIG_SYS_MONITOR_LEN          (256 * 1024)    /* Reserve 256 kB for Monitor   */
358 #define CONFIG_SYS_MALLOC_LEN           (256 * 1024)    /* Reserve 256 kB for malloc()  */
359
360 /*
361  * For booting Linux, the board info and command line data
362  * have to be in the first 8 MB of memory, since this is
363  * the maximum mapped by the Linux kernel during initialization.
364  */
365 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
366 /*-----------------------------------------------------------------------
367  * FLASH organization
368  */
369 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max number of memory banks           */
370 #define CONFIG_SYS_MAX_FLASH_SECT       256     /* max number of sectors on one chip    */
371
372 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase (in ms)      */
373 #define CONFIG_SYS_FLASH_WRITE_TOUT     1000    /* Timeout for Flash Write (in ms)      */
374
375 #define CONFIG_SYS_FLASH_WORD_SIZE      unsigned short  /* flash word size (width)      */
376 #define CONFIG_SYS_FLASH_ADDR0          0x5555  /* 1st address for flash config cycles  */
377 #define CONFIG_SYS_FLASH_ADDR1          0x2AAA  /* 2nd address for flash config cycles  */
378 /*
379  * The following defines are added for buggy IOP480 byte interface.
380  * All other boards should use the standard values (CPCI405 etc.)
381  */
382 #define CONFIG_SYS_FLASH_READ0          0x0000  /* 0 is standard                        */
383 #define CONFIG_SYS_FLASH_READ1          0x0001  /* 1 is standard                        */
384 #define CONFIG_SYS_FLASH_READ2          0x0002  /* 2 is standard                        */
385
386 #define CONFIG_SYS_FLASH_EMPTY_INFO             /* print 'E' for empty sector on flinfo */
387
388 /*-----------------------------------------------------------------------
389  * Environment Variable setup
390  */
391 #define CONFIG_ENV_IS_IN_FLASH  1       /* use FLASH for environment vars */
392 #define CONFIG_ENV_ADDR         0xFFFF8000      /* environment starts at the first small sector */
393 #define CONFIG_ENV_SECT_SIZE    0x2000  /* 8196 bytes may be used for env vars*/
394 #define CONFIG_ENV_ADDR_REDUND  0xFFFFA000
395 #define CONFIG_ENV_SIZE_REDUND  0x2000
396
397 #define CONFIG_SYS_USE_PPCENV                   /* Environment embedded in sect .ppcenv */
398
399 #define CONFIG_SYS_NVRAM_BASE_ADDR      0xF0000500              /* NVRAM base address   */
400 #define CONFIG_SYS_NVRAM_SIZE           242                     /* NVRAM size           */
401
402 /*-----------------------------------------------------------------------
403  * I2C EEPROM (CAT24WC16) for environment
404  */
405 #define CONFIG_HARD_I2C                 /* I2c with hardware support */
406 #define CONFIG_PPC4XX_I2C               /* use PPC4xx driver            */
407 #define CONFIG_SYS_I2C_SPEED            400000  /* I2C speed and slave address */
408 #define CONFIG_SYS_I2C_SLAVE            0x7F
409
410 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x50    /* EEPROM CAT28WC08             */
411 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 1        /* Bytes of address             */
412 /* mask of address bits that overflow into the "EEPROM chip address"    */
413 /*#define CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW   0x07*/
414 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS 4     /* The Catalyst CAT24WC08 has   */
415                                         /* 16 byte page write mode using*/
416                                         /* last 4 bits of the address   */
417 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10   /* and takes up to 10 msec */
418
419 /*
420  * Init Memory Controller:
421  *
422  * BR0/1 and OR0/1 (FLASH)
423  */
424
425 #define FLASH_BASE0_PRELIM      0xFFC00000      /* FLASH bank #0        */
426
427 /*-----------------------------------------------------------------------
428  * External Bus Controller (EBC) Setup
429  */
430
431 /* Memory Bank 0 (Flash Bank 0, NOR-FLASH) initialization                       */
432 #define CONFIG_SYS_EBC_PB0AP            0x92015480
433 #define CONFIG_SYS_EBC_PB0CR            0xFFC5A000  /* BAS=0xFFC,BS=4MB,BU=R/W,BW=16bit */
434
435 /* Memory Bank 1 (External SRAM) initialization                                 */
436 /* Since this must replace NOR Flash, we use the same settings for CS0          */
437 #define CONFIG_SYS_EBC_PB1AP            0x92015480
438 #define CONFIG_SYS_EBC_PB1CR            0xFF85A000  /* BAS=0xFF8,BS=4MB,BU=R/W,BW=8bit  */
439
440 /* Memory Bank 2 (Flash Bank 1, NAND-FLASH) initialization                      */
441 #define CONFIG_SYS_EBC_PB2AP            0x92015480
442 #define CONFIG_SYS_EBC_PB2CR            0xFF458000  /* BAS=0xFF4,BS=4MB,BU=R/W,BW=8bit  */
443
444 /* Memory Bank 3 (Flash Bank 2, NAND-FLASH) initialization                      */
445 #define CONFIG_SYS_EBC_PB3AP            0x92015480
446 #define CONFIG_SYS_EBC_PB3CR            0xFF058000  /* BAS=0xFF0,BS=4MB,BU=R/W,BW=8bit  */
447
448 #ifdef CONFIG_PPCHAMELEON_SMI712
449 /*
450  * Video console (graphic: SMI LynxEM)
451  */
452 #define CONFIG_VIDEO
453 #define CONFIG_CFB_CONSOLE
454 #define CONFIG_VIDEO_SMI_LYNXEM
455 #define CONFIG_VIDEO_LOGO
456 /*#define CONFIG_VIDEO_BMP_LOGO*/
457 #define CONFIG_CONSOLE_EXTRA_INFO
458 #define CONFIG_VGA_AS_SINGLE_DEVICE
459 /* This is the base address (on 405EP-side) used to generate I/O accesses on PCI bus */
460 #define CONFIG_SYS_ISA_IO 0xE8000000
461 /* see also drivers/video/videomodes.c */
462 #define CONFIG_SYS_DEFAULT_VIDEO_MODE 0x303
463 #endif
464
465 /*-----------------------------------------------------------------------
466  * FPGA stuff
467  */
468 /* FPGA internal regs */
469 #define CONFIG_SYS_FPGA_MODE            0x00
470 #define CONFIG_SYS_FPGA_STATUS          0x02
471 #define CONFIG_SYS_FPGA_TS              0x04
472 #define CONFIG_SYS_FPGA_TS_LOW          0x06
473 #define CONFIG_SYS_FPGA_TS_CAP0 0x10
474 #define CONFIG_SYS_FPGA_TS_CAP0_LOW     0x12
475 #define CONFIG_SYS_FPGA_TS_CAP1 0x14
476 #define CONFIG_SYS_FPGA_TS_CAP1_LOW     0x16
477 #define CONFIG_SYS_FPGA_TS_CAP2 0x18
478 #define CONFIG_SYS_FPGA_TS_CAP2_LOW     0x1a
479 #define CONFIG_SYS_FPGA_TS_CAP3 0x1c
480 #define CONFIG_SYS_FPGA_TS_CAP3_LOW     0x1e
481
482 /* FPGA Mode Reg */
483 #define CONFIG_SYS_FPGA_MODE_CF_RESET   0x0001
484 #define CONFIG_SYS_FPGA_MODE_TS_IRQ_ENABLE 0x0100
485 #define CONFIG_SYS_FPGA_MODE_TS_IRQ_CLEAR  0x1000
486 #define CONFIG_SYS_FPGA_MODE_TS_CLEAR   0x2000
487
488 /* FPGA Status Reg */
489 #define CONFIG_SYS_FPGA_STATUS_DIP0     0x0001
490 #define CONFIG_SYS_FPGA_STATUS_DIP1     0x0002
491 #define CONFIG_SYS_FPGA_STATUS_DIP2     0x0004
492 #define CONFIG_SYS_FPGA_STATUS_FLASH    0x0008
493 #define CONFIG_SYS_FPGA_STATUS_TS_IRQ   0x1000
494
495 #define CONFIG_SYS_FPGA_SPARTAN2        1               /* using Xilinx Spartan 2 now   */
496 #define CONFIG_SYS_FPGA_MAX_SIZE        128*1024        /* 128kByte is enough for XC2S50E*/
497
498 /* FPGA program pin configuration */
499 #define CONFIG_SYS_FPGA_PRG             0x04000000      /* FPGA program pin (ppc output) */
500 #define CONFIG_SYS_FPGA_CLK             0x02000000      /* FPGA clk pin (ppc output)    */
501 #define CONFIG_SYS_FPGA_DATA            0x01000000      /* FPGA data pin (ppc output)   */
502 #define CONFIG_SYS_FPGA_INIT            0x00010000      /* FPGA init pin (ppc input)    */
503 #define CONFIG_SYS_FPGA_DONE            0x00008000      /* FPGA done pin (ppc input)    */
504
505 /*-----------------------------------------------------------------------
506  * Definitions for initial stack pointer and data area (in data cache)
507  */
508 /* use on chip memory ( OCM ) for temperary stack until sdram is tested */
509 #define CONFIG_SYS_TEMP_STACK_OCM       1
510
511 /* On Chip Memory location */
512 #define CONFIG_SYS_OCM_DATA_ADDR        0xF8000000
513 #define CONFIG_SYS_OCM_DATA_SIZE        0x1000
514 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_OCM_DATA_ADDR /* inside of SDRAM             */
515 #define CONFIG_SYS_INIT_RAM_END CONFIG_SYS_OCM_DATA_SIZE /* End of used area in RAM     */
516
517 #define CONFIG_SYS_GBL_DATA_SIZE      128  /* size in bytes reserved for initial data */
518 #define CONFIG_SYS_GBL_DATA_OFFSET    (CONFIG_SYS_INIT_RAM_END - CONFIG_SYS_GBL_DATA_SIZE)
519 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
520
521 /*-----------------------------------------------------------------------
522  * Definitions for GPIO setup (PPC405EP specific)
523  *
524  * GPIO0[0]     - External Bus Controller BLAST output
525  * GPIO0[1-9]   - Instruction trace outputs -> GPIO
526  * GPIO0[10-13] - External Bus Controller CS_1 - CS_4 outputs
527  * GPIO0[14-16] - External Bus Controller ABUS3-ABUS5 outputs -> GPIO
528  * GPIO0[17-23] - External Interrupts IRQ0 - IRQ6 inputs
529  * GPIO0[24-27] - UART0 control signal inputs/outputs
530  * GPIO0[28-29] - UART1 data signal input/output
531  * GPIO0[30]    - EMAC0 input
532  * GPIO0[31]    - EMAC1 reject packet as output
533  */
534 #define CONFIG_SYS_GPIO0_OSRL           0x40000550
535 #define CONFIG_SYS_GPIO0_OSRH           0x00000110
536 #define CONFIG_SYS_GPIO0_ISR1L          0x00000000
537 /*#define CONFIG_SYS_GPIO0_ISR1H        0x15555445*/
538 #define CONFIG_SYS_GPIO0_ISR1H          0x15555444
539 #define CONFIG_SYS_GPIO0_TSRL           0x00000000
540 #define CONFIG_SYS_GPIO0_TSRH           0x00000000
541 #define CONFIG_SYS_GPIO0_TCR            0xF7FF8014
542
543 /*
544  * Internal Definitions
545  *
546  * Boot Flags
547  */
548 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
549 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
550
551
552 #define CONFIG_NO_SERIAL_EEPROM
553
554 /*--------------------------------------------------------------------*/
555
556 #ifdef CONFIG_NO_SERIAL_EEPROM
557
558 /*
559 !-----------------------------------------------------------------------
560 ! Defines for entry options.
561 ! Note: Because the 405EP SDRAM controller does not support ECC, ECC DIMMs that
562 !       are plugged in the board will be utilized as non-ECC DIMMs.
563 !-----------------------------------------------------------------------
564 */
565 #undef          AUTO_MEMORY_CONFIG
566 #define         DIMM_READ_ADDR 0xAB
567 #define         DIMM_WRITE_ADDR 0xAA
568
569 /* Defines for CPC0_PLLMR1 Register fields */
570 #define PLL_ACTIVE              0x80000000
571 #define CPC0_PLLMR1_SSCS        0x80000000
572 #define PLL_RESET               0x40000000
573 #define CPC0_PLLMR1_PLLR        0x40000000
574     /* Feedback multiplier */
575 #define PLL_FBKDIV              0x00F00000
576 #define CPC0_PLLMR1_FBDV        0x00F00000
577 #define PLL_FBKDIV_16           0x00000000
578 #define PLL_FBKDIV_1            0x00100000
579 #define PLL_FBKDIV_2            0x00200000
580 #define PLL_FBKDIV_3            0x00300000
581 #define PLL_FBKDIV_4            0x00400000
582 #define PLL_FBKDIV_5            0x00500000
583 #define PLL_FBKDIV_6            0x00600000
584 #define PLL_FBKDIV_7            0x00700000
585 #define PLL_FBKDIV_8            0x00800000
586 #define PLL_FBKDIV_9            0x00900000
587 #define PLL_FBKDIV_10           0x00A00000
588 #define PLL_FBKDIV_11           0x00B00000
589 #define PLL_FBKDIV_12           0x00C00000
590 #define PLL_FBKDIV_13           0x00D00000
591 #define PLL_FBKDIV_14           0x00E00000
592 #define PLL_FBKDIV_15           0x00F00000
593     /* Forward A divisor */
594 #define PLL_FWDDIVA             0x00070000
595 #define CPC0_PLLMR1_FWDVA       0x00070000
596 #define PLL_FWDDIVA_8           0x00000000
597 #define PLL_FWDDIVA_7           0x00010000
598 #define PLL_FWDDIVA_6           0x00020000
599 #define PLL_FWDDIVA_5           0x00030000
600 #define PLL_FWDDIVA_4           0x00040000
601 #define PLL_FWDDIVA_3           0x00050000
602 #define PLL_FWDDIVA_2           0x00060000
603 #define PLL_FWDDIVA_1           0x00070000
604     /* Forward B divisor */
605 #define PLL_FWDDIVB             0x00007000
606 #define CPC0_PLLMR1_FWDVB       0x00007000
607 #define PLL_FWDDIVB_8           0x00000000
608 #define PLL_FWDDIVB_7           0x00001000
609 #define PLL_FWDDIVB_6           0x00002000
610 #define PLL_FWDDIVB_5           0x00003000
611 #define PLL_FWDDIVB_4           0x00004000
612 #define PLL_FWDDIVB_3           0x00005000
613 #define PLL_FWDDIVB_2           0x00006000
614 #define PLL_FWDDIVB_1           0x00007000
615     /* PLL tune bits */
616 #define PLL_TUNE_MASK           0x000003FF
617 #define PLL_TUNE_2_M_3          0x00000133      /*  2 <= M <= 3                 */
618 #define PLL_TUNE_4_M_6          0x00000134      /*  3 <  M <= 6                 */
619 #define PLL_TUNE_7_M_10         0x00000138      /*  6 <  M <= 10                */
620 #define PLL_TUNE_11_M_14        0x0000013C      /* 10 <  M <= 14                */
621 #define PLL_TUNE_15_M_40        0x0000023E      /* 14 <  M <= 40                */
622 #define PLL_TUNE_VCO_LOW        0x00000000      /* 500MHz <= VCO <=  800MHz     */
623 #define PLL_TUNE_VCO_HI         0x00000080      /* 800MHz <  VCO <= 1000MHz     */
624
625 /* Defines for CPC0_PLLMR0 Register fields */
626     /* CPU divisor */
627 #define PLL_CPUDIV              0x00300000
628 #define CPC0_PLLMR0_CCDV        0x00300000
629 #define PLL_CPUDIV_1            0x00000000
630 #define PLL_CPUDIV_2            0x00100000
631 #define PLL_CPUDIV_3            0x00200000
632 #define PLL_CPUDIV_4            0x00300000
633     /* PLB divisor */
634 #define PLL_PLBDIV              0x00030000
635 #define CPC0_PLLMR0_CBDV        0x00030000
636 #define PLL_PLBDIV_1            0x00000000
637 #define PLL_PLBDIV_2            0x00010000
638 #define PLL_PLBDIV_3            0x00020000
639 #define PLL_PLBDIV_4            0x00030000
640     /* OPB divisor */
641 #define PLL_OPBDIV              0x00003000
642 #define CPC0_PLLMR0_OPDV        0x00003000
643 #define PLL_OPBDIV_1            0x00000000
644 #define PLL_OPBDIV_2            0x00001000
645 #define PLL_OPBDIV_3            0x00002000
646 #define PLL_OPBDIV_4            0x00003000
647     /* EBC divisor */
648 #define PLL_EXTBUSDIV           0x00000300
649 #define CPC0_PLLMR0_EPDV        0x00000300
650 #define PLL_EXTBUSDIV_2         0x00000000
651 #define PLL_EXTBUSDIV_3         0x00000100
652 #define PLL_EXTBUSDIV_4         0x00000200
653 #define PLL_EXTBUSDIV_5         0x00000300
654     /* MAL divisor */
655 #define PLL_MALDIV              0x00000030
656 #define CPC0_PLLMR0_MPDV        0x00000030
657 #define PLL_MALDIV_1            0x00000000
658 #define PLL_MALDIV_2            0x00000010
659 #define PLL_MALDIV_3            0x00000020
660 #define PLL_MALDIV_4            0x00000030
661     /* PCI divisor */
662 #define PLL_PCIDIV              0x00000003
663 #define CPC0_PLLMR0_PPFD        0x00000003
664 #define PLL_PCIDIV_1            0x00000000
665 #define PLL_PCIDIV_2            0x00000001
666 #define PLL_PCIDIV_3            0x00000002
667 #define PLL_PCIDIV_4            0x00000003
668
669 #ifdef CONFIG_PPCHAMELEON_CLK_25
670 /* CPU - PLB/SDRAM - EBC - OPB - PCI (assuming a 25.0 MHz input clock to the 405EP) */
671 #define PPCHAMELEON_PLLMR0_133_133_33_66_33      (PLL_CPUDIV_1 | PLL_PLBDIV_1 |  \
672                               PLL_OPBDIV_2 | PLL_EXTBUSDIV_4 |  \
673                               PLL_MALDIV_1 | PLL_PCIDIV_4)
674 #define PPCHAMELEON_PLLMR1_133_133_33_66_33      (PLL_FBKDIV_8  |  \
675                               PLL_FWDDIVA_6 | PLL_FWDDIVB_4 |  \
676                               PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
677
678 #define PPCHAMELEON_PLLMR0_200_100_50_33 (PLL_CPUDIV_1 | PLL_PLBDIV_2 |  \
679                               PLL_OPBDIV_2 | PLL_EXTBUSDIV_3 |  \
680                               PLL_MALDIV_1 | PLL_PCIDIV_4)
681 #define PPCHAMELEON_PLLMR1_200_100_50_33 (PLL_FBKDIV_8  |  \
682                               PLL_FWDDIVA_4 | PLL_FWDDIVB_4 |  \
683                               PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
684
685 #define PPCHAMELEON_PLLMR0_266_133_33_66_33 (PLL_CPUDIV_1 | PLL_PLBDIV_2 |      \
686                               PLL_OPBDIV_2 | PLL_EXTBUSDIV_4 |  \
687                               PLL_MALDIV_1 | PLL_PCIDIV_4)
688 #define PPCHAMELEON_PLLMR1_266_133_33_66_33 (PLL_FBKDIV_8  |  \
689                               PLL_FWDDIVA_3 | PLL_FWDDIVB_4 |  \
690                               PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
691
692 #define PPCHAMELEON_PLLMR0_333_111_37_55_55 (PLL_CPUDIV_1 | PLL_PLBDIV_3 |      \
693                               PLL_OPBDIV_2 | PLL_EXTBUSDIV_3 |  \
694                               PLL_MALDIV_1 | PLL_PCIDIV_2)
695 #define PPCHAMELEON_PLLMR1_333_111_37_55_55 (PLL_FBKDIV_10      |  \
696                               PLL_FWDDIVA_3 | PLL_FWDDIVB_4 |  \
697                               PLL_TUNE_15_M_40 | PLL_TUNE_VCO_HI)
698
699 #elif (defined (CONFIG_PPCHAMELEON_CLK_33))
700
701 /* CPU - PLB/SDRAM - EBC - OPB - PCI (assuming a 33.3MHz input clock to the 405EP) */
702 #define PPCHAMELEON_PLLMR0_133_133_33_66_33      (PLL_CPUDIV_1 | PLL_PLBDIV_1 |  \
703                                   PLL_OPBDIV_2 | PLL_EXTBUSDIV_4 |      \
704                                   PLL_MALDIV_1 | PLL_PCIDIV_4)
705 #define PPCHAMELEON_PLLMR1_133_133_33_66_33      (PLL_FBKDIV_4  |  \
706                                   PLL_FWDDIVA_6 | PLL_FWDDIVB_6 |  \
707                                   PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
708
709 #define PPCHAMELEON_PLLMR0_200_100_50_33 (PLL_CPUDIV_1 | PLL_PLBDIV_2 |  \
710                                   PLL_OPBDIV_2 | PLL_EXTBUSDIV_3 |      \
711                                   PLL_MALDIV_1 | PLL_PCIDIV_4)
712 #define PPCHAMELEON_PLLMR1_200_100_50_33 (PLL_FBKDIV_6  |  \
713                                   PLL_FWDDIVA_4 | PLL_FWDDIVB_4 |  \
714                                   PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
715
716 #define PPCHAMELEON_PLLMR0_266_133_33_66_33 (PLL_CPUDIV_1 | PLL_PLBDIV_2 |      \
717                                   PLL_OPBDIV_2 | PLL_EXTBUSDIV_4 |      \
718                                   PLL_MALDIV_1 | PLL_PCIDIV_4)
719 #define PPCHAMELEON_PLLMR1_266_133_33_66_33 (PLL_FBKDIV_8  |  \
720                                   PLL_FWDDIVA_3 | PLL_FWDDIVB_3 |  \
721                                   PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
722
723 #define PPCHAMELEON_PLLMR0_333_111_37_55_55 (PLL_CPUDIV_1 | PLL_PLBDIV_3 |      \
724                                   PLL_OPBDIV_2 | PLL_EXTBUSDIV_3 |      \
725                                   PLL_MALDIV_1 | PLL_PCIDIV_2)
726 #define PPCHAMELEON_PLLMR1_333_111_37_55_55 (PLL_FBKDIV_10      |  \
727                                   PLL_FWDDIVA_3 | PLL_FWDDIVB_3 |  \
728                                   PLL_TUNE_15_M_40 | PLL_TUNE_VCO_HI)
729
730 #else
731 #error "* External frequency (SysClk) not defined! *"
732 #endif
733
734 #if   (CONFIG_PPCHAMELEON_MODULE_MODEL == CONFIG_PPCHAMELEON_MODULE_HI)
735 /* Model HI */
736 #define PLLMR0_DEFAULT  PPCHAMELEON_PLLMR0_333_111_37_55_55
737 #define PLLMR1_DEFAULT  PPCHAMELEON_PLLMR1_333_111_37_55_55
738 #define CONFIG_SYS_OPB_FREQ     55555555
739 /* Model ME */
740 #elif (CONFIG_PPCHAMELEON_MODULE_MODEL == CONFIG_PPCHAMELEON_MODULE_ME)
741 #define PLLMR0_DEFAULT  PPCHAMELEON_PLLMR0_266_133_33_66_33
742 #define PLLMR1_DEFAULT  PPCHAMELEON_PLLMR1_266_133_33_66_33
743 #define CONFIG_SYS_OPB_FREQ     66666666
744 #else
745 /* Model BA (default) */
746 #define PLLMR0_DEFAULT  PPCHAMELEON_PLLMR0_133_133_33_66_33
747 #define PLLMR1_DEFAULT  PPCHAMELEON_PLLMR1_133_133_33_66_33
748 #define CONFIG_SYS_OPB_FREQ     66666666
749 #endif
750
751 #endif /* CONFIG_NO_SERIAL_EEPROM */
752
753 #define CONFIG_JFFS2_NAND 1                     /* jffs2 on nand support */
754 #define NAND_CACHE_PAGES 16                     /* size of nand cache in 512 bytes pages */
755
756 /*
757  * JFFS2 partitions
758  *
759  */
760 /* No command line, one static partition */
761 #undef CONFIG_CMD_MTDPARTS
762 #define CONFIG_JFFS2_DEV                "nand"
763 #define CONFIG_JFFS2_PART_SIZE          0x00200000
764 #define CONFIG_JFFS2_PART_OFFSET        0x00000000
765
766 /* mtdparts command line support
767  *
768  * Note: fake mtd_id used, no linux mtd map file
769  */
770 /*
771 #define CONFIG_CMD_MTDPARTS
772 #define MTDIDS_DEFAULT          "nand0=catcenter"
773 #define MTDPARTS_DEFAULT        "mtdparts=catcenter:2m(nand)"
774 */
775
776 #endif  /* __CONFIG_H */