]> git.sur5r.net Git - u-boot/blob - include/configs/CRAYL1.h
i2c, ppc4xx_i2c: switch to new multibus/multiadapter support
[u-boot] / include / configs / CRAYL1.h
1 /*
2  * (C) Copyright 2000-2004
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  * David Updegraff, Cray, Inc.  dave@cray.com: our 405 is walnut-lite..
5  *
6  * See file CREDITS for list of people who contributed to this
7  * project.
8  *
9  * This program is free software; you can redistribute it and/or
10  * modify it under the terms of the GNU General Public License as
11  * published by the Free Software Foundation; either version 2 of
12  * the License, or (at your option) any later version.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  * GNU General Public License for more details.
18  *
19  * You should have received a copy of the GNU General Public License
20  * along with this program; if not, write to the Free Software
21  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
22  * MA 02111-1307 USA
23  */
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 #define CONFIG_CRAYL1
32 /*
33  * High Level Configuration Options
34  * (easy to change)
35  */
36
37 #define CONFIG_405GP            1       /* This is a PPC405 CPU */
38 #define CONFIG_4xx                  1   /* ...member of PPC405 family */
39
40 /*
41  * Note: I make an "image" from U-Boot itself, which prefixes 0x40
42  * bytes of header info, hence start address is thus shifted.
43  */
44 #define CONFIG_SYS_TEXT_BASE    0xFFFD0040
45
46 #define CONFIG_SYS_CLK_FREQ 25000000
47 #define CONFIG_BAUDRATE         9600
48 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
49
50 #define CONFIG_PPC4xx_EMAC
51 #define CONFIG_MII                  1   /* MII PHY management */
52 #define CONFIG_PHY_ADDR         1       /* PHY address; handling of ENET */
53 #define CONFIG_BOARD_EARLY_INIT_F 1     /* early setup for 405gp */
54 #define CONFIG_MISC_INIT_R      1       /* so that a misc_init_r() is called */
55
56 #define CONFIG_CONS_INDEX       1       /* Use UART0                    */
57 #define CONFIG_SYS_NS16550
58 #define CONFIG_SYS_NS16550_SERIAL
59 #define CONFIG_SYS_NS16550_REG_SIZE     1
60 #define CONFIG_SYS_NS16550_CLK          get_serial_clock()
61
62 /* set PRAM to keep U-Boot out, mem= to keep linux out, and initrd_hi to
63  * keep possible initrd ramdisk decompression out.  This is in k (1024 bytes)
64  #define CONFIG_PRAM                    16
65  */
66 #define CONFIG_LOADADDR         0x100000        /* where TFTP images go */
67 #undef CONFIG_BOOTARGS
68
69 /* Bootcmd is overridden by the bootscript in board/cray/L1
70  */
71 #define CONFIG_SYS_AUTOLOAD             "no"
72 #define CONFIG_BOOTCOMMAND      "dhcp"
73
74 /*
75  * ..during experiments..
76  #define CONFIG_SERVERIP         10.0.0.1
77  #define CONFIG_ETHADDR          00:40:a6:80:14:5
78  */
79 #define CONFIG_SYS_I2C
80 #define CONFIG_SYS_I2C_PPC4XX
81 #define CONFIG_SYS_I2C_PPC4XX_CH0
82 #define CONFIG_SDRAM_BANK0              1
83 #define CONFIG_SYS_I2C_PPC4XX_SPEED_0               400000
84 #define CONFIG_SYS_I2C_PPC4XX_SLAVE_0               0x7F
85 #define CONFIG_SYS_I2C_EEPROM_ADDR     0x57
86 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 1
87 #define CONFIG_IDENT_STRING     "Cray L1"
88 #define CONFIG_ENV_OVERWRITE     1
89 #define CONFIG_SYS_HZ                        1000       /* decrementer freq: 1 ms ticks */
90 #define CONFIG_SYS_HUSH_PARSER                  1
91 #define CONFIG_SOURCE                   1
92
93
94 /*
95  * Command line configuration.
96  */
97
98 #define CONFIG_CMD_ASKENV
99 #define CONFIG_CMD_BDI
100 #define CONFIG_CMD_CONSOLE
101 #define CONFIG_CMD_DATE
102 #define CONFIG_CMD_DHCP
103 #define CONFIG_CMD_DIAG
104 #define CONFIG_CMD_ECHO
105 #define CONFIG_CMD_EEPROM
106 #define CONFIG_CMD_FLASH
107 #define CONFIG_CMD_I2C
108 #define CONFIG_CMD_IMI
109 #define CONFIG_CMD_IMMAP
110 #define CONFIG_CMD_MEMORY
111 #define CONFIG_CMD_NET
112 #define CONFIG_CMD_REGINFO
113 #define CONFIG_CMD_RUN
114 #define CONFIG_CMD_SAVEENV
115 #define CONFIG_CMD_SETGETDCR
116 #define CONFIG_CMD_SOURCE
117
118
119 /*
120  * BOOTP options
121  */
122 #define CONFIG_BOOTP_SUBNETMASK
123 #define CONFIG_BOOTP_GATEWAY
124 #define CONFIG_BOOTP_HOSTNAME
125 #define CONFIG_BOOTP_BOOTPATH
126 #define CONFIG_BOOTP_VENDOREX
127 #define CONFIG_BOOTP_DNS
128 #define CONFIG_BOOTP_BOOTFILESIZE
129
130
131 /*
132  * how many time to fail & restart a net-TFTP before giving up & resetting
133  * the board hoping that a reset of net interface might help..
134  */
135 #define CONFIG_NET_RESET 5
136
137 /*
138  * bauds.  Just to make it compile; in our case, I read the base_baud
139  * from the DCR anyway, so its kinda-tied to the above ref. clock which in turn
140  * drives the system clock.
141  */
142 #define CONFIG_SYS_BASE_BAUD       403225
143 #define CONFIG_SYS_BAUDRATE_TABLE  \
144     {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200, 230400}
145
146 /*
147  * Miscellaneous configurable options
148  */
149 #define CONFIG_SYS_PROMPT       "=> "                           /* Monitor Command Prompt       */
150 #define CONFIG_SYS_CBSIZE       256                             /* Console I/O Buffer Size      */
151 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE                       /* Boot Argument Buffer Size    */
152 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16)      /* Print Buffer Size */
153 #define CONFIG_SYS_MAXARGS      16                              /* max number of command args   */
154
155
156 #define CONFIG_SYS_LOAD_ADDR            0x100000        /* where to load what we get from TFTP */
157 #define CONFIG_SYS_EXTBDINFO            1               /* To use extended board_into (bd_t) */
158 #define CONFIG_SYS_DRAM_TEST            1
159
160 /*-----------------------------------------------------------------------
161  * Start addresses for the final memory configuration
162  * (Set up by the startup code)
163  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
164  */
165 #define CONFIG_SYS_SDRAM_BASE           0x00000000
166 #define CONFIG_SYS_FLASH_BASE           0xFFC00000
167 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE
168
169
170 #define CONFIG_SYS_MONITOR_LEN          (192 * 1024)    /* Reserve 192 kB for Monitor   */
171
172 /*
173  * For booting Linux, the board info and command line data
174  * have to be in the first 8 MB of memory, since this is
175  * the maximum mapped by the Linux kernel during initialization.
176  */
177 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
178 /*-----------------------------------------------------------------------
179  * FLASH organization
180  */
181 #define CONFIG_SYS_MAX_FLASH_BANKS       1              /* max number of memory banks           */
182 #define CONFIG_SYS_MAX_FLASH_SECT        64             /* max number of sectors on one chip    */
183 #define CONFIG_SYS_FLASH_ERASE_TOUT 120000      /* Timeout for Flash Erase (in ms)      */
184 #define CONFIG_SYS_FLASH_WRITE_TOUT 500 /* Timeout for Flash Write (in ms)      */
185
186 /* BEG ENVIRONNEMENT FLASH: needs to be a whole FlashSector  */
187 #define CONFIG_ENV_OFFSET               0x3c8000
188 #define CONFIG_ENV_IS_IN_FLASH  1       /* use FLASH for environment vars */
189 #define CONFIG_ENV_SIZE         0x1000   /* Total Size of Environment area      */
190 #define CONFIG_ENV_SECT_SIZE    0x10000  /* see README - env sector total size  */
191
192 /* Memory tests: U-BOOT relocates itself to the top of Ram, so its at
193  * 32meg-(128k+some_malloc_space+copy-of-ENV sector)..
194  */
195 #define CONFIG_SYS_SDRAM_SIZE           32              /* megs of ram */
196 #define CONFIG_SYS_MEMTEST_START        0x2000  /* memtest works from the end of */
197                                                                         /* the exception vector table */
198                                                                         /* to the end of the DRAM  */
199                                                                         /* less monitor and malloc area */
200 #define CONFIG_SYS_STACK_USAGE          0x10000 /* Reserve 64k for the stack usage */
201 #define CONFIG_SYS_MALLOC_LEN           (128 << 10)     /* 128k for malloc space */
202 #define CONFIG_SYS_MEM_END_USAGE        ( CONFIG_SYS_MONITOR_LEN \
203                                 + CONFIG_SYS_MALLOC_LEN \
204                                 + CONFIG_ENV_SECT_SIZE \
205                                 + CONFIG_SYS_STACK_USAGE )
206
207 #define CONFIG_SYS_MEMTEST_END          (CONFIG_SYS_SDRAM_SIZE * 1024 * 1024 - CONFIG_SYS_MEM_END_USAGE)
208 /* END ENVIRONNEMENT FLASH */
209
210 /*
211  * Init Memory Controller:
212  *
213  * BR0/1 and OR0/1 (FLASH)
214  */
215
216 #define FLASH_BASE0_PRELIM      CONFIG_SYS_FLASH_BASE   /* FLASH bank #0        */
217
218
219 /*-----------------------------------------------------------------------
220  * Definitions for initial stack pointer and data area (in OnChipMem )
221  */
222 #if 1
223 /* On Chip Memory location */
224 #define CONFIG_SYS_TEMP_STACK_OCM       1
225 #define CONFIG_SYS_OCM_DATA_ADDR        0xF0000000
226 #define CONFIG_SYS_OCM_DATA_SIZE        0x1000
227
228 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_OCM_DATA_ADDR /* inside of SDRAM             */
229 #define CONFIG_SYS_INIT_RAM_SIZE        CONFIG_SYS_OCM_DATA_SIZE /* Size of used area in RAM    */
230 #define CONFIG_SYS_GBL_DATA_OFFSET    (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
231 #define CONFIG_SYS_INIT_SP_OFFSET      CONFIG_SYS_GBL_DATA_OFFSET
232 #else
233 #define CONFIG_SYS_OCM_DATA_ADDR        0xF0000000
234 #define CONFIG_SYS_OCM_DATA_SIZE        0x1000
235 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_OCM_DATA_ADDR        /* inside of On Chip SRAM    */
236 #define CONFIG_SYS_INIT_RAM_SIZE        CONFIG_SYS_OCM_DATA_SIZE        /* Size of On Chip SRAM      */
237 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
238 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
239 #endif
240
241 /*-----------------------------------------------------------------------
242  * Definitions for Serial Presence Detect EEPROM address
243  */
244 #define EEPROM_WRITE_ADDRESS 0xA0
245 #define EEPROM_READ_ADDRESS  0xA1
246
247 #endif  /* __CONFIG_H */