]> git.sur5r.net Git - u-boot/blob - include/configs/MPC8641HPCN.h
Fix whitespace issues.
[u-boot] / include / configs / MPC8641HPCN.h
1 /*
2  * Copyright 2006 Freescale Semiconductor.
3  *
4  * Srikanth Srinivasan (srikanth.srinivasan@freescale.com)
5  *
6  * See file CREDITS for list of people who contributed to this
7  * project.
8  *
9  * This program is free software; you can redistribute it and/or
10  * modify it under the terms of the GNU General Public License as
11  * published by the Free Software Foundation; either version 2 of
12  * the License, or (at your option) any later version.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  * GNU General Public License for more details.
18  *
19  * You should have received a copy of the GNU General Public License
20  * along with this program; if not, write to the Free Software
21  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
22  * MA 02111-1307 USA
23  */
24
25 /*
26  * MPC8641HPCN board configuration file
27  *
28  * Make sure you change the MAC address and other network params first,
29  * search for CONFIG_ETHADDR, CONFIG_SERVERIP, etc in this file.
30  */
31
32 #ifndef __CONFIG_H
33 #define __CONFIG_H
34
35 /* High Level Configuration Options */
36 #define CONFIG_MPC86xx          1       /* MPC86xx */
37 #define CONFIG_MPC8641          1       /* MPC8641 specific */
38 #define CONFIG_MPC8641HPCN      1       /* MPC8641HPCN board specific */
39 #define CONFIG_NUM_CPUS         2       /* Number of CPUs in the system */
40 #define CONFIG_LINUX_RESET_VEC  0x100   /* Reset vector used by Linux */
41 #undef DEBUG
42
43 #ifdef RUN_DIAG
44 #define CFG_DIAG_ADDR        0xff800000
45 #endif
46
47 #define CFG_RESET_ADDRESS    0xfff00100
48
49 /*#undef CONFIG_PCI*/
50 #define CONFIG_PCI
51
52 #define CONFIG_TSEC_ENET                /* tsec ethernet support */
53 #define CONFIG_ENV_OVERWRITE
54
55 #define CONFIG_SPD_EEPROM               /* Use SPD EEPROM for DDR setup*/
56 #undef CONFIG_DDR_DLL                   /* possible DLL fix needed */
57 #define CONFIG_DDR_2T_TIMING            /* Sets the 2T timing bit */
58 #define CONFIG_DDR_ECC                  /* only for ECC DDR module */
59 #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER       /* DDR controller or DMA? */
60 #define CONFIG_MEM_INIT_VALUE           0xDeadBeef
61 #define CONFIG_NUM_DDR_CONTROLLERS     2
62 /* #define CONFIG_DDR_INTERLEAVE               1 */
63 #define CACHE_LINE_INTERLEAVING         0x20000000
64 #define PAGE_INTERLEAVING               0x21000000
65 #define BANK_INTERLEAVING               0x22000000
66 #define SUPER_BANK_INTERLEAVING         0x23000000
67
68
69 #define CONFIG_ALTIVEC          1
70
71 /*
72  * L2CR setup -- make sure this is right for your board!
73  */
74 #define CFG_L2
75 #define L2_INIT         0
76 #define L2_ENABLE       (L2CR_L2E)
77
78 #ifndef CONFIG_SYS_CLK_FREQ
79 #define CONFIG_SYS_CLK_FREQ     get_board_sys_clk(0)
80 #endif
81
82 #define CONFIG_BOARD_EARLY_INIT_F       1       /* Call board_pre_init */
83
84 #undef  CFG_DRAM_TEST                   /* memory test, takes time */
85 #define CFG_MEMTEST_START       0x00200000      /* memtest region */
86 #define CFG_MEMTEST_END         0x00400000
87
88 /*
89  * Base addresses -- Note these are effective addresses where the
90  * actual resources get mapped (not physical addresses)
91  */
92 #define CFG_CCSRBAR_DEFAULT     0xff700000      /* CCSRBAR Default */
93 #define CFG_CCSRBAR             0xf8000000      /* relocated CCSRBAR */
94 #define CFG_IMMR                CFG_CCSRBAR     /* PQII uses CFG_IMMR */
95
96 /*
97  * DDR Setup
98  */
99 #define CFG_DDR_SDRAM_BASE      0x00000000      /* DDR is system memory*/
100 #define CFG_SDRAM_BASE          CFG_DDR_SDRAM_BASE
101 #define CONFIG_VERY_BIG_RAM
102
103 #define MPC86xx_DDR_SDRAM_CLK_CNTL
104
105 #if defined(CONFIG_SPD_EEPROM)
106     /*
107      * Determine DDR configuration from I2C interface.
108      */
109     #define SPD_EEPROM_ADDRESS1         0x51            /* DDR DIMM */
110     #define SPD_EEPROM_ADDRESS2         0x52            /* DDR DIMM */
111     #define SPD_EEPROM_ADDRESS3         0x53            /* DDR DIMM */
112     #define SPD_EEPROM_ADDRESS4         0x54            /* DDR DIMM */
113
114 #else
115     /*
116      * Manually set up DDR1 parameters
117      */
118
119     #define CFG_SDRAM_SIZE      256             /* DDR is 256MB */
120
121     #define CFG_DDR_CS0_BNDS    0x0000000F
122     #define CFG_DDR_CS0_CONFIG  0x80010102      /* Enable, no interleaving */
123     #define CFG_DDR_EXT_REFRESH 0x00000000
124     #define CFG_DDR_TIMING_0    0x00260802
125     #define CFG_DDR_TIMING_1    0x39357322
126     #define CFG_DDR_TIMING_2    0x14904cc8
127     #define CFG_DDR_MODE_1      0x00480432
128     #define CFG_DDR_MODE_2      0x00000000
129     #define CFG_DDR_INTERVAL    0x06090100
130     #define CFG_DDR_DATA_INIT   0xdeadbeef
131     #define CFG_DDR_CLK_CTRL    0x03800000
132     #define CFG_DDR_OCD_CTRL    0x00000000
133     #define CFG_DDR_OCD_STATUS  0x00000000
134     #define CFG_DDR_CONTROL     0xe3008000      /* Type = DDR2 */
135     #define CFG_DDR_CONTROL2    0x04400000
136
137     /* Not used in fixed_sdram function */
138
139     #define CFG_DDR_MODE        0x00000022
140     #define CFG_DDR_CS1_BNDS    0x00000000
141     #define CFG_DDR_CS2_BNDS    0x00000FFF      /* Not done */
142     #define CFG_DDR_CS3_BNDS    0x00000FFF      /* Not done */
143     #define CFG_DDR_CS4_BNDS    0x00000FFF      /* Not done */
144     #define CFG_DDR_CS5_BNDS    0x00000FFF      /* Not done */
145 #endif
146
147 #define CFG_ID_EEPROM   1
148 #define ID_EEPROM_ADDR 0x57
149
150 /*
151  * In MPC8641HPCN, allocate 16MB flash spaces at fe000000 and ff000000.
152  * There is an 8MB flash.  In effect, the addresses from fe000000 to fe7fffff
153  * map to fe800000 to ffffffff, and ff000000 to ff7fffff map to ffffffff.
154  * However, when u-boot comes up, the flash_init needs hard start addresses
155  * to build its info table.  For user convenience, the flash addresses is
156  * fe800000 and ff800000.  That way, u-boot knows where the flash is
157  * and the user can download u-boot code from promjet to fef00000, a
158  * more intuitive location than fe700000.
159  *
160  * Note that, on switching the boot location, fef00000 becomes fff00000.
161  */
162 #define CFG_FLASH_BASE          0xfe800000     /* start of FLASH 32M */
163 #define CFG_FLASH_BASE2         0xff800000
164
165 #define CFG_FLASH_BANKS_LIST {CFG_FLASH_BASE, CFG_FLASH_BASE2}
166
167 #define CFG_BR0_PRELIM          0xff001001      /* port size 16bit */
168 #define CFG_OR0_PRELIM          0xff006ff7      /* 16MB Boot Flash area*/
169
170 #define CFG_BR1_PRELIM          0xfe001001      /* port size 16bit */
171 #define CFG_OR1_PRELIM          0xff006ff7      /* 16MB Alternate Boot Flash area*/
172
173 #define CFG_BR2_PRELIM          0xf8201001      /* port size 16bit */
174 #define CFG_OR2_PRELIM          0xfff06ff7      /* 1MB Compact Flash area*/
175
176 #define CFG_BR3_PRELIM          0xf8100801      /* port size 8bit */
177 #define CFG_OR3_PRELIM          0xfff06ff7      /* 1MB PIXIS area*/
178
179
180 #define PIXIS_BASE      0xf8100000      /* PIXIS registers */
181 #define PIXIS_ID                0x0     /* Board ID at offset 0 */
182 #define PIXIS_VER               0x1     /* Board version at offset 1 */
183 #define PIXIS_PVER              0x2     /* PIXIS FPGA version at offset 2 */
184 #define PIXIS_RST               0x4     /* PIXIS Reset Control register */
185 #define PIXIS_AUX               0x6     /* PIXIS Auxiliary register; Scratch register */
186 #define PIXIS_SPD               0x7     /* Register for SYSCLK speed */
187 #define PIXIS_VCTL              0x10    /* VELA Control Register */
188 #define PIXIS_VCFGEN0           0x12    /* VELA Config Enable 0 */
189 #define PIXIS_VCFGEN1           0x13    /* VELA Config Enable 1 */
190 #define PIXIS_VBOOT             0x16    /* VELA VBOOT Register */
191 #define PIXIS_VSPEED0           0x17    /* VELA VSpeed 0 */
192 #define PIXIS_VSPEED1           0x18    /* VELA VSpeed 1 */
193 #define PIXIS_VCLKH             0x19    /* VELA VCLKH register */
194 #define PIXIS_VCLKL             0x1A    /* VELA VCLKL register */
195
196 #define CFG_MAX_FLASH_BANKS     2               /* number of banks */
197 #define CFG_MAX_FLASH_SECT      128             /* sectors per device */
198
199 #undef  CFG_FLASH_CHECKSUM
200 #define CFG_FLASH_ERASE_TOUT    60000   /* Flash Erase Timeout (ms) */
201 #define CFG_FLASH_WRITE_TOUT    500     /* Flash Write Timeout (ms) */
202 #define CFG_MONITOR_BASE        TEXT_BASE       /* start of monitor */
203
204 #define CFG_FLASH_CFI_DRIVER
205 #define CFG_FLASH_CFI
206 #define CFG_FLASH_EMPTY_INFO
207
208 #if (CFG_MONITOR_BASE < CFG_FLASH_BASE)
209 #define CFG_RAMBOOT
210 #else
211 #undef  CFG_RAMBOOT
212 #endif
213
214 #if defined(CFG_RAMBOOT)
215 #undef CFG_FLASH_CFI_DRIVER
216 #undef CONFIG_SPD_EEPROM
217 #define CFG_SDRAM_SIZE  256
218 #endif
219
220 #undef CONFIG_CLOCKS_IN_MHZ
221
222 #define CONFIG_L1_INIT_RAM
223 #define CFG_INIT_RAM_LOCK       1
224 #ifndef CFG_INIT_RAM_LOCK
225 #define CFG_INIT_RAM_ADDR       0x0fd00000      /* Initial RAM address */
226 #else
227 #define CFG_INIT_RAM_ADDR       0xf8400000      /* Initial RAM address */
228 #endif
229 #define CFG_INIT_RAM_END        0x4000          /* End of used area in RAM */
230
231 #define CFG_GBL_DATA_SIZE       128             /* num bytes initial data */
232 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
233 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
234
235 #define CFG_MONITOR_LEN         (256 * 1024)    /* Reserve 256 kB for Mon */
236 #define CFG_MALLOC_LEN          (128 * 1024)    /* Reserved for malloc */
237
238 /* Serial Port */
239 #define CONFIG_CONS_INDEX     1
240 #undef  CONFIG_SERIAL_SOFTWARE_FIFO
241 #define CFG_NS16550
242 #define CFG_NS16550_SERIAL
243 #define CFG_NS16550_REG_SIZE    1
244 #define CFG_NS16550_CLK         get_bus_freq(0)
245
246 #define CFG_BAUDRATE_TABLE  \
247         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
248
249 #define CFG_NS16550_COM1        (CFG_CCSRBAR+0x4500)
250 #define CFG_NS16550_COM2        (CFG_CCSRBAR+0x4600)
251
252 /* Use the HUSH parser */
253 #define CFG_HUSH_PARSER
254 #ifdef  CFG_HUSH_PARSER
255 #define CFG_PROMPT_HUSH_PS2 "> "
256 #endif
257
258 /*
259  * Pass open firmware flat tree to kernel
260  */
261 #define CONFIG_OF_FLAT_TREE     1
262 #define CONFIG_OF_BOARD_SETUP   1
263
264 /* maximum size of the flat tree (8K) */
265 #define OF_FLAT_TREE_MAX_SIZE   8192
266
267 #define OF_CPU          "PowerPC,8641@0"
268 #define OF_SOC          "soc8641@f8000000"
269 #define OF_TBCLK        (bd->bi_busfreq / 4)
270 #define OF_STDOUT_PATH  "/soc8641@f8000000/serial@4500"
271
272 #define CFG_64BIT_VSPRINTF      1
273 #define CFG_64BIT_STRTOUL       1
274
275 /*
276  * I2C
277  */
278 #define  CONFIG_HARD_I2C                /* I2C with hardware support*/
279 #undef  CONFIG_SOFT_I2C                 /* I2C bit-banged */
280 #define CFG_I2C_SPEED           400000  /* I2C speed and slave address */
281 #define CFG_I2C_SLAVE           0x7F
282 #define CFG_I2C_NOPROBES        {0x69}  /* Don't probe these addrs */
283
284 /*
285  * RapidIO MMU
286  */
287 #define CFG_RIO_MEM_BASE        0xc0000000      /* base address */
288 #define CFG_RIO_MEM_PHYS        CFG_RIO_MEM_BASE
289 #define CFG_RIO_MEM_SIZE        0x20000000      /* 128M */
290
291 /*
292  * General PCI
293  * Addresses are mapped 1-1.
294  */
295 #define CFG_PCI1_MEM_BASE       0x80000000
296 #define CFG_PCI1_MEM_PHYS       CFG_PCI1_MEM_BASE
297 #define CFG_PCI1_MEM_SIZE       0x20000000      /* 512M */
298 #define CFG_PCI1_IO_BASE        0xe2000000
299 #define CFG_PCI1_IO_PHYS        CFG_PCI1_IO_BASE
300 #define CFG_PCI1_IO_SIZE        0x1000000       /* 16M */
301
302 /* PCI view of System Memory */
303 #define CFG_PCI_MEMORY_BUS      0x00000000
304 #define CFG_PCI_MEMORY_PHYS     0x00000000
305 #define CFG_PCI_MEMORY_SIZE     0x80000000
306
307 /* For RTL8139 */
308 #define KSEG1ADDR(x)            ({u32 _x=le32_to_cpu(*(u32 *)(x)); (&_x);})
309 #define _IO_BASE                0x00000000
310
311 #define CFG_PCI2_MEM_BASE       0xa0000000
312 #define CFG_PCI2_MEM_PHYS       CFG_PCI2_MEM_BASE
313 #define CFG_PCI2_MEM_SIZE       0x10000000      /* 256M */
314 #define CFG_PCI2_IO_BASE        0xe3000000
315 #define CFG_PCI2_IO_PHYS        CFG_PCI2_IO_BASE
316 #define CFG_PCI2_IO_SIZE        0x1000000       /* 16M */
317
318 #if defined(CONFIG_PCI)
319
320 #define CONFIG_PCI_SCAN_SHOW            /* show pci devices on startup */
321
322 #undef CFG_SCSI_SCAN_BUS_REVERSE
323
324 #define CONFIG_NET_MULTI
325 #define CONFIG_PCI_PNP                  /* do pci plug-and-play */
326
327 #define CONFIG_RTL8139
328
329 #undef CONFIG_EEPRO100
330 #undef CONFIG_TULIP
331
332 #if !defined(CONFIG_PCI_PNP)
333     #define PCI_ENET0_IOADDR    0xe0000000
334     #define PCI_ENET0_MEMADDR   0xe0000000
335     #define PCI_IDSEL_NUMBER    0x0c    /* slot0->3(IDSEL)=12->15 */
336 #endif
337
338 #undef CONFIG_PCI_SCAN_SHOW             /* show pci devices on startup */
339
340 #define CONFIG_DOS_PARTITION
341 #define CONFIG_SCSI_AHCI
342
343 #ifdef CONFIG_SCSI_AHCI
344 #define CONFIG_SATA_ULI5288
345 #define CFG_SCSI_MAX_SCSI_ID    4
346 #define CFG_SCSI_MAX_LUN        1
347 #define CFG_SCSI_MAX_DEVICE     (CFG_SCSI_MAX_SCSI_ID * CFG_SCSI_MAX_LUN)
348 #define CFG_SCSI_MAXDEVICE      CFG_SCSI_MAX_DEVICE
349 #endif
350
351 #endif  /* CONFIG_PCI */
352
353 #if defined(CONFIG_TSEC_ENET)
354
355 #ifndef CONFIG_NET_MULTI
356 #define CONFIG_NET_MULTI        1
357 #endif
358
359 #define CONFIG_MII              1       /* MII PHY management */
360
361 #define CONFIG_MPC86XX_TSEC1    1
362 #define CONFIG_MPC86XX_TSEC1_NAME       "eTSEC1"
363 #define CONFIG_MPC86XX_TSEC2    1
364 #define CONFIG_MPC86XX_TSEC2_NAME       "eTSEC2"
365 #define CONFIG_MPC86XX_TSEC3    1
366 #define CONFIG_MPC86XX_TSEC3_NAME       "eTSEC3"
367 #define CONFIG_MPC86XX_TSEC4    1
368 #define CONFIG_MPC86XX_TSEC4_NAME       "eTSEC4"
369
370 #define TSEC1_PHY_ADDR          0
371 #define TSEC2_PHY_ADDR          1
372 #define TSEC3_PHY_ADDR          2
373 #define TSEC4_PHY_ADDR          3
374 #define TSEC1_PHYIDX            0
375 #define TSEC2_PHYIDX            0
376 #define TSEC3_PHYIDX            0
377 #define TSEC4_PHYIDX            0
378
379 #define CONFIG_ETHPRIME         "eTSEC1"
380
381 #endif  /* CONFIG_TSEC_ENET */
382
383 /*
384  * BAT0         2G     Cacheable, non-guarded
385  * 0x0000_0000  2G     DDR
386  */
387 #define CFG_DBAT0L      (BATL_PP_RW | BATL_MEMCOHERENCE)
388 #define CFG_DBAT0U      (BATU_BL_2G | BATU_VS | BATU_VP)
389 #define CFG_IBAT0L      (BATL_PP_RW | BATL_MEMCOHERENCE )
390 #define CFG_IBAT0U      CFG_DBAT0U
391
392 /*
393  * BAT1         1G     Cache-inhibited, guarded
394  * 0x8000_0000  512M   PCI-Express 1 Memory
395  * 0xa000_0000  512M   PCI-Express 2 Memory
396  *      Changed it for operating from 0xd0000000
397  */
398 #define CFG_DBAT1L      ( CFG_PCI1_MEM_BASE | BATL_PP_RW \
399                         | BATL_CACHEINHIBIT | BATL_GUARDEDSTORAGE)
400 #define CFG_DBAT1U      (CFG_PCI1_MEM_BASE | BATU_BL_256M | BATU_VS | BATU_VP)
401 #define CFG_IBAT1L      (CFG_PCI1_MEM_BASE | BATL_PP_RW | BATL_CACHEINHIBIT)
402 #define CFG_IBAT1U      CFG_DBAT1U
403
404 /*
405  * BAT2         512M   Cache-inhibited, guarded
406  * 0xc000_0000  512M   RapidIO Memory
407  */
408 #define CFG_DBAT2L      (CFG_RIO_MEM_BASE | BATL_PP_RW \
409                         | BATL_CACHEINHIBIT | BATL_GUARDEDSTORAGE)
410 #define CFG_DBAT2U      (CFG_RIO_MEM_BASE | BATU_BL_512M | BATU_VS | BATU_VP)
411 #define CFG_IBAT2L      (CFG_RIO_MEM_BASE | BATL_PP_RW | BATL_CACHEINHIBIT)
412 #define CFG_IBAT2U      CFG_DBAT2U
413
414 /*
415  * BAT3         4M     Cache-inhibited, guarded
416  * 0xf800_0000  4M     CCSR
417  */
418 #define CFG_DBAT3L      ( CFG_CCSRBAR | BATL_PP_RW \
419                         | BATL_CACHEINHIBIT | BATL_GUARDEDSTORAGE)
420 #define CFG_DBAT3U      (CFG_CCSRBAR | BATU_BL_4M | BATU_VS | BATU_VP)
421 #define CFG_IBAT3L      (CFG_CCSRBAR | BATL_PP_RW | BATL_CACHEINHIBIT)
422 #define CFG_IBAT3U      CFG_DBAT3U
423
424 /*
425  * BAT4         32M    Cache-inhibited, guarded
426  * 0xe200_0000  16M    PCI-Express 1 I/O
427  * 0xe300_0000  16M    PCI-Express 2 I/0
428  *    Note that this is at 0xe0000000
429  */
430 #define CFG_DBAT4L      ( CFG_PCI1_IO_BASE | BATL_PP_RW \
431                         | BATL_CACHEINHIBIT | BATL_GUARDEDSTORAGE)
432 #define CFG_DBAT4U      (CFG_PCI1_IO_BASE | BATU_BL_32M | BATU_VS | BATU_VP)
433 #define CFG_IBAT4L      (CFG_PCI1_IO_BASE | BATL_PP_RW | BATL_CACHEINHIBIT)
434 #define CFG_IBAT4U      CFG_DBAT4U
435
436 /*
437  * BAT5         128K   Cacheable, non-guarded
438  * 0xe401_0000  128K   Init RAM for stack in the CPU DCache (no backing memory)
439  */
440 #define CFG_DBAT5L      (CFG_INIT_RAM_ADDR | BATL_PP_RW | BATL_MEMCOHERENCE)
441 #define CFG_DBAT5U      (CFG_INIT_RAM_ADDR | BATU_BL_128K | BATU_VS | BATU_VP)
442 #define CFG_IBAT5L      CFG_DBAT5L
443 #define CFG_IBAT5U      CFG_DBAT5U
444
445 /*
446  * BAT6         32M    Cache-inhibited, guarded
447  * 0xfe00_0000  32M    FLASH
448  */
449 #define CFG_DBAT6L      ((CFG_FLASH_BASE & 0xfe000000) | BATL_PP_RW \
450                         | BATL_CACHEINHIBIT | BATL_GUARDEDSTORAGE)
451 #define CFG_DBAT6U      ((CFG_FLASH_BASE & 0xfe000000) | BATU_BL_32M | BATU_VS | BATU_VP)
452 #define CFG_IBAT6L      ((CFG_FLASH_BASE & 0xfe000000) | BATL_PP_RW | BATL_MEMCOHERENCE)
453 #define CFG_IBAT6U      CFG_DBAT6U
454
455 #define CFG_DBAT7L 0x00000000
456 #define CFG_DBAT7U 0x00000000
457 #define CFG_IBAT7L 0x00000000
458 #define CFG_IBAT7U 0x00000000
459
460 /*
461  * Environment
462  */
463 #ifndef CFG_RAMBOOT
464     #define CFG_ENV_IS_IN_FLASH 1
465     #define CFG_ENV_ADDR                (CFG_MONITOR_BASE + 0x40000)
466     #define CFG_ENV_SECT_SIZE           0x40000 /* 256K(one sector) for env */
467     #define CFG_ENV_SIZE                0x2000
468 #else
469     #define CFG_NO_FLASH                1       /* Flash is not usable now */
470     #define CFG_ENV_IS_NOWHERE  1       /* Store ENV in memory only */
471     #define CFG_ENV_ADDR                (CFG_MONITOR_BASE - 0x1000)
472     #define CFG_ENV_SIZE                0x2000
473 #endif
474
475 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download */
476 #define CFG_LOADS_BAUD_CHANGE   1       /* allow baudrate change */
477
478 #if defined(CFG_RAMBOOT)
479   #if defined(CONFIG_PCI)
480     #define  CONFIG_COMMANDS    ((CONFIG_CMD_DFL        \
481                                  | CFG_CMD_PING         \
482                                  | CFG_CMD_PCI          \
483                                  | CFG_CMD_I2C          \
484                                  | CFG_CMD_SCSI         \
485                                  | CFG_CMD_EXT2)        \
486                                 &                       \
487                                  ~(CFG_CMD_ENV          \
488                                   | CFG_CMD_IMLS        \
489                                   | CFG_CMD_FLASH       \
490                                   | CFG_CMD_LOADS))
491   #else
492     #define  CONFIG_COMMANDS    ((CONFIG_CMD_DFL        \
493                                  | CFG_CMD_PING         \
494                                  | CFG_CMD_I2C          \
495                                  | CFG_CMD_SCSI         \
496                                  | CGF_CMD_EXT2)        \
497                                 &                       \
498                                  ~(CFG_CMD_ENV          \
499                                  | CFG_CMD_IMLS         \
500                                  | CFG_CMD_FLASH        \
501                                  | CFG_CMD_LOADS))
502   #endif
503 #else
504   #if defined(CONFIG_PCI)
505     #define  CONFIG_COMMANDS    (CONFIG_CMD_DFL         \
506                                 | CFG_CMD_PCI           \
507                                 | CFG_CMD_PING          \
508                                 | CFG_CMD_I2C           \
509                                 | CFG_CMD_SCSI          \
510                                 | CFG_CMD_EXT2)
511   #else
512     #define  CONFIG_COMMANDS    (CONFIG_CMD_DFL         \
513                                 | CFG_CMD_PING          \
514                                 | CFG_CMD_I2C)
515   #endif
516 #endif
517
518 #include <cmd_confdefs.h>
519
520 #undef CONFIG_WATCHDOG                  /* watchdog disabled */
521
522 /*
523  * Miscellaneous configurable options
524  */
525 #define CFG_LONGHELP                    /* undef to save memory */
526 #define CFG_LOAD_ADDR   0x2000000       /* default load address */
527 #define CFG_PROMPT      "=> "           /* Monitor Command Prompt */
528
529 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
530     #define CFG_CBSIZE  1024            /* Console I/O Buffer Size */
531 #else
532     #define CFG_CBSIZE  256             /* Console I/O Buffer Size */
533 #endif
534
535 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
536 #define CFG_MAXARGS     16              /* max number of command args */
537 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size */
538 #define CFG_HZ          1000            /* decrementer freq: 1ms ticks */
539
540 /*
541  * For booting Linux, the board info and command line data
542  * have to be in the first 8 MB of memory, since this is
543  * the maximum mapped by the Linux kernel during initialization.
544  */
545 #define CFG_BOOTMAPSZ   (8 << 20)       /* Initial Memory map for Linux*/
546
547 /* Cache Configuration */
548 #define CFG_DCACHE_SIZE         32768
549 #define CFG_CACHELINE_SIZE      32
550 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
551 #define CFG_CACHELINE_SHIFT     5       /*log base 2 of the above value*/
552 #endif
553
554 /*
555  * Internal Definitions
556  *
557  * Boot Flags
558  */
559 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH */
560 #define BOOTFLAG_WARM   0x02            /* Software reboot */
561
562 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
563 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
564 #define CONFIG_KGDB_SER_INDEX   2       /* which serial port to use */
565 #endif
566
567 /*
568  * Environment Configuration
569  */
570
571 /* The mac addresses for all ethernet interface */
572 #if defined(CONFIG_TSEC_ENET)
573 #define CONFIG_ETHADDR   00:E0:0C:00:00:01
574 #define CONFIG_ETH1ADDR  00:E0:0C:00:01:FD
575 #define CONFIG_ETH2ADDR  00:E0:0C:00:02:FD
576 #define CONFIG_ETH3ADDR  00:E0:0C:00:03:FD
577 #endif
578
579 #define CONFIG_HAS_ETH1         1
580 #define CONFIG_HAS_ETH2         1
581 #define CONFIG_HAS_ETH3         1
582
583 #define CONFIG_IPADDR           192.168.1.100
584
585 #define CONFIG_HOSTNAME         unknown
586 #define CONFIG_ROOTPATH         /opt/nfsroot
587 #define CONFIG_BOOTFILE         uImage
588
589 #define CONFIG_SERVERIP         192.168.1.1
590 #define CONFIG_GATEWAYIP        192.168.1.1
591 #define CONFIG_NETMASK          255.255.255.0
592
593 /* default location for tftp and bootm */
594 #define CONFIG_LOADADDR         1000000
595
596 #define CONFIG_BOOTDELAY 10     /* -1 disables auto-boot */
597 #undef  CONFIG_BOOTARGS         /* the boot command will set bootargs */
598
599 #define CONFIG_BAUDRATE 115200
600
601 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
602    "netdev=eth0\0"                                                      \
603    "consoledev=ttyS0\0"                                                 \
604    "ramdiskaddr=2000000\0"                                              \
605    "ramdiskfile=your.ramdisk.u-boot\0"                                  \
606    "dtbaddr=400000\0"                                           \
607    "dtbfile=mpc8641_hpcn.dtb\0"                                  \
608    "en-wd=mw.b f8100010 0x08; echo -expect:- 08; md.b f8100010 1\0" \
609    "dis-wd=mw.b f8100010 0x00; echo -expect:- 00; md.b f8100010 1\0" \
610    "maxcpus=2"
611
612
613 #define CONFIG_NFSBOOTCOMMAND                                           \
614    "setenv bootargs root=/dev/nfs rw "                                  \
615       "nfsroot=$serverip:$rootpath "                                    \
616       "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
617       "console=$consoledev,$baudrate $othbootargs;"                     \
618    "tftp $loadaddr $bootfile;"                                          \
619    "tftp $dtbaddr $dtbfile;"                                          \
620    "bootm $loadaddr - $dtbaddr"
621
622 #define CONFIG_RAMBOOTCOMMAND \
623    "setenv bootargs root=/dev/ram rw "                                  \
624       "console=$consoledev,$baudrate $othbootargs;"                     \
625    "tftp $ramdiskaddr $ramdiskfile;"                                    \
626    "tftp $loadaddr $bootfile;"                                          \
627    "tftp $dtbaddr $dtbfile;"                                          \
628    "bootm $loadaddr $ramdiskaddr $dtbaddr"
629
630 #define CONFIG_BOOTCOMMAND  CONFIG_NFSBOOTCOMMAND
631
632 #endif  /* __CONFIG_H */