]> git.sur5r.net Git - u-boot/blob - include/configs/PMC440.h
Merge git://git.denx.de/u-boot-dm
[u-boot] / include / configs / PMC440.h
1 /*
2  * (C) Copyright 2007-2008
3  * Matthias Fuchs, esd gmbh, matthias.fuchs@esd-electronics.com.
4  * Based on the sequoia configuration file.
5  *
6  * (C) Copyright 2006-2007
7  * Stefan Roese, DENX Software Engineering, sr@denx.de.
8  *
9  * (C) Copyright 2006
10  * Jacqueline Pira-Ferriol, AMCC/IBM, jpira-ferriol@fr.ibm.com
11  * Alain Saurel,            AMCC/IBM, alain.saurel@fr.ibm.com
12  *
13  * SPDX-License-Identifier:     GPL-2.0+
14  */
15
16 /************************************************************************
17  * PMC440.h - configuration for esd PMC440 boards
18  ***********************************************************************/
19 #ifndef __CONFIG_H
20 #define __CONFIG_H
21
22 /*-----------------------------------------------------------------------
23  * High Level Configuration Options
24  *----------------------------------------------------------------------*/
25 #define CONFIG_440EPX           1       /* Specific PPC440EPx   */
26 #define CONFIG_440              1       /* ... PPC440 family    */
27
28 #ifndef CONFIG_SYS_TEXT_BASE
29 #define CONFIG_SYS_TEXT_BASE    0xFFF90000
30 #endif
31
32 #define CONFIG_DISPLAY_BOARDINFO
33
34 #define CONFIG_SYS_CLK_FREQ     33333400
35
36 #if 0 /* temporary disabled because OS/9 does not like dcache on startup */
37 #define CONFIG_4xx_DCACHE               /* enable dcache        */
38 #endif
39
40 #define CONFIG_BOARD_EARLY_INIT_F 1     /* Call board_early_init_f */
41 #define CONFIG_MISC_INIT_F      1
42 #define CONFIG_MISC_INIT_R      1       /* Call misc_init_r     */
43 #define CONFIG_BOARD_TYPES      1       /* support board types  */
44 /*-----------------------------------------------------------------------
45  * Base addresses -- Note these are effective addresses where the
46  * actual resources get mapped (not physical addresses)
47  *----------------------------------------------------------------------*/
48 #define CONFIG_SYS_MONITOR_LEN          (~(CONFIG_SYS_TEXT_BASE) + 1)
49 #define CONFIG_SYS_MALLOC_LEN           (1024 * 1024)   /* Reserve 256 kB for malloc()  */
50
51 #define CONFIG_PRAM             0       /* use pram variable to overwrite */
52
53 #define CONFIG_SYS_BOOT_BASE_ADDR       0xf0000000
54 #define CONFIG_SYS_SDRAM_BASE           0x00000000      /* _must_ be 0          */
55 #define CONFIG_SYS_FLASH_BASE           0xfc000000      /* start of FLASH       */
56 #define CONFIG_SYS_MONITOR_BASE         CONFIG_SYS_TEXT_BASE
57 #define CONFIG_SYS_NAND_ADDR            0xd0000000      /* NAND Flash           */
58 #define CONFIG_SYS_OCM_BASE             0xe0010000      /* ocm                  */
59 #define CONFIG_SYS_OCM_DATA_ADDR        CONFIG_SYS_OCM_BASE
60 #define CONFIG_SYS_PCI_BASE             0xe0000000      /* Internal PCI regs    */
61 #define CONFIG_SYS_PCI_MEMBASE          0x80000000      /* mapped pci memory    */
62 #define CONFIG_SYS_PCI_MEMBASE1 CONFIG_SYS_PCI_MEMBASE  + 0x10000000
63 #define CONFIG_SYS_PCI_MEMBASE2 CONFIG_SYS_PCI_MEMBASE1 + 0x10000000
64 #define CONFIG_SYS_PCI_MEMBASE3 CONFIG_SYS_PCI_MEMBASE2 + 0x10000000
65 #define CONFIG_SYS_PCI_MEMSIZE          0x80000000      /* 2GB! */
66
67 #define CONFIG_SYS_USB2D0_BASE          0xe0000100
68 #define CONFIG_SYS_USB_DEVICE           0xe0000000
69 #define CONFIG_SYS_USB_HOST             0xe0000400
70 #define CONFIG_SYS_FPGA_BASE0           0xef000000      /* 32 bit */
71 #define CONFIG_SYS_FPGA_BASE1           0xef100000      /* 16 bit */
72 #define CONFIG_SYS_RESET_BASE           0xef200000
73
74 /*-----------------------------------------------------------------------
75  * Initial RAM & stack pointer
76  *----------------------------------------------------------------------*/
77 /* 440EPx/440GRx have 16KB of internal SRAM, so no need for D-Cache     */
78 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_OCM_BASE     /* OCM                  */
79 #define CONFIG_SYS_INIT_RAM_SIZE        (4 << 10)
80 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
81 #define CONFIG_SYS_INIT_SP_OFFSET       (CONFIG_SYS_GBL_DATA_OFFSET - 0x4)
82
83 /*-----------------------------------------------------------------------
84  * Serial Port
85  *----------------------------------------------------------------------*/
86 #define CONFIG_CONS_INDEX       1       /* Use UART0                    */
87 #define CONFIG_SYS_NS16550
88 #define CONFIG_SYS_NS16550_SERIAL
89 #define CONFIG_SYS_NS16550_REG_SIZE     1
90 #define CONFIG_SYS_NS16550_CLK          get_serial_clock()
91 #undef CONFIG_SYS_EXT_SERIAL_CLOCK
92 #define CONFIG_BAUDRATE         115200
93
94 #define CONFIG_SYS_BAUDRATE_TABLE                                               \
95         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200}
96
97 /*-----------------------------------------------------------------------
98  * Environment
99  *----------------------------------------------------------------------*/
100 #define CONFIG_ENV_IS_IN_EEPROM 1       /* use FLASH for environment vars */
101
102 /*-----------------------------------------------------------------------
103  * RTC
104  *----------------------------------------------------------------------*/
105 #define CONFIG_RTC_RX8025
106
107 /*-----------------------------------------------------------------------
108  * FLASH related
109  *----------------------------------------------------------------------*/
110 #define CONFIG_SYS_FLASH_CFI            /* The flash is CFI compatible  */
111 #define CONFIG_FLASH_CFI_DRIVER /* Use common CFI driver        */
112
113 #define CONFIG_SYS_FLASH_BANKS_LIST     { CONFIG_SYS_FLASH_BASE }
114
115 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max number of memory banks           */
116 #define CONFIG_SYS_MAX_FLASH_SECT       512     /* max number of sectors on one chip    */
117
118 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase (in ms)      */
119 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Timeout for Flash Write (in ms)      */
120
121 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE 1     /* use buffered writes (20x faster)     */
122 #define CONFIG_SYS_FLASH_PROTECTION     1       /* use hardware flash protection        */
123
124 #define CONFIG_SYS_FLASH_EMPTY_INFO     /* print 'E' for empty sector on flinfo */
125 #define CONFIG_SYS_FLASH_QUIET_TEST     1       /* don't warn upon unknown flash        */
126
127 #ifdef CONFIG_ENV_IS_IN_FLASH
128 #define CONFIG_ENV_SECT_SIZE    0x20000 /* size of one complete sector          */
129 #define CONFIG_ENV_ADDR         ((-CONFIG_SYS_MONITOR_LEN)-CONFIG_ENV_SECT_SIZE)
130 #define CONFIG_ENV_SIZE         0x2000  /* Total Size of Environment Sector     */
131
132 /* Address and size of Redundant Environment Sector     */
133 #define CONFIG_ENV_ADDR_REDUND  (CONFIG_ENV_ADDR-CONFIG_ENV_SECT_SIZE)
134 #define CONFIG_ENV_SIZE_REDUND  (CONFIG_ENV_SIZE)
135 #endif
136
137 #ifdef CONFIG_ENV_IS_IN_EEPROM
138 #define CONFIG_I2C_ENV_EEPROM_BUS       0
139 #define CONFIG_ENV_OFFSET               0       /* environment starts at the beginning of the EEPROM */
140 #define CONFIG_ENV_SIZE         0x1000  /* 4096 bytes may be used for env vars */
141 #endif
142
143 /*-----------------------------------------------------------------------
144  * DDR SDRAM
145  *----------------------------------------------------------------------*/
146 #define CONFIG_DDR_DATA_EYE     /* use DDR2 optimization        */
147 #define CONFIG_SYS_MEM_TOP_HIDE (4 << 10) /* don't use last 4kbytes */
148                                                   /* 440EPx errata CHIP 11 */
149
150 /*-----------------------------------------------------------------------
151  * I2C
152  *----------------------------------------------------------------------*/
153 #define CONFIG_SYS_I2C
154 #define CONFIG_SYS_I2C_PPC4XX
155 #define CONFIG_SYS_I2C_PPC4XX_CH0
156 #define CONFIG_SYS_I2C_PPC4XX_SPEED_0           400000
157 #define CONFIG_SYS_I2C_PPC4XX_SLAVE_0           0x7F
158 #define CONFIG_SYS_I2C_PPC4XX_CH1
159 #define CONFIG_SYS_I2C_PPC4XX_SPEED_1           400000
160 #define CONFIG_SYS_I2C_PPC4XX_SLAVE_1           0x7F
161
162 #define CONFIG_SYS_I2C_MULTI_EEPROMS
163
164 #define CONFIG_SYS_I2C_EEPROM_ADDR              0x54
165 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN          2
166 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS       5
167 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10
168 #define CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW     0x01
169
170 #define CONFIG_SYS_EEPROM_WREN                  1
171 #define CONFIG_SYS_I2C_BOOT_EEPROM_ADDR 0x52
172
173 /*
174  * standard dtt sensor configuration - bottom bit will determine local or
175  * remote sensor of the TMP401
176  */
177 #define CONFIG_DTT_SENSORS              { 0, 1 }
178
179 /*
180  * The PMC440 uses a TI TMP401 temperature sensor. This part
181  * is basically compatible to the ADM1021 that is supported
182  * by U-Boot.
183  *
184  * - i2c addr 0x4c
185  * - conversion rate 0x02 = 0.25 conversions/second
186  * - ALERT ouput disabled
187  * - local temp sensor enabled, min set to 0 deg, max set to 70 deg
188  * - remote temp sensor enabled, min set to 0 deg, max set to 70 deg
189  */
190 #define CONFIG_DTT_ADM1021
191 #define CONFIG_SYS_DTT_ADM1021          { { 0x4c, 0x02, 0, 1, 70, 0, 1, 70, 0} }
192
193 #define CONFIG_PREBOOT          "echo Add \\\"run fpga\\\" and "        \
194                                 "\\\"painit\\\" to preboot command"
195
196 #undef  CONFIG_BOOTARGS
197
198 /* Setup some board specific values for the default environment variables */
199 #define CONFIG_HOSTNAME         pmc440
200 #define CONFIG_SYS_BOOTFILE     "bootfile=/tftpboot/pmc440/uImage\0"
201 #define CONFIG_SYS_ROOTPATH     "rootpath=/opt/eldk/ppc_4xxFP\0"
202
203 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
204         CONFIG_SYS_BOOTFILE                                             \
205         CONFIG_SYS_ROOTPATH                                             \
206         "fdt_file=/tftpboot/pmc440/pmc440.dtb\0"                        \
207         "netdev=eth0\0"                                                 \
208         "ethrotate=no\0"                                                \
209         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
210         "nfsroot=${serverip}:${rootpath}\0"                             \
211         "ramargs=setenv bootargs root=/dev/ram rw\0"                    \
212         "addip=setenv bootargs ${bootargs} "                            \
213                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}"      \
214                 ":${hostname}:${netdev}:off panic=1\0"                  \
215         "addtty=setenv bootargs ${bootargs} console=ttyS0,${baudrate}\0" \
216         "addmisc=setenv bootargs ${bootargs} mem=${mem}\0"              \
217         "nandargs=setenv bootargs root=/dev/mtdblock6 rootfstype=jffs2 rw\0" \
218         "nand_boot_fdt=run nandargs addip addtty addmisc;"              \
219                 "bootm ${kernel_addr} - ${fdt_addr}\0"                  \
220         "net_nfs_fdt=tftp ${kernel_addr_r} ${bootfile};"                \
221                 "tftp  ${fdt_addr_r} ${fdt_file};"                      \
222                 "run nfsargs addip addtty addmisc;"                     \
223                 "bootm ${kernel_addr_r} - ${fdt_addr_r}\0"              \
224         "kernel_addr=ffc00000\0"                                        \
225         "kernel_addr_r=200000\0"                                        \
226         "fpga_addr=fff00000\0"                                          \
227         "fdt_addr=fff80000\0"                                           \
228         "fdt_addr_r=800000\0"                                           \
229         "fpga=fpga loadb 0 ${fpga_addr}\0"                              \
230         "load=tftp 200000 /tftpboot/pmc440/u-boot.bin\0"                \
231         "update=protect off fff90000 ffffffff;era fff90000 ffffffff;"   \
232                 "cp.b 200000 fff90000 70000\0"                          \
233         ""
234
235 #define CONFIG_BOOTDELAY        3       /* autoboot after 3 seconds     */
236
237 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
238 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change        */
239
240 #define CONFIG_PPC4xx_EMAC
241 #define CONFIG_IBM_EMAC4_V4     1
242 #define CONFIG_MII              1       /* MII PHY management           */
243 #define CONFIG_PHY_ADDR         0       /* PHY address, See schematics  */
244
245 #define CONFIG_PHY_GIGE         1       /* Include GbE speed/duplex detection */
246
247 #define CONFIG_HAS_ETH0
248 #define CONFIG_SYS_RX_ETH_BUFFER        32      /* Number of ethernet rx buffers & descriptors */
249
250 #define CONFIG_HAS_ETH1         1       /* add support for "eth1addr"   */
251 #define CONFIG_PHY1_ADDR        1
252 #define CONFIG_RESET_PHY_R      1
253
254 /* USB */
255 #define CONFIG_USB_OHCI_NEW
256 #define CONFIG_USB_STORAGE
257 #define CONFIG_SYS_OHCI_BE_CONTROLLER
258
259 #define CONFIG_SYS_USB_OHCI_BOARD_INIT 1
260 #define CONFIG_SYS_USB_OHCI_CPU_INIT    1
261 #define CONFIG_SYS_USB_OHCI_REGS_BASE   CONFIG_SYS_USB_HOST
262 #define CONFIG_SYS_USB_OHCI_SLOT_NAME   "ppc440"
263 #define CONFIG_SYS_USB_OHCI_MAX_ROOT_PORTS      15
264
265 /* Comment this out to enable USB 1.1 device */
266 #define USB_2_0_DEVICE
267
268 /* Partitions */
269 #define CONFIG_MAC_PARTITION
270 #define CONFIG_DOS_PARTITION
271 #define CONFIG_ISO_PARTITION
272
273 #define CONFIG_CMD_BSP
274 #define CONFIG_CMD_DATE
275 #define CONFIG_CMD_DHCP
276 #define CONFIG_CMD_DTT
277 #define CONFIG_CMD_EEPROM
278 #define CONFIG_CMD_FAT
279 #define CONFIG_CMD_I2C
280 #define CONFIG_CMD_MII
281 #define CONFIG_CMD_NAND
282 #define CONFIG_CMD_PCI
283 #define CONFIG_CMD_PING
284 #define CONFIG_CMD_USB
285 #define CONFIG_CMD_REGINFO
286
287 /* POST support */
288 #define CONFIG_POST             (CONFIG_SYS_POST_MEMORY |       \
289                                  CONFIG_SYS_POST_CPU    |       \
290                                  CONFIG_SYS_POST_UART   |       \
291                                  CONFIG_SYS_POST_I2C    |       \
292                                  CONFIG_SYS_POST_CACHE  |       \
293                                  CONFIG_SYS_POST_FPU    |       \
294                                  CONFIG_SYS_POST_ETHER  |       \
295                                  CONFIG_SYS_POST_SPR)
296
297 #define CONFIG_LOGBUFFER
298 #define CONFIG_SYS_POST_CACHE_ADDR      0x7fff0000      /* free virtual address     */
299
300 #define CONFIG_SYS_CONSOLE_IS_IN_ENV    /* Otherwise it catches logbuffer as output */
301
302 #define CONFIG_SUPPORT_VFAT
303
304 /*-----------------------------------------------------------------------
305  * Miscellaneous configurable options
306  *----------------------------------------------------------------------*/
307 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
308 #if defined(CONFIG_CMD_KGDB)
309 #define CONFIG_SYS_CBSIZE               1024    /* Console I/O Buffer Size      */
310 #else
311 #define CONFIG_SYS_CBSIZE               256     /* Console I/O Buffer Size      */
312 #endif
313 #define CONFIG_SYS_PBSIZE               (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16)
314 #define CONFIG_SYS_MAXARGS              16      /* max number of command args   */
315 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size */
316
317 #define CONFIG_SYS_MEMTEST_START        0x0400000       /* memtest works on          */
318 #define CONFIG_SYS_MEMTEST_END          0x0C00000       /* 4 ... 12 MB in DRAM       */
319
320 #define CONFIG_SYS_LOAD_ADDR            0x100000        /* default load address      */
321 #define CONFIG_SYS_EXTBDINFO            1       /* To use extended board_into (bd_t) */
322
323 #define CONFIG_CMDLINE_EDITING  1       /* add command line history     */
324 #define CONFIG_LOOPW            1       /* enable loopw command         */
325 #define CONFIG_MX_CYCLIC        1       /* enable mdc/mwc commands      */
326 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check for keypress on bootdelay==0 */
327 #define CONFIG_VERSION_VARIABLE 1       /* include version env variable */
328
329 /*-----------------------------------------------------------------------
330  * PCI stuff
331  *----------------------------------------------------------------------*/
332 /* General PCI */
333 #define CONFIG_PCI              /* include pci support          */
334 #define CONFIG_PCI_INDIRECT_BRIDGE      /* indirect PCI bridge support */
335 #define CONFIG_PCI_PNP          /* do (not) pci plug-and-play   */
336 #define CONFIG_SYS_PCI_CACHE_LINE_SIZE  0       /* to avoid problems with PNP   */
337 #define CONFIG_PCI_SCAN_SHOW    /* show pci devices on startup  */
338 #define CONFIG_SYS_PCI_TARGBASE 0x80000000 /* PCIaddr mapped to CONFIG_SYS_PCI_MEMBASE */
339
340 /* Board-specific PCI */
341 #define CONFIG_SYS_PCI_TARGET_INIT
342 #define CONFIG_SYS_PCI_MASTER_INIT
343 #define CONFIG_SYS_PCI_BOARD_FIXUP_IRQ
344
345 #define CONFIG_PCI_BOOTDELAY 0
346
347 /* PCI identification */
348 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x12FE   /* PCI Vendor ID: esd gmbh      */
349 #define CONFIG_SYS_PCI_SUBSYS_ID_NONMONARCH 0x0441      /* PCI Device ID: Non-Monarch */
350 #define CONFIG_SYS_PCI_SUBSYS_ID_MONARCH 0x0440 /* PCI Device ID: Monarch */
351 /* for weak __pci_target_init() */
352 #define CONFIG_SYS_PCI_SUBSYS_ID        CONFIG_SYS_PCI_SUBSYS_ID_MONARCH
353 #define CONFIG_SYS_PCI_CLASSCODE_NONMONARCH     PCI_CLASS_PROCESSOR_POWERPC
354 #define CONFIG_SYS_PCI_CLASSCODE_MONARCH        PCI_CLASS_BRIDGE_HOST
355
356 /*
357  * For booting Linux, the board info and command line data
358  * have to be in the first 8 MB of memory, since this is
359  * the maximum mapped by the Linux kernel during initialization.
360  */
361 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
362
363 /*-----------------------------------------------------------------------
364  * FPGA stuff
365  *----------------------------------------------------------------------*/
366 #define CONFIG_FPGA
367 #define CONFIG_FPGA_XILINX
368 #define CONFIG_FPGA_SPARTAN2
369 #define CONFIG_FPGA_SPARTAN3
370
371 #define CONFIG_FPGA_COUNT       2
372 /*-----------------------------------------------------------------------
373  * External Bus Controller (EBC) Setup
374  *----------------------------------------------------------------------*/
375
376 /*
377  * On Sequoia CS0 and CS3 are switched when configuring for NAND booting
378  */
379 #define CONFIG_SYS_NAND_CS              2       /* NAND chip connected to CSx   */
380
381 /* Memory Bank 0 (NOR-FLASH) initialization */
382 #define CONFIG_SYS_EBC_PB0AP            0x03017200
383 #define CONFIG_SYS_EBC_PB0CR            (CONFIG_SYS_FLASH_BASE | 0xda000)
384
385 /* Memory Bank 2 (NAND-FLASH) initialization */
386 #define CONFIG_SYS_EBC_PB2AP            0x018003c0
387 #define CONFIG_SYS_EBC_PB2CR            (CONFIG_SYS_NAND_ADDR | 0x1c000)
388
389 /* Memory Bank 1 (RESET) initialization */
390 #define CONFIG_SYS_EBC_PB1AP            0x7f817200 /* 0x03017200 */
391 #define CONFIG_SYS_EBC_PB1CR            (CONFIG_SYS_RESET_BASE | 0x1c000)
392
393 /* Memory Bank 4 (FPGA / 32Bit) initialization */
394 #define CONFIG_SYS_EBC_PB4AP            0x03840f40      /* BME=0,TWT=7,CSN=1,TH=7,RE=1,SOR=0,BEM=1 */
395 #define CONFIG_SYS_EBC_PB4CR            (CONFIG_SYS_FPGA_BASE0 | 0x1c000)       /* BS=1M,BU=R/W,BW=32bit */
396
397 /* Memory Bank 5 (FPGA / 16Bit) initialization */
398 #define CONFIG_SYS_EBC_PB5AP            0x03840f40      /* BME=0,TWT=3,CSN=1,TH=0,RE=1,SOR=0,BEM=1 */
399 #define CONFIG_SYS_EBC_PB5CR            (CONFIG_SYS_FPGA_BASE1 | 0x1a000)       /* BS=1M,BU=R/W,BW=16bit */
400
401 /*-----------------------------------------------------------------------
402  * NAND FLASH
403  *----------------------------------------------------------------------*/
404 #define CONFIG_SYS_MAX_NAND_DEVICE      1
405 #define CONFIG_SYS_NAND_BASE            (CONFIG_SYS_NAND_ADDR + CONFIG_SYS_NAND_CS)
406 #define CONFIG_SYS_NAND_SELECT_DEVICE   1 /* nand driver supports mutipl. chips */
407
408 #if defined(CONFIG_CMD_KGDB)
409 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
410 #endif
411
412 /* pass open firmware flat tree */
413 #define CONFIG_OF_LIBFDT        1
414 #define CONFIG_OF_BOARD_SETUP   1
415
416 #define CONFIG_API              1
417
418 #endif /* __CONFIG_H */