]> git.sur5r.net Git - u-boot/blob - include/configs/RBC823.h
Clear up confusion over the CMD_POST and POST_DIAG mess.
[u-boot] / include / configs / RBC823.h
1 /*
2  * (C) Copyright 2000, 2001
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * Modified by Udi Finkelstein udif@udif.com
6  * For the RBC823 board.
7  *
8  * See file CREDITS for list of people who contributed to this
9  * project.
10  *
11  * This program is free software; you can redistribute it and/or
12  * modify it under the terms of the GNU General Public License as
13  * published by the Free Software Foundation; either version 2 of
14  * the License, or (at your option) any later version.
15  *
16  * This program is distributed in the hope that it will be useful,
17  * but WITHOUT ANY WARRANTY; without even the implied warranty of
18  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19  * GNU General Public License for more details.
20  *
21  * You should have received a copy of the GNU General Public License
22  * along with this program; if not, write to the Free Software
23  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
24  * MA 02111-1307 USA
25  */
26
27 /*
28  * board/config.h - configuration options, board specific
29  */
30
31 #ifndef __CONFIG_H
32 #define __CONFIG_H
33
34 /*
35  * High Level Configuration Options
36  * (easy to change)
37  */
38
39 #define CONFIG_MPC823           1       /* This is a MPC823 CPU         */
40 #define CONFIG_RBC823           1       /* ...on a RBC823 module        */
41
42
43 #if 0
44 #define DEBUG                   1
45 #define CONFIG_LAST_STAGE_INIT
46 #endif
47 #define CONFIG_KEYBOARD         1       /* This board has a custom keybpard */
48 #define CONFIG_LCD              1       /* use LCD controller ...       */
49 #define CONFIG_HITACHI_SP19X001_Z1A     /* The LCD type we use */
50
51 #define CONFIG_8xx_CONS_SMC2    1       /* Console is on SMC2           */
52 #undef  CONFIG_8xx_CONS_SMC1
53 #undef  CONFIG_8xx_CONS_NONE
54 #define CONFIG_BAUDRATE         115200  /* console baudrate = 115kbps   */
55 #if 1
56 #define CONFIG_BOOTDELAY        -1      /* autoboot disabled            */
57 #else
58 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
59 #endif
60
61 #define CONFIG_CLOCKS_IN_MHZ    1       /* clocks passsed to Linux in MHz */
62 #define CONFIG_8xx_GCLK_FREQ    48000000L
63
64 #define CONFIG_PREBOOT  "echo;echo Type \"run flash_nfs\" to mount root filesystem over NFS;echo"
65
66 #undef  CONFIG_BOOTARGS
67 #define CONFIG_BOOTCOMMAND                                                      \
68         "bootp; "                                                               \
69         "setenv bootargs root=/dev/nfs rw nfsroot=${serverip}:${rootpath} "     \
70         "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}:${hostname}::off; "   \
71         "bootm"
72
73 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
74 #undef  CFG_LOADS_BAUD_CHANGE           /* don't allow baudrate change  */
75
76 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
77
78 #define CONFIG_STATUS_LED       1       /* Status LED enabled           */
79
80 #undef  CONFIG_CAN_DRIVER               /* CAN Driver support disabled  */
81
82 #define CONFIG_BOOTP_MASK       (CONFIG_BOOTP_DEFAULT | CONFIG_BOOTP_BOOTFILESIZE)
83
84 #undef CONFIG_MAC_PARTITION
85 #define CONFIG_DOS_PARTITION
86
87 #undef  CONFIG_RTC_MPC8xx               /* don't use internal RTC of MPC8xx (no battery)        */
88
89 #define CONFIG_HARD_I2C
90 #define CFG_I2C_SPEED 40000
91 #define CFG_I2C_SLAVE 0xfe
92 #define CFG_I2C_EEPROM_ADDR             0x50
93 #define CFG_I2C_EEPROM_ADDR_LEN         1
94 #define CFG_EEPROM_WRITE_BITS           4
95 #define CFG_EEPROM_WRITE_DELAY_MS       10
96
97 /*
98  * Command line configuration.
99  */
100 #include <config_cmd_all.h>
101
102 #undef CONFIG_CMD_BSP
103 #undef CONFIG_CMD_DATE
104 #undef CONFIG_CMD_DISPLAY
105 #undef CONFIG_CMD_DTT
106 #undef CONFIG_CMD_EXT2
107 #undef CONFIG_CMD_FDC
108 #undef CONFIG_CMD_FDOS
109 #undef CONFIG_CMD_HWFLOW
110 #undef CONFIG_CMD_IDE
111 #undef CONFIG_CMD_IRQ
112 #undef CONFIG_CMD_JFFS2
113 #undef CONFIG_CMD_MII
114 #undef CONFIG_CMD_MMC
115 #undef CONFIG_CMD_NAND
116 #undef CONFIG_CMD_PCI
117 #undef CONFIG_CMD_PCMCIA
118 #undef CONFIG_CMD_REISER
119 #undef CONFIG_CMD_SCSI
120 #undef CONFIG_CMD_SETGETDCR
121 #undef CONFIG_CMD_SNTP
122 #undef CONFIG_CMD_SPI
123 #undef CONFIG_CMD_UNIVERSE
124 #undef CONFIG_CMD_USB
125 #undef CONFIG_CMD_VFD
126 #undef CONFIG_CMD_XIMG
127
128
129 /*
130  * Miscellaneous configurable options
131  */
132 #define CFG_LONGHELP                    /* undef to save memory         */
133 #define CFG_PROMPT      "=> "           /* Monitor Command Prompt       */
134 #if defined(CONFIG_CMD_KGDB)
135 #define CFG_CBSIZE      1024            /* Console I/O Buffer Size      */
136 #else
137 #define CFG_CBSIZE      256             /* Console I/O Buffer Size      */
138 #endif
139 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
140 #define CFG_MAXARGS     16              /* max number of command args   */
141 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
142
143 #define CFG_MEMTEST_START       0x0400000       /* memtest works on     */
144 #define CFG_MEMTEST_END         0x0C00000       /* 4 ... 12 MB in DRAM  */
145
146 #define CFG_LOAD_ADDR           0x0100000       /* default load address */
147
148 #define CFG_HZ          1000            /* decrementer freq: 1 ms ticks */
149
150 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200 }
151
152 /*
153  * Low Level Configuration Settings
154  * (address mappings, register initial values, etc.)
155  * You should know what you are doing if you make changes here.
156  */
157 /*-----------------------------------------------------------------------
158  * Internal Memory Mapped Register
159  */
160 #define CFG_IMMR                0xFF000000
161
162 /*-----------------------------------------------------------------------
163  * Definitions for initial stack pointer and data area (in DPRAM)
164  */
165 #define CFG_INIT_RAM_ADDR       CFG_IMMR
166 #define CFG_INIT_RAM_END        0x2F00  /* End of used area in DPRAM    */
167 #define CFG_GBL_DATA_SIZE       64  /* size in bytes reserved for initial data */
168 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
169 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
170
171 /*-----------------------------------------------------------------------
172  * Start addresses for the final memory configuration
173  * (Set up by the startup code)
174  * Please note that CFG_SDRAM_BASE _must_ start at 0
175  */
176 #define CFG_SDRAM_BASE          0x00000000
177 #define CFG_FLASH_BASE          0xFFF00000
178 #if defined(DEBUG)
179 #define CFG_MONITOR_LEN         (384 << 10)     /* Reserve 256 kB for Monitor   */
180 #else
181 #define CFG_MONITOR_LEN         (384 << 10)     /* Reserve 192 kB for Monitor   */
182 #endif
183 #define CFG_MONITOR_BASE        CFG_FLASH_BASE
184 #define CFG_MALLOC_LEN          (128 << 10)     /* Reserve 128 kB for malloc()  */
185
186 /*
187  * For booting Linux, the board info and command line data
188  * have to be in the first 8 MB of memory, since this is
189  * the maximum mapped by the Linux kernel during initialization.
190  */
191 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
192
193 /*-----------------------------------------------------------------------
194  * FLASH organization
195  */
196 #define CFG_MAX_FLASH_BANKS     1       /* max number of memory banks           */
197 #define CFG_MAX_FLASH_SECT      67      /* max number of sectors on one chip    */
198
199 #define CFG_FLASH_ERASE_TOUT    120000  /* Timeout for Flash Erase (in ms)      */
200 #define CFG_FLASH_WRITE_TOUT    500     /* Timeout for Flash Write (in ms)      */
201
202 #define CFG_ENV_IS_IN_FLASH     1
203 #define CFG_ENV_OFFSET          0x10000 /*   Offset   of Environment Sector     */
204 #define CFG_ENV_SIZE            0x10000 /* Total Size of Environment Sector     */
205
206 /*-----------------------------------------------------------------------
207  * Cache Configuration
208  */
209 #define CFG_CACHELINE_SIZE      16      /* For all MPC8xx CPUs                  */
210 #if defined(CONFIG_CMD_KGDB)
211 #define CFG_CACHELINE_SHIFT     4       /* log base 2 of the above value        */
212 #endif
213
214 /*-----------------------------------------------------------------------
215  * SYPCR - System Protection Control                            11-9
216  * SYPCR can only be written once after reset!
217  *-----------------------------------------------------------------------
218  * Software & Bus Monitor Timer max, Bus Monitor enable, SW Watchdog freeze
219  */
220 #if defined(CONFIG_WATCHDOG)
221 #define CFG_SYPCR       (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | \
222                          SYPCR_SWE  | SYPCR_SWRI| SYPCR_SWP)
223 #else
224 /*
225 #define CFG_SYPCR       (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | SYPCR_SWP)
226 */
227 #define CFG_SYPCR       (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWRI | SYPCR_SWP)
228 #endif
229
230 /*-----------------------------------------------------------------------
231  * SIUMCR - SIU Module Configuration                            11-6
232  *-----------------------------------------------------------------------
233  * PCMCIA config., multi-function pin tri-state
234  */
235 #define CFG_SIUMCR      (SIUMCR_DBGC11 | SIUMCR_DBPC00 | SIUMCR_MLRC00 | SIUMCR_FRC)
236
237 /*-----------------------------------------------------------------------
238  * TBSCR - Time Base Status and Control                         11-26
239  *-----------------------------------------------------------------------
240  * Clear Reference Interrupt Status, Timebase freezing enabled
241  */
242 #define CFG_TBSCR       (TBSCR_REFA | TBSCR_REFB | TBSCR_TBF)
243
244 /*-----------------------------------------------------------------------
245  * RTCSC - Real-Time Clock Status and Control Register          11-27
246  *-----------------------------------------------------------------------
247  */
248 #define CFG_RTCSC       (RTCSC_SEC | RTCSC_ALR | RTCSC_RTF| RTCSC_RTE)
249
250 /*-----------------------------------------------------------------------
251  * PISCR - Periodic Interrupt Status and Control                11-31
252  *-----------------------------------------------------------------------
253  * Clear Periodic Interrupt Status, Interrupt Timer freezing enabled
254  */
255 #define CFG_PISCR       (PISCR_PS | PISCR_PITF)
256
257 /*-----------------------------------------------------------------------
258  * PLPRCR - PLL, Low-Power, and Reset Control Register          15-30
259  *-----------------------------------------------------------------------
260  * Reset PLL lock status sticky bit, timer expired status bit and timer
261  * interrupt status bit
262  *
263  */
264
265 /*
266  * for 48 MHz, we use a 4 MHz clock * 12
267  */
268 #define CFG_PLPRCR                                                      \
269                 ( (12-1)<<PLPRCR_MF_SHIFT | PLPRCR_TEXPS | PLPRCR_LOLRE )
270
271 /*-----------------------------------------------------------------------
272  * SCCR - System Clock and reset Control Register               15-27
273  *-----------------------------------------------------------------------
274  * Set clock output, timebase and RTC source and divider,
275  * power management and some other internal clocks
276  */
277 #define SCCR_MASK       SCCR_EBDF11
278 #define CFG_SCCR        (SCCR_RTDIV   | SCCR_RTSEL    | SCCR_CRQEN    | \
279                          SCCR_PRQEN   | SCCR_EBDF00   | \
280                          SCCR_COM01   | SCCR_DFSYNC00 | SCCR_DFBRG00  | \
281                          SCCR_DFNL000 | SCCR_DFNH000  | SCCR_DFLCD001 | \
282                          SCCR_DFALCD00)
283
284 #ifdef NOT_USED
285 /*-----------------------------------------------------------------------
286  * PCMCIA stuff
287  *-----------------------------------------------------------------------
288  *
289  */
290 #define CFG_PCMCIA_MEM_ADDR     (0xE0000000)
291 #define CFG_PCMCIA_MEM_SIZE     ( 64 << 20 )
292 #define CFG_PCMCIA_DMA_ADDR     (0xE4000000)
293 #define CFG_PCMCIA_DMA_SIZE     ( 64 << 20 )
294 #define CFG_PCMCIA_ATTRB_ADDR   (0xE8000000)
295 #define CFG_PCMCIA_ATTRB_SIZE   ( 64 << 20 )
296 #define CFG_PCMCIA_IO_ADDR      (0xEC000000)
297 #define CFG_PCMCIA_IO_SIZE      ( 64 << 20 )
298
299 /*-----------------------------------------------------------------------
300  * IDE/ATA stuff (Supports IDE harddisk on PCMCIA Adapter)
301  *-----------------------------------------------------------------------
302  */
303
304 #define CONFIG_IDE_PCCARD       1       /* Use IDE with PC Card Adapter */
305
306 #undef  CONFIG_IDE_PCMCIA               /* Direct IDE    not supported  */
307 #undef  CONFIG_IDE_LED                  /* LED   for ide not supported  */
308 #undef  CONFIG_IDE_RESET                /* reset for ide not supported  */
309
310 #define CFG_IDE_MAXBUS          1       /* max. 1 IDE bus               */
311 #define CFG_IDE_MAXDEVICE       1       /* max. 1 drive per IDE bus     */
312
313 #define CFG_ATA_IDE0_OFFSET     0x0000
314
315 #define CFG_ATA_BASE_ADDR       CFG_PCMCIA_MEM_ADDR
316
317 /* Offset for data I/O                  */
318 #define CFG_ATA_DATA_OFFSET     (CFG_PCMCIA_MEM_SIZE + 0x320)
319
320 /* Offset for normal register accesses  */
321 #define CFG_ATA_REG_OFFSET      (2 * CFG_PCMCIA_MEM_SIZE + 0x320)
322
323 /* Offset for alternate registers       */
324 #define CFG_ATA_ALT_OFFSET      0x0100
325
326 #endif
327
328 /************************************************************
329  * Disk-On-Chip configuration
330  ************************************************************/
331 #define CFG_MAX_DOC_DEVICE      1       /* Max number of DOC devices            */
332 #define CFG_DOC_SHORT_TIMEOUT
333 #define CFG_DOC_SUPPORT_2000
334 #define CFG_DOC_SUPPORT_MILLENNIUM
335
336 /*-----------------------------------------------------------------------
337  *
338  *-----------------------------------------------------------------------
339  *
340  */
341 /*#define       CFG_DER 0x2002000F*/
342 #define CFG_DER 0
343
344 /*
345  * Init Memory Controller:
346  *
347  * BR0/1 and OR0/1 (FLASH)
348  */
349
350 #define FLASH_BASE0_PRELIM      0xFFF00000      /* FLASH bank #0        */
351 #define FLASH_BASE1_PRELIM      0x04000000      /* D.O.C Millenium      */
352
353 /* used to re-map FLASH both when starting from SRAM or FLASH:
354  * restrict access enough to keep SRAM working (if any)
355  * but not too much to meddle with FLASH accesses
356  */
357 #define CFG_PRELIM_OR_AM        0xFFF80000      /* OR addr mask */
358
359 /* FLASH timing: ACS = 00, TRLX = 0, CSNT = 1, SCY = 7, EHTR = 1        */
360 #define CFG_OR_TIMING_FLASH  (OR_ACS_DIV1 | OR_BI | OR_SCY_7_CLK | OR_EHTR)
361
362 #define CFG_OR_TIMING_MSYS   (OR_ACS_DIV1 | OR_BI)
363
364 #define CFG_OR0_PRELIM  (CFG_PRELIM_OR_AM | CFG_OR_TIMING_FLASH)
365 #define CFG_BR0_PRELIM  ((FLASH_BASE0_PRELIM & BR_BA_MSK) | BR_PS_8 | BR_V)
366
367 #define CFG_OR1_PRELIM  (CFG_PRELIM_OR_AM | CFG_OR_TIMING_MSYS)
368 #define CFG_BR1_PRELIM  ((FLASH_BASE1_PRELIM & BR_BA_MSK) | BR_MS_UPMB | \
369                           BR_PS_8 | BR_V)
370
371 /*
372  * BR4 and OR4 (SDRAM)
373  *
374  */
375 #define SDRAM_BASE4_PRELIM      0x00000000      /* SDRAM bank #0        */
376 #define SDRAM_MAX_SIZE          0x04000000      /* max 64 MB per bank   */
377
378 /*
379  * SDRAM timing:
380  */
381 #define CFG_OR_TIMING_SDRAM     (OR_CSNT_SAM)
382
383 #define CFG_OR4_PRELIM  (~(SDRAM_MAX_SIZE-1) | CFG_OR_TIMING_SDRAM )
384 #define CFG_BR4_PRELIM  ((SDRAM_BASE4_PRELIM & BR_BA_MSK) | BR_MS_UPMA | BR_V )
385
386 /*
387  * Memory Periodic Timer Prescaler
388  */
389
390 /* periodic timer for refresh */
391 #define CFG_MAMR_PTA    187             /* start with divider for 48 MHz        */
392
393 /* refresh rate 15.6 us (= 64 ms / 4K = 62.4 / quad bursts) for <= 128 MBit     */
394 #define CFG_MPTPR_2BK_4K        MPTPR_PTP_DIV16         /* setting for 2 banks  */
395 #define CFG_MPTPR_1BK_4K        MPTPR_PTP_DIV32         /* setting for 1 bank   */
396
397 /* refresh rate 7.8 us (= 64 ms / 8K = 31.2 / quad bursts) for 256 MBit         */
398 #define CFG_MPTPR_2BK_8K        MPTPR_PTP_DIV8          /* setting for 2 banks  */
399 #define CFG_MPTPR_1BK_8K        MPTPR_PTP_DIV16         /* setting for 1 bank   */
400
401 /*
402  * MAMR settings for SDRAM
403  */
404
405 /* 8 column SDRAM */
406 #define CFG_MAMR_8COL   ((CFG_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE      |   \
407                          MAMR_AMA_TYPE_0 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A11 |   \
408                          MAMR_RLFA_1X    | MAMR_WLFA_1X    | MAMR_TLFA_4X)
409 /* 9 column SDRAM */
410 #define CFG_MAMR_9COL   ((CFG_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE      |   \
411                          MAMR_AMA_TYPE_1 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A10 |   \
412                          MAMR_RLFA_1X    | MAMR_WLFA_1X    | MAMR_TLFA_4X)
413
414
415 /*
416  * Internal Definitions
417  *
418  * Boot Flags
419  */
420 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
421 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
422
423 /*
424  * JFFS2 partitions
425  *
426  */
427 /* No command line, one static partition, whole device */
428 #undef CONFIG_JFFS2_CMDLINE
429 #define CONFIG_JFFS2_DEV                "nor0"
430 #define CONFIG_JFFS2_PART_SIZE          0xFFFFFFFF
431 #define CONFIG_JFFS2_PART_OFFSET        0x00000000
432
433 /* mtdparts command line support */
434 /* Note: fake mtd_id used, no linux mtd map file */
435 /*
436 #define CONFIG_JFFS2_CMDLINE
437 #define MTDIDS_DEFAULT          ""
438 #define MTDPARTS_DEFAULT        ""
439 */
440
441 #endif  /* __CONFIG_H */