]> git.sur5r.net Git - u-boot/blob - include/configs/cm-bf537u.h
Merge branch 'master' of git://www.denx.de/git/u-boot-imx
[u-boot] / include / configs / cm-bf537u.h
1 /*
2  * U-boot - Configuration file for CM-BF537U board
3  */
4
5 #ifndef __CONFIG_CM_BF537U_H__
6 #define __CONFIG_CM_BF537U_H__
7
8 #include <asm/config-pre.h>
9
10
11 /*
12  * Processor Settings
13  */
14 #define CONFIG_BFIN_CPU             bf537-0.2
15 #define CONFIG_BFIN_BOOT_MODE       BFIN_BOOT_BYPASS
16
17
18 /*
19  * Clock Settings
20  *      CCLK = (CLKIN * VCO_MULT) / CCLK_DIV
21  *      SCLK = (CLKIN * VCO_MULT) / SCLK_DIV
22  */
23 /* CONFIG_CLKIN_HZ is any value in Hz                                   */
24 #define CONFIG_CLKIN_HZ                 30000000
25 /* CLKIN_HALF controls the DF bit in PLL_CTL      0 = CLKIN             */
26 /*                                                1 = CLKIN / 2         */
27 #define CONFIG_CLKIN_HALF               0
28 /* PLL_BYPASS controls the BYPASS bit in PLL_CTL  0 = do not bypass     */
29 /*                                                1 = bypass PLL        */
30 #define CONFIG_PLL_BYPASS               0
31 /* VCO_MULT controls the MSEL (multiplier) bits in PLL_CTL              */
32 /* Values can range from 0-63 (where 0 means 64)                        */
33 #define CONFIG_VCO_MULT                 18
34 /* CCLK_DIV controls the core clock divider                             */
35 /* Values can be 1, 2, 4, or 8 ONLY                                     */
36 #define CONFIG_CCLK_DIV                 1
37 /* SCLK_DIV controls the system clock divider                           */
38 /* Values can range from 1-15                                           */
39 #define CONFIG_SCLK_DIV                 5
40 /* Core voltage */
41 #define CONFIG_VR_CTL_VAL (VLEV_110 | GAIN_20 | FREQ_1000)
42
43
44 /*
45  * Memory Settings
46  */
47 #define CONFIG_MEM_ADD_WDTH     9
48 #define CONFIG_MEM_SIZE         32
49
50 #define CONFIG_EBIU_SDRRC_VAL   0x3f8
51 #define CONFIG_EBIU_SDGCTL_VAL  0x9111cd
52
53 #define CONFIG_EBIU_AMGCTL_VAL  (AMBEN_ALL)
54 #define CONFIG_EBIU_AMBCTL0_VAL (B1WAT_7 | B1RAT_11 | B1HT_2 | B1ST_3 | B0WAT_7 | B0RAT_11 | B0HT_2 | B0ST_3)
55 #define CONFIG_EBIU_AMBCTL1_VAL (B3WAT_7 | B3RAT_11 | B3HT_2 | B3ST_3 | B2WAT_7 | B2RAT_11 | B2HT_2 | B2ST_3)
56
57 #define CONFIG_SYS_MONITOR_LEN  (768 * 1024)
58 #define CONFIG_SYS_MALLOC_LEN   (128 * 1024)
59
60
61 /*
62  * Network Settings
63  */
64 #ifndef __ADSPBF534__
65 #define ADI_CMDS_NETWORK        1
66 #define CONFIG_SMC911X          1
67 #define CONFIG_SMC911X_BASE     0x20308000
68 #define CONFIG_SMC911X_16_BIT
69 #define CONFIG_NETCONSOLE       1
70 #endif
71 #define CONFIG_HOSTNAME         cm-bf537u
72 #define CONFIG_LIB_RAND
73
74 /*
75  * Flash Settings
76  */
77 #define CONFIG_FLASH_CFI_DRIVER
78 #define CONFIG_CFI_FLASH_USE_WEAK_ACCESSORS
79 #define CONFIG_SYS_FLASH_BASE           0x20000000
80 #define CONFIG_SYS_FLASH_CFI
81 #define CONFIG_SYS_FLASH_PROTECTION
82 #define CONFIG_SYS_MAX_FLASH_BANKS      1
83 #define CONFIG_SYS_MAX_FLASH_SECT       35
84
85
86 /*
87  * SPI Settings
88  */
89 #define CONFIG_BFIN_SPI
90 #define CONFIG_ENV_SPI_MAX_HZ   30000000
91
92
93 /*
94  * Env Storage Settings
95  */
96 #define CONFIG_ENV_IS_IN_FLASH  1
97 #define CONFIG_ENV_OFFSET       0x8000
98 #define CONFIG_ENV_ADDR         (CONFIG_SYS_FLASH_BASE + CONFIG_ENV_OFFSET)
99 #define CONFIG_ENV_SIZE         CONFIG_ENV_SECT_SIZE
100 #define CONFIG_ENV_SECT_SIZE    0x8000
101 #if (CONFIG_BFIN_BOOT_MODE == BFIN_BOOT_BYPASS)
102 #define ENV_IS_EMBEDDED
103 #endif
104 #ifdef ENV_IS_EMBEDDED
105 /* WARNING - the following is hand-optimized to fit within
106  * the sector before the environment sector. If it throws
107  * an error during compilation remove an object here to get
108  * it linked after the configuration sector.
109  */
110 # define LDS_BOARD_TEXT \
111         arch/blackfin/lib/built-in.o (.text*); \
112         arch/blackfin/cpu/built-in.o (.text*); \
113         . = DEFINED(env_offset) ? env_offset : .; \
114         common/env_embedded.o (.text*);
115 #endif
116
117
118 /*
119  * I2C Settings
120  */
121 #define CONFIG_SYS_I2C
122 #define CONFIG_SYS_I2C_ADI
123
124
125 /*
126  * SPI_MMC Settings
127  */
128 #define CONFIG_MMC
129 #define CONFIG_GENERIC_MMC
130 #define CONFIG_MMC_SPI
131
132 /*
133  * Misc Settings
134  */
135 #define CONFIG_BAUDRATE         115200
136 #define CONFIG_MISC_INIT_R
137 #define CONFIG_RTC_BFIN
138 #define CONFIG_UART_CONSOLE     0
139 #define CONFIG_BOOTCOMMAND      "run flashboot"
140 #define FLASHBOOT_ENV_SETTINGS \
141         "flashboot=flread 20040000 1000000 300000;" \
142         "bootm 0x1000000\0"
143 #define CONFIG_BOARD_SIZE_LIMIT $$((384 * 1024))
144
145 /*
146  * Pull in common ADI header for remaining command/environment setup
147  */
148 #include <configs/bfin_adi_common.h>
149
150 #endif