]> git.sur5r.net Git - u-boot/blob - include/configs/mx6qsabrelite.h
mx6q: mx6qsabrelite: Conditionally define macros for environment in serial flash
[u-boot] / include / configs / mx6qsabrelite.h
1 /*
2  * Copyright (C) 2010-2011 Freescale Semiconductor, Inc.
3  *
4  * Configuration settings for the Freescale i.MX6Q Sabre Lite board.
5  *
6  * This program is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU General Public License as
8  * published by the Free Software Foundation; either version 2 of
9  * the License, or (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.         See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
19  * MA 02111-1307 USA
20  */
21
22 #ifndef __CONFIG_H
23 #define __CONFIG_H
24
25 #define CONFIG_MX6Q
26 #define CONFIG_SYS_MX6_HCLK            24000000
27 #define CONFIG_SYS_MX6_CLK32           32768
28 #define CONFIG_DISPLAY_CPUINFO
29 #define CONFIG_DISPLAY_BOARDINFO
30
31 #include <asm/arch/imx-regs.h>
32
33 #define CONFIG_CMDLINE_TAG
34 #define CONFIG_SETUP_MEMORY_TAGS
35 #define CONFIG_INITRD_TAG
36
37 /* Size of malloc() pool */
38 #define CONFIG_SYS_MALLOC_LEN          (CONFIG_ENV_SIZE + 2 * 1024 * 1024)
39
40 #define CONFIG_ARCH_CPU_INIT
41 #define CONFIG_BOARD_EARLY_INIT_F
42 #define CONFIG_MXC_GPIO
43
44 #define CONFIG_MXC_UART
45 #define CONFIG_MXC_UART_BASE           UART2_BASE
46
47 #define CONFIG_CMD_SF
48 #ifdef CONFIG_CMD_SF
49 #define CONFIG_SPI_FLASH
50 #define CONFIG_SPI_FLASH_SST
51 #define CONFIG_MXC_SPI
52 #define CONFIG_SF_DEFAULT_BUS  0
53 #define CONFIG_SF_DEFAULT_CS   (0|(GPIO_NUMBER(3, 19)<<8))
54 #define CONFIG_SF_DEFAULT_SPEED 25000000
55 #define CONFIG_SF_DEFAULT_MODE (SPI_MODE_0)
56 #endif
57
58 /* MMC Configs */
59 #define CONFIG_FSL_ESDHC
60 #define CONFIG_FSL_USDHC
61 #define CONFIG_SYS_FSL_ESDHC_ADDR      0
62 #define CONFIG_SYS_FSL_USDHC_NUM       2
63
64 #define CONFIG_MMC
65 #define CONFIG_CMD_MMC
66 #define CONFIG_GENERIC_MMC
67 #define CONFIG_CMD_FAT
68 #define CONFIG_DOS_PARTITION
69
70 #define CONFIG_CMD_PING
71 #define CONFIG_CMD_DHCP
72 #define CONFIG_CMD_MII
73 #define CONFIG_CMD_NET
74 #define CONFIG_FEC_MXC
75 #define CONFIG_MII
76 #define IMX_FEC_BASE                    ENET_BASE_ADDR
77 #define CONFIG_FEC_XCV_TYPE             RGMII
78 #define CONFIG_ETHPRIME                 "FEC"
79 #define CONFIG_FEC_MXC_PHYADDR          6
80
81 /* allow to overwrite serial and ethaddr */
82 #define CONFIG_ENV_OVERWRITE
83 #define CONFIG_CONS_INDEX              1
84 #define CONFIG_BAUDRATE                        115200
85 #define CONFIG_SYS_BAUDRATE_TABLE      {9600, 19200, 38400, 57600, 115200}
86
87 /* Command definition */
88 #include <config_cmd_default.h>
89
90 #undef CONFIG_CMD_IMLS
91
92 #define CONFIG_BOOTDELAY               3
93
94 #define CONFIG_LOADADDR                        0x10800000
95 #define CONFIG_SYS_TEXT_BASE           0x17800000
96
97 #define CONFIG_EXTRA_ENV_SETTINGS \
98        "script=boot.scr\0" \
99        "uimage=uImage\0" \
100        "console=ttymxc3\0" \
101         "fdt_high=0xffffffff\0"   \
102         "initrd_high=0xffffffff\0" \
103        "mmcdev=0\0" \
104        "mmcpart=2\0" \
105        "mmcroot=/dev/mmcblk0p3 rootwait rw\0" \
106        "mmcargs=setenv bootargs console=${console},${baudrate} " \
107                "root=${mmcroot}\0" \
108        "loadbootscript=" \
109                "fatload mmc ${mmcdev}:${mmcpart} ${loadaddr} ${script};\0" \
110        "bootscript=echo Running bootscript from mmc ...; " \
111                "source\0" \
112        "loaduimage=fatload mmc ${mmcdev}:${mmcpart} ${loadaddr} ${uimage}\0" \
113        "mmcboot=echo Booting from mmc ...; " \
114                "run mmcargs; " \
115                "bootm\0" \
116        "netargs=setenv bootargs console=${console},${baudrate} " \
117                "root=/dev/nfs " \
118                "ip=dhcp nfsroot=${serverip}:${nfsroot},v3,tcp\0" \
119        "netboot=echo Booting from net ...; " \
120                "run netargs; " \
121                "dhcp ${uimage}; bootm\0" \
122
123 #define CONFIG_BOOTCOMMAND \
124        "mmc dev ${mmcdev};" \
125        "if mmc rescan ${mmcdev}; then " \
126                "if run loadbootscript; then " \
127                        "run bootscript; " \
128                "else " \
129                        "if run loaduimage; then " \
130                                "run mmcboot; " \
131                        "else run netboot; " \
132                        "fi; " \
133                "fi; " \
134        "else run netboot; fi"
135
136 #define CONFIG_ARP_TIMEOUT     200UL
137
138 /* Miscellaneous configurable options */
139 #define CONFIG_SYS_LONGHELP
140 #define CONFIG_SYS_HUSH_PARSER
141 #define CONFIG_SYS_PROMPT_HUSH_PS2     "> "
142 #define CONFIG_SYS_PROMPT              "MX6QSABRELITE U-Boot > "
143 #define CONFIG_AUTO_COMPLETE
144 #define CONFIG_SYS_CBSIZE              256
145
146 /* Print Buffer Size */
147 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE + sizeof(CONFIG_SYS_PROMPT) + 16)
148 #define CONFIG_SYS_MAXARGS             16
149 #define CONFIG_SYS_BARGSIZE CONFIG_SYS_CBSIZE
150
151 #define CONFIG_SYS_MEMTEST_START       0x10000000
152 #define CONFIG_SYS_MEMTEST_END         0x10010000
153
154 #define CONFIG_SYS_LOAD_ADDR           CONFIG_LOADADDR
155 #define CONFIG_SYS_HZ                  1000
156
157 #define CONFIG_CMDLINE_EDITING
158 #define CONFIG_STACKSIZE               (128 * 1024)
159
160 /* Physical Memory Map */
161 #define CONFIG_NR_DRAM_BANKS           1
162 #define PHYS_SDRAM                     MMDC0_ARB_BASE_ADDR
163 #define PHYS_SDRAM_SIZE                        (1u * 1024 * 1024 * 1024)
164
165 #define CONFIG_SYS_SDRAM_BASE          PHYS_SDRAM
166 #define CONFIG_SYS_INIT_RAM_ADDR       IRAM_BASE_ADDR
167 #define CONFIG_SYS_INIT_RAM_SIZE       IRAM_SIZE
168
169 #define CONFIG_SYS_INIT_SP_OFFSET \
170        (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
171 #define CONFIG_SYS_INIT_SP_ADDR \
172        (CONFIG_SYS_INIT_RAM_ADDR + CONFIG_SYS_INIT_SP_OFFSET)
173
174 /* FLASH and environment organization */
175 #define CONFIG_SYS_NO_FLASH
176
177 #define CONFIG_ENV_SIZE                 (8 * 1024)
178
179 #define CONFIG_ENV_IS_IN_MMC
180 /* #define CONFIG_ENV_IS_IN_SPI_FLASH */
181
182 #if defined(CONFIG_ENV_IS_IN_MMC)
183 #define CONFIG_ENV_OFFSET               (6 * 64 * 1024)
184 #define CONFIG_SYS_MMC_ENV_DEV          0
185 #elif defined(CONFIG_ENV_IS_IN_SPI_FLASH)
186 #define CONFIG_ENV_OFFSET               (768 * 1024)
187 #define CONFIG_ENV_SECT_SIZE            (8 * 1024)
188 #define CONFIG_ENV_SPI_BUS              CONFIG_SF_DEFAULT_BUS
189 #define CONFIG_ENV_SPI_CS               CONFIG_SF_DEFAULT_CS
190 #define CONFIG_ENV_SPI_MODE             CONFIG_SF_DEFAULT_MODE
191 #define CONFIG_ENV_SPI_MAX_HZ           CONFIG_SF_DEFAULT_SPEED
192 #endif
193
194 #define CONFIG_OF_LIBFDT
195
196 #endif                         /* __CONFIG_H */