]> git.sur5r.net Git - u-boot/blob - include/configs/neo.h
configs: Re-sync almost all of cmd/Kconfig
[u-boot] / include / configs / neo.h
1 /*
2  * (C) Copyright 2007-2008
3  * Dirk Eibach,  Guntermann & Drunck GmbH, eibach@gdsys.de
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 #ifndef __CONFIG_H
9 #define __CONFIG_H
10
11
12 #define CONFIG_405EP            1       /* this is a PPC405 CPU */
13 #define CONFIG_NEO              1       /*  on a Neo board */
14
15 #define CONFIG_SYS_TEXT_BASE    0xFFFC0000
16
17 /*
18  * Include common defines/options for all AMCC eval boards
19  */
20 #define CONFIG_HOSTNAME         neo
21 #define CONFIG_IDENT_STRING     " neo 0.02"
22 #include "amcc-common.h"
23
24 #define CONFIG_BOARD_EARLY_INIT_F
25 #define CONFIG_BOARD_EARLY_INIT_R
26 #define CONFIG_MISC_INIT_R
27 #define CONFIG_LAST_STAGE_INIT
28
29 #define CONFIG_SYS_CLK_FREQ     33333333 /* external frequency to pll   */
30
31 /*
32  * Configure PLL
33  */
34 #define PLLMR0_DEFAULT PLLMR0_266_133_66_33
35 #define PLLMR1_DEFAULT PLLMR1_266_133_66_33
36
37 /* new uImage format support */
38 #define CONFIG_FIT_DISABLE_SHA256
39
40 #define CONFIG_ENV_IS_IN_FLASH  /* use FLASH for environment vars */
41
42 /*
43  * Default environment variables
44  */
45 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
46         CONFIG_AMCC_DEF_ENV                                             \
47         CONFIG_AMCC_DEF_ENV_POWERPC                                     \
48         CONFIG_AMCC_DEF_ENV_NOR_UPD                                     \
49         "kernel_addr=fc000000\0"                                        \
50         "fdt_addr=fc1e0000\0"                                           \
51         "ramdisk_addr=fc200000\0"                                       \
52         ""
53
54 #define CONFIG_PHY_ADDR         4       /* PHY address                  */
55 #define CONFIG_HAS_ETH0
56 #define CONFIG_HAS_ETH1
57 #define CONFIG_PHY1_ADDR        0xc     /* EMAC1 PHY address            */
58 #define CONFIG_PHY_CLK_FREQ    EMAC_STACR_CLK_66MHZ
59
60 /*
61  * Commands additional to the ones defined in amcc-common.h
62  */
63 #define CONFIG_CMD_DTT
64 #undef CONFIG_CMD_DIAG
65 #undef CONFIG_CMD_EEPROM
66 #undef CONFIG_CMD_IRQ
67
68 /*
69  * SDRAM configuration (please see cpu/ppc/sdram.[ch])
70  */
71 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0 */
72
73 /* SDRAM timings used in datasheet */
74 #define CONFIG_SYS_SDRAM_CL            3        /* CAS latency */
75 #define CONFIG_SYS_SDRAM_tRP           20       /* PRECHARGE command period */
76 #define CONFIG_SYS_SDRAM_tRC           66       /* ACTIVE-to-ACTIVE command period */
77 #define CONFIG_SYS_SDRAM_tRCD          20       /* ACTIVE-to-READ delay */
78 #define CONFIG_SYS_SDRAM_tRFC           66      /* Auto refresh period */
79
80 /*
81  * If CONFIG_SYS_EXT_SERIAL_CLOCK, then the UART divisor is 1.
82  * If CONFIG_SYS_405_UART_ERRATA_59, then UART divisor is 31.
83  * Otherwise, UART divisor is determined by CPU Clock and CONFIG_SYS_BASE_BAUD value.
84  * The Linux BASE_BAUD define should match this configuration.
85  *    baseBaud = cpuClock/(uartDivisor*16)
86  * If CONFIG_SYS_405_UART_ERRATA_59 and 200MHz CPU clock,
87  * set Linux BASE_BAUD to 403200.
88  */
89 #define CONFIG_CONS_INDEX       1       /* Use UART0                    */
90 #define CONFIG_SYS_NS16550_SERIAL
91 #define CONFIG_SYS_NS16550_REG_SIZE     1
92 #define CONFIG_SYS_NS16550_CLK          get_serial_clock()
93
94 #undef  CONFIG_SYS_EXT_SERIAL_CLOCK           /* external serial clock */
95 #undef  CONFIG_SYS_405_UART_ERRATA_59         /* 405GP/CR Rev. D silicon */
96 #define CONFIG_SYS_BASE_BAUD            691200
97
98 /*
99  * I2C stuff
100  */
101 #define CONFIG_SYS_I2C_PPC4XX_SPEED_0           100000
102
103 /* RTC */
104 #define CONFIG_RTC_DS1337
105 #define CONFIG_SYS_I2C_RTC_ADDR 0x68
106
107 /* Temp sensor/hwmon/dtt */
108 #define CONFIG_DTT_LM63         1       /* National LM63        */
109 #define CONFIG_DTT_SENSORS      { 0 }   /* Sensor addresses     */
110 #define CONFIG_DTT_PWM_LOOKUPTABLE      \
111                 { { 40, 10 }, { 50, 20 }, { 60, 40 } }
112 #define CONFIG_DTT_TACH_LIMIT   0xa10
113
114 /*
115  * FLASH organization
116  */
117 #define CONFIG_SYS_FLASH_CFI                            /* The flash is CFI compatible  */
118 #define CONFIG_FLASH_CFI_DRIVER                 /* Use common CFI driver        */
119
120 #define CONFIG_SYS_FLASH_BASE           0xFC000000
121 #define CONFIG_SYS_FLASH_BANKS_LIST     { CONFIG_SYS_FLASH_BASE }
122
123 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max number of memory banks           */
124 #define CONFIG_SYS_MAX_FLASH_SECT       512     /* max number of sectors on one chip    */
125
126 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase (in ms)      */
127 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Timeout for Flash Write (in ms)      */
128
129 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE 1     /* use buffered writes (20x faster)     */
130
131 #define CONFIG_SYS_FLASH_EMPTY_INFO             /* print 'E' for empty sector on flinfo */
132 #define CONFIG_SYS_FLASH_QUIET_TEST     1       /* don't warn upon unknown flash        */
133
134 #ifdef CONFIG_ENV_IS_IN_FLASH
135 #define CONFIG_ENV_SECT_SIZE    0x20000 /* size of one complete sector          */
136 #define CONFIG_ENV_ADDR         0xFFF00000
137 #define CONFIG_ENV_SIZE         0x20000 /* Total Size of Environment Sector */
138
139 /* Address and size of Redundant Environment Sector     */
140 #define CONFIG_ENV_ADDR_REDUND  0xFFF20000
141 #define CONFIG_ENV_SIZE_REDUND  (CONFIG_ENV_SIZE)
142 #endif
143
144 /*
145  * PPC405 GPIO Configuration
146  */
147 #define CONFIG_SYS_4xx_GPIO_TABLE { \
148 { \
149 /* GPIO Core 0 */ \
150 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO0   PerBLast   */ \
151 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO1   TS1E       */ \
152 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO2   TS2E       */ \
153 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO3   TS1O       */ \
154 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO4   TS2O       */ \
155 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_1      }, /* GPIO5   TS3        */ \
156 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO6   TS4        */ \
157 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO7   TS5        */ \
158 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO8   TS6        */ \
159 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO9   TrcClk     */ \
160 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO10  PerCS1     */ \
161 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO11  PerCS2     */ \
162 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO12  PerCS3     */ \
163 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO13  PerCS4     */ \
164 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO14  PerAddr03  */ \
165 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO15  PerAddr04  */ \
166 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO16  PerAddr05  */ \
167 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO17  IRQ0       */ \
168 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO18  IRQ1       */ \
169 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO19  IRQ2       */ \
170 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO20  IRQ3       */ \
171 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO21  IRQ4       */ \
172 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO22  IRQ5       */ \
173 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO23  IRQ6       */ \
174 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO24  UART0_DCD  */ \
175 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO25  UART0_DSR  */ \
176 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO26  UART0_RI   */ \
177 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO27  UART0_DTR  */ \
178 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO28  UART1_Rx   */ \
179 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO29  UART1_Tx   */ \
180 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO30  RejectPkt0 */ \
181 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO31  RejectPkt1 */ \
182 } \
183 }
184
185 /*
186  * Definitions for initial stack pointer and data area (in data cache)
187  */
188 /* use on chip memory (OCM) for temperary stack until sdram is tested */
189 #define CONFIG_SYS_TEMP_STACK_OCM        1
190
191 /* On Chip Memory location */
192 #define CONFIG_SYS_OCM_DATA_ADDR        0xF8000000
193 #define CONFIG_SYS_OCM_DATA_SIZE        0x1000
194 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_OCM_DATA_ADDR /* inside of SDRAM             */
195 #define CONFIG_SYS_INIT_RAM_SIZE        CONFIG_SYS_OCM_DATA_SIZE /* Size of used area in RAM    */
196
197 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
198 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
199
200 /*
201  * External Bus Controller (EBC) Setup
202  */
203
204 /* Memory Bank 0 (NOR-FLASH) initialization                    */
205 #define CONFIG_SYS_EBC_PB0AP            0x92015480
206 #define CONFIG_SYS_EBC_PB0CR            0xFC0DA000  /* BAS=0xFC0,BS=64MB,BU=R/W,BW=16bit */
207
208 /* Memory Bank 1 (NVRAM) initialization                                        */
209 #define CONFIG_SYS_EBC_PB1AP            0x92015480
210 #define CONFIG_SYS_EBC_PB1CR            0xFB85A000  /* BAS=0xFF8,BS=4MB,BU=R/W,BW=8bit  */
211
212 /* Memory Bank 2 (FPGA) initialization                 */
213 #define CONFIG_SYS_FPGA0_BASE           0x7f100000
214 #define CONFIG_SYS_EBC_PB2AP            0x92015480
215 #define CONFIG_SYS_EBC_PB2CR            0x7f11a000  /* BAS=0x7f1,BS=1MB,BU=R/W,BW=16bit */
216
217 #define CONFIG_SYS_FPGA_BASE(k)         CONFIG_SYS_FPGA0_BASE
218
219 #define CONFIG_SYS_FPGA_COUNT           1
220
221 #define CONFIG_SYS_FPGA_PTR \
222         { (struct ihs_fpga *)CONFIG_SYS_FPGA0_BASE }
223
224 #define CONFIG_SYS_FPGA_COMMON
225
226 /* Memory Bank 3 (Latches) initialization                      */
227 #define CONFIG_SYS_LATCH_BASE           0x7f200000
228 #define CONFIG_SYS_EBC_PB3AP            0x92015480
229 #define CONFIG_SYS_EBC_PB3CR            0x7f21a000  /* BAS=0x7f2,BS=1MB,BU=R/W,BW=16bit */
230
231 #define CONFIG_SYS_LATCH0_RESET         0xffff
232 #define CONFIG_SYS_LATCH0_BOOT          0xffff
233 #define CONFIG_SYS_LATCH1_RESET         0xffbf
234 #define CONFIG_SYS_LATCH1_BOOT          0xffff
235
236 #endif  /* __CONFIG_H */