]> git.sur5r.net Git - openocd/blob - src/target/armv4_5.h
remove target_type register_command callback
[openocd] / src / target / armv4_5.h
1 /***************************************************************************
2  *   Copyright (C) 2005 by Dominic Rath                                    *
3  *   Dominic.Rath@gmx.de                                                   *
4  *                                                                         *
5  *   Copyright (C) 2008 by Spencer Oliver                                  *
6  *   spen@spen-soft.co.uk                                                  *
7  *                                                                         *
8  *   Copyright (C) 2009 by Ã˜yvind Harboe                                   *
9  *   oyvind.harboe@zylin.com                                               *
10  *                                                                         *
11  *   This program is free software; you can redistribute it and/or modify  *
12  *   it under the terms of the GNU General Public License as published by  *
13  *   the Free Software Foundation; either version 2 of the License, or     *
14  *   (at your option) any later version.                                   *
15  *                                                                         *
16  *   This program is distributed in the hope that it will be useful,       *
17  *   but WITHOUT ANY WARRANTY; without even the implied warranty of        *
18  *   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the         *
19  *   GNU General Public License for more details.                          *
20  *                                                                         *
21  *   You should have received a copy of the GNU General Public License     *
22  *   along with this program; if not, write to the                         *
23  *   Free Software Foundation, Inc.,                                       *
24  *   59 Temple Place - Suite 330, Boston, MA  02111-1307, USA.             *
25  ***************************************************************************/
26 #ifndef ARMV4_5_H
27 #define ARMV4_5_H
28
29 #include "target.h"
30 #include "command.h"
31
32
33 typedef enum armv4_5_mode
34 {
35         ARMV4_5_MODE_USR = 16,
36         ARMV4_5_MODE_FIQ = 17,
37         ARMV4_5_MODE_IRQ = 18,
38         ARMV4_5_MODE_SVC = 19,
39         ARMV4_5_MODE_ABT = 23,
40         ARM_MODE_MON = 26,
41         ARMV4_5_MODE_UND = 27,
42         ARMV4_5_MODE_SYS = 31,
43         ARMV4_5_MODE_ANY = -1
44 } armv4_5_mode_t;
45
46 const char *arm_mode_name(unsigned psr_mode);
47 bool is_arm_mode(unsigned psr_mode);
48
49 int armv4_5_mode_to_number(enum armv4_5_mode mode);
50 enum armv4_5_mode armv4_5_number_to_mode(int number);
51
52 typedef enum armv4_5_state
53 {
54         ARMV4_5_STATE_ARM,
55         ARMV4_5_STATE_THUMB,
56         ARMV4_5_STATE_JAZELLE,
57         ARM_STATE_THUMB_EE,
58 } armv4_5_state_t;
59
60 extern char* armv4_5_state_strings[];
61
62 extern const int armv4_5_core_reg_map[8][17];
63
64 #define ARMV4_5_CORE_REG_MODE(cache, mode, num) \
65                 cache->reg_list[armv4_5_core_reg_map[armv4_5_mode_to_number(mode)][num]]
66
67 /* offset into armv4_5 core register cache -- OBSOLETE, DO NOT USE! */
68 enum { ARMV4_5_CPSR = 31, };
69
70 #define ARMV4_5_COMMON_MAGIC 0x0A450A45
71
72 /**
73  * Represents a generic ARM core, with standard application registers.
74  *
75  * There are sixteen application registers (including PC, SP, LR) and a PSR.
76  * Cortex-M series cores do not support as many core states or shadowed
77  * registers as traditional ARM cores, and only support Thumb2 instructions.
78  */
79 struct arm
80 {
81         int common_magic;
82         struct reg_cache *core_cache;
83
84         /** Handle to the CPSR; valid in all core modes. */
85         struct reg *cpsr;
86
87         /** Handle to the SPSR; valid only in core modes with an SPSR. */
88         struct reg *spsr;
89
90         const int *map;
91
92         /**
93          * Indicates what registers are in the ARM state core register set.
94          * ARMV4_5_MODE_ANY indicates the standard set of 37 registers,
95          * seen on for example ARM7TDMI cores.  ARM_MODE_MON indicates three
96          * more registers are shadowed, for "Secure Monitor" mode.
97          */
98         enum armv4_5_mode core_type;
99
100         enum armv4_5_mode core_mode;
101         enum armv4_5_state core_state;
102
103         /** Flag reporting unavailability of the BKPT instruction. */
104         bool is_armv4;
105
106         /** Backpointer to the target. */
107         struct target *target;
108
109         /** Handle for the debug module, if one is present. */
110         struct arm_dpm *dpm;
111
112         /** Handle for the Embedded Trace Module, if one is present. */
113         struct etm_context *etm;
114
115         int (*full_context)(struct target *target);
116         int (*read_core_reg)(struct target *target, struct reg *reg,
117                         int num, enum armv4_5_mode mode);
118         int (*write_core_reg)(struct target *target, struct reg *reg,
119                         int num, enum armv4_5_mode mode, uint32_t value);
120         void *arch_info;
121 };
122
123 #define target_to_armv4_5 target_to_arm
124
125 /** Convert target handle to generic ARM target state handle. */
126 static inline struct arm *target_to_arm(struct target *target)
127 {
128         return target->arch_info;
129 }
130
131 static inline bool is_arm(struct arm *arm)
132 {
133         return arm && arm->common_magic == ARMV4_5_COMMON_MAGIC;
134 }
135
136 struct armv4_5_algorithm
137 {
138         int common_magic;
139
140         enum armv4_5_mode core_mode;
141         enum armv4_5_state core_state;
142 };
143
144 struct arm_reg
145 {
146         int num;
147         enum armv4_5_mode mode;
148         struct target *target;
149         struct arm *armv4_5_common;
150         uint32_t value;
151 };
152
153 struct reg_cache* armv4_5_build_reg_cache(struct target *target,
154                 struct arm *armv4_5_common);
155
156 int armv4_5_arch_state(struct target *target);
157 int armv4_5_get_gdb_reg_list(struct target *target,
158                 struct reg **reg_list[], int *reg_list_size);
159
160 extern const struct command_registration arm_command_handlers[];
161
162 int armv4_5_init_arch_info(struct target *target, struct arm *armv4_5);
163
164 int armv4_5_run_algorithm(struct target *target,
165                 int num_mem_params, struct mem_param *mem_params,
166                 int num_reg_params, struct reg_param *reg_params,
167                 uint32_t entry_point, uint32_t exit_point,
168                 int timeout_ms, void *arch_info);
169
170 int arm_checksum_memory(struct target *target,
171                 uint32_t address, uint32_t count, uint32_t *checksum);
172 int arm_blank_check_memory(struct target *target,
173                 uint32_t address, uint32_t count, uint32_t *blank);
174
175 void arm_set_cpsr(struct arm *arm, uint32_t cpsr);
176 struct reg *arm_reg_current(struct arm *arm, unsigned regnum);
177
178 extern struct reg arm_gdb_dummy_fp_reg;
179 extern struct reg arm_gdb_dummy_fps_reg;
180
181 /* ARM mode instructions
182  */
183
184 /* Store multiple increment after
185  * Rn: base register
186  * List: for each bit in list: store register
187  * S: in priviledged mode: store user-mode registers
188  * W = 1: update the base register. W = 0: leave the base register untouched
189  */
190 #define ARMV4_5_STMIA(Rn, List, S, W)   (0xe8800000 | ((S) << 22) | ((W) << 21) | ((Rn) << 16) | (List))
191
192 /* Load multiple increment after
193  * Rn: base register
194  * List: for each bit in list: store register
195  * S: in priviledged mode: store user-mode registers
196  * W = 1: update the base register. W = 0: leave the base register untouched
197  */
198 #define ARMV4_5_LDMIA(Rn, List, S, W)   (0xe8900000 | ((S) << 22) | ((W) << 21) | ((Rn) << 16) | (List))
199
200 /* MOV r8, r8 */
201 #define ARMV4_5_NOP                                     (0xe1a08008)
202
203 /* Move PSR to general purpose register
204  * R = 1: SPSR R = 0: CPSR
205  * Rn: target register
206  */
207 #define ARMV4_5_MRS(Rn, R)                      (0xe10f0000 | ((R) << 22) | ((Rn) << 12))
208
209 /* Store register
210  * Rd: register to store
211  * Rn: base register
212  */
213 #define ARMV4_5_STR(Rd, Rn)                     (0xe5800000 | ((Rd) << 12) | ((Rn) << 16))
214
215 /* Load register
216  * Rd: register to load
217  * Rn: base register
218  */
219 #define ARMV4_5_LDR(Rd, Rn)                     (0xe5900000 | ((Rd) << 12) | ((Rn) << 16))
220
221 /* Move general purpose register to PSR
222  * R = 1: SPSR R = 0: CPSR
223  * Field: Field mask
224  * 1: control field 2: extension field 4: status field 8: flags field
225  * Rm: source register
226  */
227 #define ARMV4_5_MSR_GP(Rm, Field, R)    (0xe120f000 | (Rm) | ((Field) << 16) | ((R) << 22))
228 #define ARMV4_5_MSR_IM(Im, Rotate, Field, R)    (0xe320f000 | (Im)  | ((Rotate) << 8) | ((Field) << 16) | ((R) << 22))
229
230 /* Load Register Halfword Immediate Post-Index
231  * Rd: register to load
232  * Rn: base register
233  */
234 #define ARMV4_5_LDRH_IP(Rd, Rn) (0xe0d000b2 | ((Rd) << 12) | ((Rn) << 16))
235
236 /* Load Register Byte Immediate Post-Index
237  * Rd: register to load
238  * Rn: base register
239  */
240 #define ARMV4_5_LDRB_IP(Rd, Rn) (0xe4d00001 | ((Rd) << 12) | ((Rn) << 16))
241
242 /* Store register Halfword Immediate Post-Index
243  * Rd: register to store
244  * Rn: base register
245  */
246 #define ARMV4_5_STRH_IP(Rd, Rn) (0xe0c000b2 | ((Rd) << 12) | ((Rn) << 16))
247
248 /* Store register Byte Immediate Post-Index
249  * Rd: register to store
250  * Rn: base register
251  */
252 #define ARMV4_5_STRB_IP(Rd, Rn) (0xe4c00001 | ((Rd) << 12) | ((Rn) << 16))
253
254 /* Branch (and Link)
255  * Im: Branch target (left-shifted by 2 bits, added to PC)
256  * L: 1: branch and link 0: branch only
257  */
258 #define ARMV4_5_B(Im, L) (0xea000000 | (Im) | ((L) << 24))
259
260 /* Branch and exchange (ARM state)
261  * Rm: register holding branch target address
262  */
263 #define ARMV4_5_BX(Rm) (0xe12fff10 | (Rm))
264
265 /* Move to ARM register from coprocessor
266  * CP: Coprocessor number
267  * op1: Coprocessor opcode
268  * Rd: destination register
269  * CRn: first coprocessor operand
270  * CRm: second coprocessor operand
271  * op2: Second coprocessor opcode
272  */
273 #define ARMV4_5_MRC(CP, op1, Rd, CRn, CRm, op2) (0xee100010 | (CRm) | ((op2) << 5) | ((CP) << 8) | ((Rd) << 12) | ((CRn) << 16) | ((op1) << 21))
274
275 /* Move to coprocessor from ARM register
276  * CP: Coprocessor number
277  * op1: Coprocessor opcode
278  * Rd: destination register
279  * CRn: first coprocessor operand
280  * CRm: second coprocessor operand
281  * op2: Second coprocessor opcode
282  */
283 #define ARMV4_5_MCR(CP, op1, Rd, CRn, CRm, op2) (0xee000010 | (CRm) | ((op2) << 5) | ((CP) << 8) | ((Rd) << 12) | ((CRn) << 16) | ((op1) << 21))
284
285 /* Breakpoint instruction (ARMv5)
286  * Im: 16-bit immediate
287  */
288 #define ARMV5_BKPT(Im) (0xe1200070 | ((Im & 0xfff0) << 8) | (Im & 0xf))
289
290
291 /* Thumb mode instructions
292  */
293
294 /* Store register (Thumb mode)
295  * Rd: source register
296  * Rn: base register
297  */
298 #define ARMV4_5_T_STR(Rd, Rn)   ((0x6000 | (Rd) | ((Rn) << 3)) | ((0x6000 | (Rd) | ((Rn) << 3)) << 16))
299
300 /* Load register (Thumb state)
301  * Rd: destination register
302  * Rn: base register
303  */
304 #define ARMV4_5_T_LDR(Rd, Rn)   ((0x6800 | ((Rn) << 3) | (Rd)) | ((0x6800 | ((Rn) << 3) | (Rd)) << 16))
305
306 /* Load multiple (Thumb state)
307  * Rn: base register
308  * List: for each bit in list: store register
309  */
310 #define ARMV4_5_T_LDMIA(Rn, List) ((0xc800 | ((Rn) << 8) | (List)) | ((0xc800 | ((Rn) << 8) | List) << 16))
311
312 /* Load register with PC relative addressing
313  * Rd: register to load
314  */
315 #define ARMV4_5_T_LDR_PCREL(Rd) ((0x4800 | ((Rd) << 8)) | ((0x4800 | ((Rd) << 8)) << 16))
316
317 /* Move hi register (Thumb mode)
318  * Rd: destination register
319  * Rm: source register
320  */
321 #define ARMV4_5_T_MOV(Rd, Rm)   ((0x4600 | ((Rd) & 0x7) | (((Rd) & 0x8) << 4) | (((Rm) & 0x7) << 3) | (((Rm) & 0x8) << 3)) | ((0x4600 | ((Rd) & 0x7) | (((Rd) & 0x8) << 4) | (((Rm) & 0x7) << 3) | (((Rm) & 0x8) << 3)) << 16))
322
323 /* No operation (Thumb mode)
324  */
325 #define ARMV4_5_T_NOP   (0x46c0 | (0x46c0 << 16))
326
327 /* Move immediate to register (Thumb state)
328  * Rd: destination register
329  * Im: 8-bit immediate value
330  */
331 #define ARMV4_5_T_MOV_IM(Rd, Im)        ((0x2000 | ((Rd) << 8) | (Im)) | ((0x2000 | ((Rd) << 8) | (Im)) << 16))
332
333 /* Branch and Exchange
334  * Rm: register containing branch target
335  */
336 #define ARMV4_5_T_BX(Rm)                ((0x4700 | ((Rm) << 3)) | ((0x4700 | ((Rm) << 3)) << 16))
337
338 /* Branch (Thumb state)
339  * Imm: Branch target
340  */
341 #define ARMV4_5_T_B(Imm)        ((0xe000 | (Imm)) | ((0xe000 | (Imm)) << 16))
342
343 /* Breakpoint instruction (ARMv5) (Thumb state)
344  * Im: 8-bit immediate
345  */
346 #define ARMV5_T_BKPT(Im) ((0xbe00 | Im) | ((0xbe00 | Im) << 16))
347
348 /* build basic mrc/mcr opcode */
349
350 static inline uint32_t mrc_opcode(int cpnum, uint32_t op1, uint32_t op2, uint32_t CRn, uint32_t CRm)
351 {
352         uint32_t t = 0;
353         t|=op1<<21;
354         t|=op2<<5;
355         t|=CRn<<16;
356         t|=CRm<<0;
357         return t;
358 }
359
360 #endif /* ARMV4_5_H */