]> git.sur5r.net Git - openocd/blob - tcl/target/1986ве1Ñ<span class="cntrl">\82</span>.cfg \82.cfg - RSS feed" href="/?p=openocd;a=rss;f=tcl/target/1986%C3%90%C2%B2%C3%90%C2%B51%C3%91%C2%82.cfg" type="application/rss+xml" /> \82.cfg - RSS feed (no merges)" href="/?p=openocd;a=rss;f=tcl/target/1986%C3%90%C2%B2%C3%90%C2%B51%C3%91%C2%82.cfg;opt=--no-merges" type="application/rss+xml" /> \82.cfg - Atom feed" href="/?p=openocd;a=atom;f=tcl/target/1986%C3%90%C2%B2%C3%90%C2%B51%C3%91%C2%82.cfg" type="application/atom+xml" /> \82.cfg - Atom feed (no merges)" href="/?p=openocd;a=atom;f=tcl/target/1986%C3%90%C2%B2%C3%90%C2%B51%C3%91%C2%82.cfg;opt=--no-merges" type="application/atom+xml" />
bcm281xx: Add bcm281xx SoC and bcm28155_ap board
[openocd] / tcl / target / 1986ве1Ñ\82.cfg
1 # 1986ВЕ1Т
2 # http://milandr.ru/index.php?mact=Products,cntnt01,details,0&cntnt01productid=236&cntnt01returnid=68
3
4 if { [info exists CHIPNAME] } {
5    set _CHIPNAME $CHIPNAME
6 } else {
7    set _CHIPNAME 1986ве1т
8 }
9
10 if { [info exists ENDIAN] } {
11    set _ENDIAN $ENDIAN
12 } else {
13    set _ENDIAN little
14 }
15
16 # Work-area is a space in RAM used for flash programming
17 if { [info exists WORKAREASIZE] } {
18    set _WORKAREASIZE $WORKAREASIZE
19 } else {
20    set _WORKAREASIZE 0x4000
21 }
22
23 # JTAG speed should be <= F_CPU/6. F_CPU after reset is 8MHz, so use F_JTAG = 1MHz
24 adapter_khz 1000
25
26 adapter_nsrst_delay 100
27 jtag_ntrst_delay 100
28
29 #jtag scan chain
30 if { [info exists CPUTAPID] } {
31    set _CPUTAPID $CPUTAPID
32 } else {
33    set _CPUTAPID 0x4ba00477
34 }
35 jtag newtap $_CHIPNAME cpu -irlen 4 -ircapture 0x1 -irmask 0xf -expected-id $_CPUTAPID
36
37 set _TARGETNAME $_CHIPNAME.cpu
38 target create $_TARGETNAME cortex_m -endian $_ENDIAN -chain-position $_TARGETNAME
39
40 # use AHB-Lite SRAM for work area
41 $_TARGETNAME configure -work-area-phys 0x20100000 -work-area-size $_WORKAREASIZE -work-area-backup 0
42
43 # can't handle overlapping memory regions
44 if { [info exists IMEMORY] && [string equal $IMEMORY true] } {
45    flash bank ${_CHIPNAME}_info.flash mdr 0x00000000 0x01000 0 0 $_TARGETNAME 1 1 4
46 } else {
47    flash bank $_CHIPNAME.flash mdr 0x00000000 0x20000 0 0 $_TARGETNAME 0 32 4
48 }
49
50 # if srst is not fitted use SYSRESETREQ to
51 # perform a soft reset
52 cortex_m reset_config sysresetreq