]> git.sur5r.net Git - cc65/blobdiff - asminc/pce.inc
Add test showing optimizer failure, OptUnusedLoads removes needed loads
[cc65] / asminc / pce.inc
index 851b2f32a44df70d30157c289e89277d3104037c..8d141e8994eed2e2aba84241684be3e52b613ad6 100644 (file)
@@ -1,88 +1,92 @@
 ;
-; PCE definitions. By Groepaz/Hitmem.
+; PCE definitions. By Groepaz/Hitmen.
 ;
 
-;; FIXME: optimize zeropage usage
-
-CURS_X      = $30
-CURS_Y      = $31
-SCREEN_PTR  = $32       ;2
-CRAM_PTR    = $34       ;2
-CHARCOLOR   = $36
-RVS         = $37
-BGCOLOR     = $38
-tickcount   = $39       ;4
-
-screenrows = (224/8)
-charsperline = 61
-
-CH_HLINE = 7
-CH_VLINE = 7
-
-; huc6270 - Video Display Controller (vdc)
-
-VDC_MAWR = 0 ; Memory Address Write Register
-VDC_MARR = 1 ; Memory Address Read Register
-VDC_VWR  = 2 ; VRAM Write Register
-VDC_VRR  = 3 ; VRAM Read Register
-VDC_CR   = 4 ; Control Register
-VDC_RCR  = 5 ; Raster Counter Register
-VDC_BXR  = 6 ; Background X-Scroll Register
-VDC_BYR  = 7 ; Background Y-Scroll Register
-VDC_MWR  = 8 ; Memory-access Width Register
-VDC_HSR  = 9 ; Horizontal Sync Register (?)
-VDC_HDR  =10 ; Horizontal Display Register (?)
-VDC_VPR  =11 ; (unknown)
-VDC_VDW  =12 ; (unknown use)
-VDC_VCR  =13 ; (unknown use)
-VDC_DCR  =14 ; (DMA) Control Register
-VDC_SOUR =15 ; (DMA) Source Register
-VDC_DESR =16 ; (DMA) Destination Register
-VDC_LENR =17 ; (DMA) Length Register
-VDC_SATB =18 ; Sprite Attribute Table
+; FIXME: Screen dimensions can change according to the selected video mode.
+screenrows      = (224/8)
+charsperline    = 61
+
+CH_HLINE        = 1
+CH_VLINE        = 2
+
+; HuC6270 -- Video Display Controller (VDC)
+
+VDC_MAWR        = 0             ; Memory Address Write Register
+VDC_MARR        = 1             ; Memory Address Read Register
+VDC_VWR         = 2             ; VRAM Write Register
+VDC_VRR         = 2             ; VRAM Read Register
+VDC_UNK03       = 3             ; (unknown)
+VDC_UNK04       = 4             ; (unknown)
+VDC_CR          = 5             ; Control Register
+VDC_RCR         = 6             ; Raster Counter Register
+VDC_BXR         = 7             ; Background X-Scroll Register
+VDC_BYR         = 8             ; Background Y-Scroll Register
+VDC_MWR         = 9             ; Memory-access Width Register
+VDC_HSR         = 10            ; Horizontal Sync Register
+VDC_HDR         = 11            ; Horizontal Display Register
+VDC_VSR         = 12            ; Vertical sync Register
+VDC_VDR         = 13            ; Vertical Display register
+VDC_VCR         = 14            ; Vertical display END position register
+VDC_DCR         = 15            ; (DMA) Control Register
+VDC_SOUR        = 16            ; (DMA) Source Register
+VDC_DESR        = 17            ; (DMA) Destination Register
+VDC_LENR        = 18            ; (DMA) Length Register
+VDC_SATB        = 19            ; Sprite Attribute Table
 
 ; VDC port
-; Note: absolute addressing mode must be used when writing to this port
+; Note:  The zero-page addressing mode is redirected to page $20.
+; We avoid it by using mirror locations that are outside of the zero page.
 
-VDC_CTRL        = $0000
-VDC_DATA_LO     = $0002
-VDC_DATA_HI     = $0003
+VDC_CTRL        := $0200
+VDC_DATA_LO     := $0202
+VDC_DATA_HI     := $0203
 
-; huc6260 - Video Color Encoder (vce)
+; HuC6260 -- Video Color Encoder (VCE)
 
 ; The DAC has a palette of 512 colours.
-; bitmap of the palette data is this: 0000000gggrrrbbb.
-; You can read and write the DAC-registers.
+; The bitmap of that data is 0000000gggrrrbbb (Green, Red, Blue).
+; You can read and write the DAC registers.
 
-VCE         = $0400 ; base
+VCE             := $0400        ; base
 
-VCE_CTRL    = $0400 ; write$00 to reset
-VCE_ADDR_LO = $0402 ; LSB of byte offset into palette
-VCE_ADDR_HI = $0403 ; MSB of byte offset into palette
-VCE_DATA_LO = $0404 ; LSB of 16-bit palette data
-VCE_DATA_HI = $0405 ; MSB of 16-bit palette data
+VCE_CTRL        := $0400        ; write $00 to reset
+VCE_ADDR_LO     := $0402        ; LSB of byte offset into palette
+VCE_ADDR_HI     := $0403        ; MSB of byte offset into palette
+VCE_DATA_LO     := $0404        ; LSB of 16-bit palette data
+VCE_DATA_HI     := $0405        ; MSB of 16-bit palette data
 
-; programmable sound generator (PSG)
+; Programmable Sound Generator (PSG)
 
-PSG             = $0800 ; base
+PSG             := $0800        ; base
 
-; timer
+PSG_CHAN_SELECT := $0800
+PSG_GLOBAL_PAN  := $0801
+PSG_FREQ_LO     := $0802
+PSG_FREQ_HI     := $0803
+PSG_CHAN_CTRL   := $0804
+PSG_CHAN_PAN    := $0805
+PSG_CHAN_DATA   := $0806
+PSG_NOISE       := $0807
+PSG_LFO_FREQ    := $0808
+PSG_LFO_CTRL    := $0809
 
-TIMER           = $0c00 ; base
+; Timer
 
-TIMER_COUNT     = $0c00
-TIMER_CTRL      = $0c01
+TIMER           := $0C00        ; base
 
-JOY_CTRL        = $1000
+TIMER_COUNT     := $0C00
+TIMER_CTRL      := $0C01
 
-IRQ_MASK        = $1402
-IRQ_STATUS      = $1403
+JOY_CTRL        := $1000
 
-CDR_MEM_DISABLE = $1803
-CDR_MEM_ENABLE  = $1807
+IRQ_MASK        := $1402
+IRQ_STATUS      := $1403
 
-; Write VDC register
-.macro VREG arg1,arg2
+CDR_MEM_DISABLE := $1803
+CDR_MEM_ENABLE  := $1807
+
+; Write to a VDC register.
+.macro  VREG    arg1, arg2
         st0     #arg1
         st1     #<(arg2)
         st2     #>(arg2)