]> git.sur5r.net Git - u-boot/blobdiff - board/esd/du440/du440.h
Merge branch 'master' into next
[u-boot] / board / esd / du440 / du440.h
index 83fdac7c63fe85784efc0de32edc5faf1af1e135..37697ec854f985a4cd44d95abe0b387322fa1d59 100644 (file)
 
 #define SDR0_USB0              0x0320     /* USB Control Register */
 
-#define CFG_GPIO0_EP_EEP       (0x80000000 >> 23)       /* GPIO0_23 */
-#define CFG_GPIO1_DCF77                (0x80000000 >> (42-32))  /* GPIO1_42 */
+#define CONFIG_SYS_GPIO0_EP_EEP        (0x80000000 >> 23)       /* GPIO0_23 */
+#define CONFIG_SYS_GPIO1_DCF77         (0x80000000 >> (42-32))  /* GPIO1_42 */
 
-#define CFG_GPIO1_IORSTN       (0x80000000 >> (55-32))  /* GPIO1_55 */
-#define CFG_GPIO1_IORST2N      (0x80000000 >> (47-32))  /* GPIO1_47 */
+#define CONFIG_SYS_GPIO1_IORSTN        (0x80000000 >> (55-32))  /* GPIO1_55 */
+#define CONFIG_SYS_GPIO1_IORST2N       (0x80000000 >> (47-32))  /* GPIO1_47 */
 
-#define CFG_GPIO1_HWVER_MASK   0x000000f0 /* GPIO1_56-59 */
-#define CFG_GPIO1_HWVER_SHIFT  4
-#define CFG_GPIO1_LEDUSR1      0x00000008 /* GPIO1_60 */
-#define CFG_GPIO1_LEDUSR2      0x00000004 /* GPIO1_61 */
-#define CFG_GPIO1_LEDPOST      0x00000002 /* GPIO1_62 */
-#define CFG_GPIO1_LEDDU                0x00000001 /* GPIO1_63 */
+#define CONFIG_SYS_GPIO1_HWVER_MASK    0x000000f0 /* GPIO1_56-59 */
+#define CONFIG_SYS_GPIO1_HWVER_SHIFT   4
+#define CONFIG_SYS_GPIO1_LEDUSR1       0x00000008 /* GPIO1_60 */
+#define CONFIG_SYS_GPIO1_LEDUSR2       0x00000004 /* GPIO1_61 */
+#define CONFIG_SYS_GPIO1_LEDPOST       0x00000002 /* GPIO1_62 */
+#define CONFIG_SYS_GPIO1_LEDDU         0x00000001 /* GPIO1_63 */
 
 #define CPLD_VERSION_MASK      0x0f
 #define PWR_INT_FLAG           0x80
 #define PWR_RDY                        0x10
 
 #define CPLD_IRQ               (32+30)
-
-#define PCI_VENDOR_ID_ESDGMBH  0x12fe
-#define PCI_DEVICE_ID_DU440    0x0444