]> git.sur5r.net Git - u-boot/blobdiff - board/zeus/zeus.c
ppc/85xx: 32bit DDR changes for P1020/P1011
[u-boot] / board / zeus / zeus.c
index 974bdf29c15a067af255db1299d5ac4e4983701a..fc9dfa02c013ac717b36dfacef1d6b7709859f76 100644 (file)
@@ -61,7 +61,7 @@ int board_early_init_f(void)
        /*
         * Configure CPC0_PCI to enable PerWE as output
         */
-       mtdcr(cpc0_pci, CPC0_PCI_SPE);
+       mtdcr(CPC0_PCI, CPC0_PCI_SPE);
 
        return 0;
 }
@@ -107,7 +107,7 @@ int misc_init_r(void)
        /* Re-do sizing to get full correct info */
 
        /* adjust flash start and offset */
-       mfebc(pb0cr, pbcr);
+       mfebc(PB0CR, pbcr);
        switch (gd->bd->bi_flashsize) {
        case 1 << 20:
                size_val = 0;
@@ -135,7 +135,7 @@ int misc_init_r(void)
                break;
        }
        pbcr = (pbcr & 0x0001ffff) | gd->bd->bi_flashstart | (size_val << 17);
-       mtebc(pb0cr, pbcr);
+       mtebc(PB0CR, pbcr);
 
        /*
         * Re-check to get correct base address
@@ -327,8 +327,8 @@ int do_set_default(cmd_tbl_t *cmdtp, int flag, int argc, char *argv[])
 
 U_BOOT_CMD(
        setdef, 4,      1,      do_set_default,
-       "setdef  - write board-specific values to EEPROM (ethaddr...)\n",
-       "ethaddr eth1addr serial#\n    - write board-specific values to EEPROM\n"
+       "write board-specific values to EEPROM (ethaddr...)",
+       "ethaddr eth1addr serial#\n    - write board-specific values to EEPROM"
        );
 
 static inline int sw_reset_pressed(void)
@@ -418,8 +418,8 @@ int do_chkreset(cmd_tbl_t* cmdtp, int flag, int argc, char* argv[])
 
 U_BOOT_CMD (
        chkreset, 1, 1, do_chkreset,
-       "chkreset- Check for status of SW-reset button and act accordingly\n",
-       NULL
+       "Check for status of SW-reset button and act accordingly",
+       ""
 );
 
 #if defined(CONFIG_POST)