]> git.sur5r.net Git - u-boot/blobdiff - include/asm-arm/arch-mx31/mx31-regs.h
ARM: add an "eet" variant of the imx31_phycore board
[u-boot] / include / asm-arm / arch-mx31 / mx31-regs.h
index 3cdaa024787f6c74edfa855327a362ee0bde2fd4..a8a05c873de2dbe9cea449ac557e4c4eea6353f6 100644 (file)
 #define MUX_CTL_CSPI2_SS0      0x85
 #define MUX_CTL_CSPI2_SS1      0x86
 #define MUX_CTL_CSPI2_SS2      0x87
+#define MUX_CTL_CSPI1_SS2      0x88
+#define MUX_CTL_CSPI1_SCLK     0x89
+#define MUX_CTL_CSPI1_SPI_RDY  0x8a
 #define MUX_CTL_CSPI2_MOSI     0x8b
+#define MUX_CTL_CSPI1_MOSI     0x8c
+#define MUX_CTL_CSPI1_MISO     0x8d
+#define MUX_CTL_CSPI1_SS0      0x8e
+#define MUX_CTL_CSPI1_SS1      0x8f
 
 /*
  * Helper macros for the MUX_[contact name]__[pin function] macros
        IOMUX_MODE(MUX_CTL_CSPI2_SPI_RDY, MUX_CTL_FUNC)
 #define MUX_CSPI2_SCLK__CSPI2_CLK IOMUX_MODE(MUX_CTL_CSPI2_SCLK, MUX_CTL_FUNC)
 
+#define MUX_CSPI1_SS0__CSPI1_SS0_B IOMUX_MODE(MUX_CTL_CSPI1_SS0, MUX_CTL_FUNC)
+#define MUX_CSPI1_SS1__CSPI1_SS1_B IOMUX_MODE(MUX_CTL_CSPI1_SS1, MUX_CTL_FUNC)
+#define MUX_CSPI1_SS2__CSPI1_SS2_B IOMUX_MODE(MUX_CTL_CSPI1_SS2, MUX_CTL_FUNC)
+#define MUX_CSPI1_MOSI__CSPI1_MOSI IOMUX_MODE(MUX_CTL_CSPI1_MOSI, MUX_CTL_FUNC)
+#define MUX_CSPI1_MISO__CSPI1_MISO IOMUX_MODE(MUX_CTL_CSPI1_MISO, MUX_CTL_FUNC)
+#define MUX_CSPI1_SPI_RDY__CSPI1_DATAREADY_B \
+       IOMUX_MODE(MUX_CTL_CSPI1_SPI_RDY, MUX_CTL_FUNC)
+#define MUX_CSPI1_SCLK__CSPI1_CLK IOMUX_MODE(MUX_CTL_CSPI1_SCLK, MUX_CTL_FUNC)
+
 #define MUX_CSPI2_MOSI__I2C2_SCL IOMUX_MODE(MUX_CTL_CSPI2_MOSI, MUX_CTL_ALT1)
 #define MUX_CSPI2_MISO__I2C2_SDA IOMUX_MODE(MUX_CTL_CSPI2_MISO, MUX_CTL_ALT1)