]> git.sur5r.net Git - u-boot/blobdiff - include/asm-m68k/m5249.h
Replace "#include <asm-$ARCH/$FILE>" with "#include <asm/$FILE>"
[u-boot] / include / asm-m68k / m5249.h
index 5ed3cbc056a7911cdc2d8bf673014f37f0712552..fa0cb14dae205f12673710b9d973ce65ccd39295 100644 (file)
 /*
  * useful definitions for reading/writing MBAR offset memory
  */
-#define mbar_readLong(x)       *((volatile unsigned long *) (CFG_MBAR + x))
-#define mbar_writeLong(x,y)    *((volatile unsigned long *) (CFG_MBAR + x)) = y
-#define mbar_writeShort(x,y)   *((volatile unsigned short *) (CFG_MBAR + x)) = y
-#define mbar_writeByte(x,y)    *((volatile unsigned char *) (CFG_MBAR + x)) = y
-#define mbar2_readLong(x)      *((volatile unsigned long *) (CFG_MBAR2 + x))
-#define mbar2_writeLong(x,y)   *((volatile unsigned long *) (CFG_MBAR2 + x)) = y
-#define mbar2_writeShort(x,y)  *((volatile unsigned short *) (CFG_MBAR2 + x)) = y
-#define mbar2_writeByte(x,y)   *((volatile unsigned char *) (CFG_MBAR2 + x)) = y
+#define mbar_readLong(x)       *((volatile unsigned long *) (CONFIG_SYS_MBAR + x))
+#define mbar_writeLong(x,y)    *((volatile unsigned long *) (CONFIG_SYS_MBAR + x)) = y
+#define mbar_writeShort(x,y)   *((volatile unsigned short *) (CONFIG_SYS_MBAR + x)) = y
+#define mbar_writeByte(x,y)    *((volatile unsigned char *) (CONFIG_SYS_MBAR + x)) = y
+#define mbar2_readLong(x)      *((volatile unsigned long *) (CONFIG_SYS_MBAR2 + x))
+#define mbar2_writeLong(x,y)   *((volatile unsigned long *) (CONFIG_SYS_MBAR2 + x)) = y
+#define mbar2_writeShort(x,y)  *((volatile unsigned short *) (CONFIG_SYS_MBAR2 + x)) = y
+#define mbar2_writeByte(x,y)   *((volatile unsigned char *) (CONFIG_SYS_MBAR2 + x)) = y
 
 /*
  * Size of internal RAM
@@ -58,7 +58,7 @@
 #define        MCFSIM_SYPCR            0x01    /* System Protection reg (r/w) */
 #define        MCFSIM_SWIVR            0x02    /* SW Watchdog intr reg (r/w) */
 #define        MCFSIM_SWSR             0x03    /* SW Watchdog service (r/w) */
-#define MCFSIM_MPARK           0x0c    /* Bus master park register (r/w) */
+#define MCFSIM_MPARK           0x0c    /* Bus master park register (r/w) */
 
 #define        MCFSIM_SIMR             0x00    /* SIM Config reg (r/w) */
 #define        MCFSIM_ICR0             0x4c    /* Intr Ctrl reg 0 (r/w) */
 #define MCFSIM_IPR             0x40    /* Interrupt Pend reg (r/w) */
 #define MCFSIM_IMR             0x44    /* Interrupt Mask reg (r/w) */
 
-#define MCFSIM_CSAR0           0x80    /* CS 0 Address 0 reg (r/w) */
-#define MCFSIM_CSMR0           0x84    /* CS 0 Mask 0 reg (r/w) */
-#define MCFSIM_CSCR0           0x8a    /* CS 0 Control reg (r/w) */
-#define MCFSIM_CSAR1           0x8c    /* CS 1 Address reg (r/w) */
-#define MCFSIM_CSMR1           0x90    /* CS 1 Mask reg (r/w) */
-#define MCFSIM_CSCR1           0x96    /* CS 1 Control reg (r/w) */
-#define MCFSIM_CSAR2           0x98    /* CS 2 Address reg (r/w) */
-#define MCFSIM_CSMR2           0x9c    /* CS 2 Mask reg (r/w) */
-#define MCFSIM_CSCR2           0xa2    /* CS 2 Control reg (r/w) */
-#define MCFSIM_CSAR3           0xa4    /* CS 3 Address reg (r/w) */
-#define MCFSIM_CSMR3           0xa8    /* CS 3 Mask reg (r/w) */
-#define MCFSIM_CSCR3           0xae    /* CS 3 Control reg (r/w) */
-
 #define MCFSIM_DCR             0x100   /* DRAM Control reg (r/w) */
 #define MCFSIM_DACR0           0x108   /* DRAM 0 Addr and Ctrl (r/w) */
 #define MCFSIM_DMR0            0x10c   /* DRAM 0 Mask reg (r/w) */