]> git.sur5r.net Git - openocd/blobdiff - src/target/arm926ejs.h
target: Add 64-bit target address support
[openocd] / src / target / arm926ejs.h
index ba5fcc13480288df55d34ef05df7b349b1130802..d4fd0cb6ebf9227c196d3ac8ddd0e02286a9cc56 100644 (file)
  *   GNU General Public License for more details.                          *
  *                                                                         *
  *   You should have received a copy of the GNU General Public License     *
- *   along with this program; if not, write to the                         *
- *   Free Software Foundation, Inc.,                                       *
- *   59 Temple Place - Suite 330, Boston, MA  02111-1307, USA.             *
+ *   along with this program.  If not, see <http://www.gnu.org/licenses/>. *
  ***************************************************************************/
-#ifndef ARM926EJS_H
-#define ARM926EJS_H
 
-#include "target.h"
-#include "register.h"
-#include "embeddedice.h"
-#include "arm_jtag.h"
+#ifndef OPENOCD_TARGET_ARM926EJS_H
+#define OPENOCD_TARGET_ARM926EJS_H
+
 #include "arm9tdmi.h"
 #include "armv4_5_mmu.h"
-#include "armv4_5_cache.h"
 
 #define        ARM926EJS_COMMON_MAGIC 0xa926a926
 
-typedef struct arm926ejs_common_s
+struct arm926ejs_common {
+       struct arm7_9_common arm7_9_common;
+       uint32_t common_magic;
+       struct armv4_5_mmu_common armv4_5_mmu;
+       int (*read_cp15)(struct target *target, uint32_t op1, uint32_t op2,
+                       uint32_t CRn, uint32_t CRm, uint32_t *value);
+       int (*write_cp15)(struct target *target, uint32_t op1, uint32_t op2,
+                       uint32_t CRn, uint32_t CRm, uint32_t value);
+       uint32_t cp15_control_reg;
+       uint32_t d_fsr;
+       uint32_t i_fsr;
+       uint32_t d_far;
+};
+
+static inline struct arm926ejs_common *target_to_arm926(struct target *target)
 {
-       u32 common_magic;
-       armv4_5_mmu_common_t armv4_5_mmu;
-       arm9tdmi_common_t arm9tdmi_common;
-       int (*read_cp15)(target_t *target, u32 op1, u32 op2, u32 CRn, u32 CRm, u32 *value);
-       int (*write_cp15)(target_t *target, u32 op1, u32 op2, u32 CRn, u32 CRm, u32 value);
-       u32 cp15_control_reg;
-       u32 d_fsr;
-       u32 i_fsr;
-       u32 d_far;
-} arm926ejs_common_t;
-
-extern int arm926ejs_init_arch_info(target_t *target, arm926ejs_common_t *arm926ejs, jtag_tap_t *tap);
-extern int arm926ejs_register_commands(struct command_context_s *cmd_ctx); 
-extern int arm926ejs_arch_state(struct target_s *target); 
-extern int arm926ejs_write_memory(struct target_s *target, u32 address, u32 size, u32 count, u8 *buffer); 
-extern int arm926ejs_soft_reset_halt(struct target_s *target);
-
-#endif /* ARM926EJS_H */
+       return container_of(target->arch_info, struct arm926ejs_common, arm7_9_common.arm);
+}
+
+int arm926ejs_init_arch_info(struct target *target,
+               struct arm926ejs_common *arm926ejs, struct jtag_tap *tap);
+int arm926ejs_arch_state(struct target *target);
+int arm926ejs_write_memory(struct target *target,
+               target_addr_t address, uint32_t size, uint32_t count, const uint8_t *buffer);
+int arm926ejs_soft_reset_halt(struct target *target);
+
+extern const struct command_registration arm926ejs_command_handlers[];
+
+#endif /* OPENOCD_TARGET_ARM926EJS_H */