]> git.sur5r.net Git - u-boot/commitdiff
omap3: bug fix for NOR boot support
authorPenda Naveen Kumar <pnaveen@ti.com>
Thu, 30 Jul 2009 18:36:36 +0000 (00:06 +0530)
committerWolfgang Denk <wd@denx.de>
Sat, 8 Aug 2009 09:59:40 +0000 (11:59 +0200)
This patch provides bug fix, when omap3 uses nor boot.

Signed-off-by: Penda Naveen Kumar<pnaveen@ti.com>
Acked-by: Dirk Behme <dirk.behme@googlemail.com>
cpu/arm_cortexa8/omap3/lowlevel_init.S

index cf1f927cffd620de1bde3fa8ea7b3276c05bd746..73063ec8e66173956190551d87d8015fa0723f1d 100644 (file)
@@ -135,19 +135,19 @@ _go_to_speed: .word go_to_speed
 /* these constants need to be close for PIC code */
 /* The Nor has to be in the Flash Base CS0 for this condition to happen */
 flash_cfg1_addr:
-       .word (GPMC_CONFIG_CS0 + GPMC_CONFIG1)
+       .word (GPMC_CONFIG_CS0_BASE + GPMC_CONFIG1)
 flash_cfg3_addr:
-       .word (GPMC_CONFIG_CS0 + GPMC_CONFIG3)
+       .word (GPMC_CONFIG_CS0_BASE + GPMC_CONFIG3)
 flash_cfg3_val:
        .word STNOR_GPMC_CONFIG3
 flash_cfg4_addr:
-       .word (GPMC_CONFIG_CS0 + GPMC_CONFIG4)
+       .word (GPMC_CONFIG_CS0_BASE + GPMC_CONFIG4)
 flash_cfg4_val:
        .word STNOR_GPMC_CONFIG4
 flash_cfg5_val:
        .word STNOR_GPMC_CONFIG5
 flash_cfg5_addr:
-       .word (GPMC_CONFIG_CS0 + GPMC_CONFIG5)
+       .word (GPMC_CONFIG_CS0_BASE + GPMC_CONFIG5)
 pll_ctl_add:
        .word CM_CLKEN_PLL
 pll_div_add1: