]> git.sur5r.net Git - u-boot/commitdiff
Remove nowhere used symbol CONFIG_SYS_CLKS_IN_HZ
authorLadislav Michl <ladis@linux-mips.org>
Mon, 23 Mar 2009 16:46:27 +0000 (17:46 +0100)
committerJean-Christophe PLAGNIOL-VILLARD <plagnioj@jcrosoft.com>
Sun, 29 Mar 2009 14:04:51 +0000 (16:04 +0200)
Signed-off-by: Ladislav Michl <ladis@linux-mips.org>
79 files changed:
include/configs/ADNPESC1.h
include/configs/B2.h
include/configs/DK1C20.h
include/configs/DK1S10.h
include/configs/EXBITGEN.h
include/configs/SMN42.h
include/configs/SX1.h
include/configs/VCMA9.h
include/configs/W7OLMC.h
include/configs/W7OLMG.h
include/configs/actux1.h
include/configs/actux2.h
include/configs/actux3.h
include/configs/actux4.h
include/configs/apollon.h
include/configs/armadillo.h
include/configs/assabet.h
include/configs/cerf250.h
include/configs/cm4008.h
include/configs/cm41xx.h
include/configs/cradle.h
include/configs/csb226.h
include/configs/csb272.h
include/configs/csb472.h
include/configs/delta.h
include/configs/dnp1110.h
include/configs/eNET.h
include/configs/ep7312.h
include/configs/evb4510.h
include/configs/gcplus.h
include/configs/hymod.h
include/configs/impa7.h
include/configs/innokom.h
include/configs/integratorap.h
include/configs/integratorcp.h
include/configs/ixdp425.h
include/configs/ixdpg425.h
include/configs/lart.h
include/configs/logodl.h
include/configs/lpc2292sodimm.h
include/configs/lpd7a400.h
include/configs/lpd7a404.h
include/configs/lubbock.h
include/configs/modnet50.h
include/configs/mx1ads.h
include/configs/mx1fs2.h
include/configs/netstar.h
include/configs/nmdk8815.h
include/configs/ns9750dev.h
include/configs/omap1510inn.h
include/configs/omap1610h2.h
include/configs/omap1610inn.h
include/configs/omap2420h4.h
include/configs/omap3_beagle.h
include/configs/omap3_evm.h
include/configs/omap3_overo.h
include/configs/omap3_pandora.h
include/configs/omap3_zoom1.h
include/configs/omap5912osk.h
include/configs/omap730p2.h
include/configs/pdnb3.h
include/configs/pleb2.h
include/configs/pxa255_idp.h
include/configs/sbc2410x.h
include/configs/sc520_cdp.h
include/configs/sc520_spunk.h
include/configs/scb9328.h
include/configs/shannon.h
include/configs/smdk2400.h
include/configs/smdk2410.h
include/configs/trab.h
include/configs/trizepsiv.h
include/configs/versatile.h
include/configs/voiceblue.h
include/configs/wepep250.h
include/configs/xaeniax.h
include/configs/xm250.h
include/configs/xsengine.h
include/configs/zylonite.h

index 0977bee35d859a6fae0e5860a006bd91f5d0a481..b8afc172c51f88ddc6ae77c26561b903bf03dcc1 100644 (file)
@@ -44,7 +44,6 @@
 #define        CONFIG_ADNPESC1         1               /* SSV ADNP/ESC1 board  */
 #define CONFIG_SYS_CLK_FREQ    CONFIG_SYS_NIOS_CPU_CLK/* 50 MHz core clock     */
 #define        CONFIG_SYS_HZ                   1000            /* 1 msec time tick     */
-#undef  CONFIG_SYS_CLKS_IN_HZ
 #define        CONFIG_BOARD_EARLY_INIT_F 1     /* enable early board-spec. init*/
 
 /*------------------------------------------------------------------------
index c77ea1fc471e46997491100fe131e47a5ac93d41..340b847b9183fe5f89a2ac7e14167f819b5c7ad4 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x0C400000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0x0C800000      /* 4 ... 8 MB in DRAM   */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define        CONFIG_SYS_LOAD_ADDR            0x0c700000      /* default load address */
 
 #define        CONFIG_SYS_HZ                           1000            /* 1 kHz */
index db9c17df91372849c32d6ee81cd221cfc0d376fc..45ff2f7dbc8f61c09a0329159cc03bd4d8674752 100644 (file)
@@ -50,7 +50,6 @@
 #define        CONFIG_DK1C20           1               /* Cyclone DK-1C20 board*/
 #define CONFIG_SYS_CLK_FREQ    CONFIG_SYS_NIOS_CPU_CLK/* 50 MHz core clock     */
 #define        CONFIG_SYS_HZ                   1000            /* 1 msec time tick     */
-#undef  CONFIG_SYS_CLKS_IN_HZ
 #define        CONFIG_BOARD_EARLY_INIT_F 1     /* enable early board-spec. init*/
 
 /*------------------------------------------------------------------------
index 3bd270cdf2871ec3c8fe90c3e5a67ca931c42cd7..ae567a32b322950b1b0b47bc8da0d7641f373453 100644 (file)
@@ -48,7 +48,6 @@
 #define        CONFIG_DK1S10           1               /* Stratix DK-1S10 board*/
 #define CONFIG_SYS_CLK_FREQ    CONFIG_SYS_NIOS_CPU_CLK/* 50 MHz core clock     */
 #define        CONFIG_SYS_HZ                   1000            /* 1 msec time tick     */
-#undef  CONFIG_SYS_CLKS_IN_HZ
 #define        CONFIG_BOARD_EARLY_INIT_F 1     /* enable early board-spec. init*/
 
 /*------------------------------------------------------------------------
index 1dd6e573d2f7a929815f85542f96f3de1307f71b..4729464f21ecb464aae6405d5cac066d8dca80ec 100644 (file)
        { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400,     \
         57600, 115200, 230400, 460800, 921600 }
 
-#define CONFIG_SYS_CLKS_IN_HZ          1       /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           0x100000        /* default load address */
 #define CONFIG_SYS_EXTBDINFO           1       /* To use extended board_into (bd_t) */
 
index 45e6a58d990367fa8013a535bf8e9d78895d1b15..d6f41f926d3bc5cfdc811a11b64f7d48a4ca37f8 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x81800000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0x83000000      /* 24 MB in SRAM        */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 #define        CONFIG_SYS_LOAD_ADDR            0x81000000      /* default load address */
                                                /* for uClinux img is here*/
 
index 78c5152e6fd488823fcac5e7d3e57e8d4da10f58..ebc82360617bfc83a73b07e4ee2da1d6088c0d35 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x10000000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0x12000000      /* 32 MB in DRAM        */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           0x10000000      /* default load address */
 
 /* The 1510 has 3 timers, they can be driven by the RefClk (12Mhz) or by DPLL1.
index d9bcf6b7ae6a214094cb0ff2d295e6a27f79c8f4..8550223d4dbbf5c7204594607fe8451928560bce 100644 (file)
 #define CONFIG_SYS_ALT_MEMTEST
 #define        CONFIG_SYS_LOAD_ADDR            0x30800000      /* default load address */
 
-
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 /* we configure PWM Timer 4 to 1us ~ 1MHz */
 /*#define      CONFIG_SYS_HZ                   1000000 */
 #define        CONFIG_SYS_HZ                   1562500
index 51d0a0a6ace23091440a7f660f09814272a00d71..ceef76eeaf67ed3d054b546d51df24db2a6a4b4d 100644 (file)
 /* The following table includes the supported baudrates */
 #define CONFIG_SYS_BAUDRATE_TABLE      {9600}
 
-#define CONFIG_SYS_CLKS_IN_HZ          1               /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           0x100000        /* default load address         */
 #define CONFIG_SYS_EXTBDINFO           1               /* use extended board_info (bd_t) */
 
index ca1a9d4a77bb79e0a630ecd3ea56a0efaf4d9aa1..11e063010b09dfa43136d0142a52ebf1a0b34332 100644 (file)
 /* The following table includes the supported baudrates */
 #define CONFIG_SYS_BAUDRATE_TABLE      {9600}
 
-#define CONFIG_SYS_CLKS_IN_HZ          1               /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           0x100000        /* default load address         */
 #define CONFIG_SYS_EXTBDINFO           1               /* use extended board_info (bd_t) */
 
index adbc39951c4ca021ca88e2d3b23675fb2b434316..91f6ff03f971b87aa8f9233f18dac3ab51b1adba 100644 (file)
@@ -95,8 +95,6 @@
 #define CONFIG_SYS_MEMTEST_START               0x00400000
 #define CONFIG_SYS_MEMTEST_END                 0x00800000
 
-/* everything, incl board info, in Hz */
-#undef  CONFIG_SYS_CLKS_IN_HZ
 /* spec says 66.666 MHz, but it appears to be 33 */
 #define CONFIG_SYS_HZ                          3333333
 
index 4c579ebe2f78977c5502cb2f1143157ba80b0c03..b9369383593c61dc28c1224ab9e50acd26e47ef2 100644 (file)
@@ -86,8 +86,6 @@
 #define CONFIG_SYS_MEMTEST_START               0x00400000
 #define CONFIG_SYS_MEMTEST_END                 0x00800000
 
-/* everything, incl board info, in Hz */
-#undef  CONFIG_SYS_CLKS_IN_HZ
 /* spec says 66.666 MHz, but it appears to be 33 */
 #define CONFIG_SYS_HZ                          3333333
 
index 694f52254a2f583e1b383f2f1f52d9ea1147fd27..f5ee8991023d3d4b0e8b9720149efb43c2960f4b 100644 (file)
@@ -84,8 +84,6 @@
 #define CONFIG_SYS_MEMTEST_START               0x00400000
 #define CONFIG_SYS_MEMTEST_END                 0x00800000
 
-/* everything, incl board info, in Hz */
-#undef  CONFIG_SYS_CLKS_IN_HZ
 /* spec says 66.666 MHz, but it appears to be 33 */
 #define CONFIG_SYS_HZ                          3333333
 
index cdc995672572cc1186677f59d93e7ab201552330..8d70a268ce54d38952b4a02e8f349ff40e167ee3 100644 (file)
@@ -83,8 +83,6 @@
 #define CONFIG_SYS_MEMTEST_START               0x00400000
 #define CONFIG_SYS_MEMTEST_END                 0x00800000
 
-/* everything, incl board info, in Hz */
-#undef  CONFIG_SYS_CLKS_IN_HZ
 /* spec says 66.666 MHz, but it appears to be 33 */
 #define CONFIG_SYS_HZ                          3333333
 
index f83dd9c2434e04a671f907f20066efe1cffcfc32..97c8806e290e2c4ef8e16f8193ca54c73d0656ed 100644 (file)
 #define        CONFIG_SYS_MEMTEST_START        (OMAP2420_SDRC_CS0)
 #define        CONFIG_SYS_MEMTEST_END          (OMAP2420_SDRC_CS0+SZ_31M)
 
-#undef CONFIG_SYS_CLKS_IN_HZ   /* everything, incl board info, in Hz */
 /* default load address */
 #define        CONFIG_SYS_LOAD_ADDR    (OMAP2420_SDRC_CS0)
 
index 5a4ceaf69f586b39fc92e073a9d1a1be0b69e994..ef6ce229cd09278580bca4dba344306d70aefbc3 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0xc0400000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0xc0800000      /* 4 ... 8 MB in DRAM   */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define        CONFIG_SYS_LOAD_ADDR            0x00040000      /* default load address for armadillo: kernel img is here*/
 
 #define        CONFIG_SYS_HZ                   2000            /* decrementer freq: 2 kHz */
index 024fa207e2cb28439837c0d2dad5512266546f0c..4da68b3e7045e850f6b9f1876cf6ea260c09e1ca 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0xc0400000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0xc0800000      /* 4 ... 8 MB in DRAM   */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ
-
 #define CONFIG_SYS_LOAD_ADDR           0xc0000000      /* default load address */
 
 #define CONFIG_SYS_HZ                  3686400 /* incrementer freq: 3.6864 MHz */
index f19374e30cb336c5a625f79502888859916dd365..751e03c13f9eb4e1407ab7ad9472b70c6ce33bf3 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0xa0400000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0xa0800000      /* 4 ... 8 MB in DRAM   */
 
-#undef CONFIG_SYS_CLKS_IN_HZ
-
 #define CONFIG_SYS_LOAD_ADDR           0xa2000000      /* default load address */
 
 #define CONFIG_SYS_HZ                  1000
index ce36a242614d818dc2dff21b6c97a6bb84c8d9c7..124fad7b35afcf56c3ec81eac3b46f8d1b9ca1c4 100644 (file)
@@ -93,8 +93,6 @@
 #define CONFIG_SYS_MEMTEST_START       0x00800000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0x01000000      /* 16 MB in DRAM        */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           0x00008000      /* default load address */
 
 #define CONFIG_SYS_HZ                  (1000)          /* 1ms resolution ticks */
index 02cb1efd0fe3857fe9ffa06706cb073d42a276cf..5c255ce39a5a6f3c14dbe5f9f7b7c2807a974861 100644 (file)
@@ -93,8 +93,6 @@
 #define CONFIG_SYS_MEMTEST_START       0x00800000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0x01000000      /* 16 MB in DRAM        */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           0x00008000      /* default load address */
 
 #define CONFIG_SYS_HZ                  (1000)          /* 1ms resolution ticks */
index 5131175045fb98aaa2fb5b179d2188ab29353d29..850d93b03e128685dc2cacc3ca120aa03c0a9f49 100644 (file)
@@ -99,8 +99,6 @@
 #define CONFIG_SYS_MEMTEST_START       0xa0400000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0xa0800000      /* 4 ... 8 MB in DRAM   */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           0xa2000000      /* default load address */
 
 #define CONFIG_SYS_HZ                  1000
index d65c14a672a1fa2213c85feb007eeae53d144ddf..d9f85f01eeccaf69b00c639f8623a3406532b1b3 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0xa0400000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0xa0800000      /* 4 ... 8 MB in DRAM   */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           0xa3000000      /* default load address */
                                                /* RS: where is this documented? */
                                                /* RS: is this where U-Boot is  */
index 5d3b09aa3c2df06e6d55796231acb999d96095cc..204aea0e825676aa6af9541a993d72a18616a521 100644 (file)
 #define CONFIG_SYS_MEMTEST_END         0x0C00000 /* 4 ... 12 MB in DRAM */
 
 #define        CONFIG_SYS_HZ                   1000    /* decrementer freq: 1 ms ticks */
-#define CONFIG_SYS_CLKS_IN_HZ          1       /* everything, incl board info, in Hz */
 #define CONFIG_SYS_EXTBDINFO           1       /* To use extended board_info (bd_t) */
 #define CONFIG_SYS_LOAD_ADDR           0x100000 /* default load address */
 
index a33efde9fe2fff07244efc90ddf5b9ef01ba52cd..9b3a11c1ac881187a96089eda0ed74f8fce64b62 100644 (file)
 #define CONFIG_SYS_MEMTEST_END         0x0C00000 /* 4 ... 12 MB in DRAM */
 
 #define        CONFIG_SYS_HZ                   1000    /* decrementer freq: 1 ms ticks */
-#define CONFIG_SYS_CLKS_IN_HZ          1       /* everything, incl board info, in Hz */
 #define CONFIG_SYS_EXTBDINFO           1       /* To use extended board_info (bd_t) */
 #define CONFIG_SYS_LOAD_ADDR           0x100000 /* default load address */
 
index 001b48a7e7d2936567787a5f25bee885da48d848..f5508b7740096a340e5479d447759df3cd90fc07 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x80400000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0x80800000      /* 4 ... 8 MB in DRAM   */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR   (CONFIG_SYS_DRAM_BASE + 0x8000) /* default load address */
 
 #define CONFIG_SYS_HZ                  1000
index e329fd3a0258590da37270fbd7aa12706e897948..3f658a7b4ac27381be99d79abd8876b3c41a6d90 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0xc0400000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0xc0800000      /* 4 ... 8 MB in DRAM   */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define        CONFIG_SYS_LOAD_ADDR            0xc0200000      /* default load address */
 
 #define        CONFIG_SYS_HZ                   3686400         /* incrementer freq: 3.6864 MHz */
index 84e1aefe1f873f53b8a5fda54e9ff403601f80d2..f7e6608baa63ddda59110d94f545ac15bab4c27e 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x00100000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0x01000000      /* 1 ... 16 MB in DRAM  */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define        CONFIG_SYS_LOAD_ADDR            0x100000        /* default load address */
 
 #define        CONFIG_SYS_HZ                   1024            /* incrementer freq: 1kHz */
index 322a3ca41ac478a25079b97715273dc9cc0ba7b6..d12b13f07a25b4054f9e6d032ed8d7e0f222988c 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0xc0400000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0xc0800000      /* 4 ... 8 MB in DRAM   */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define        CONFIG_SYS_LOAD_ADDR            0xc0500000      /* default load address */
 
 #define        CONFIG_SYS_HZ                   2000            /* decrementer freq: 2 kHz */
index cbaae62059c92b0cba315892cca4540604bcfe51..ffc9408bc8288a957d566a1bb28e92b376dc1b38 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x00000000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0x00780000      /* 4 ... 8 MB in DRAM   */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           0x00000000      /* default load address */
 
 #define CONFIG_SYS_SYS_CLK_FREQ        50000000        /* CPU freq: 50 MHz */
index c0b3ab91e433c74cdb9263419100b9b0bffe5ce8..81ee05ffaad67982d1f243b28fa6a54b542a2ce9 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0xc0400000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0xc0800000      /* 4 ... 8 MB in DRAM   */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define        CONFIG_SYS_LOAD_ADDR            0xc0000000      /* default load address */
 
 #define        CONFIG_SYS_HZ                   3686400         /* incrementer freq: 3.6864 MHz */
index 2dacfb6e074b0a7d615b7ee12ed56a4519d61fe3..284672b338f88314368c2347ba353668d81b4c7a 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x00400000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0x03c00000      /* 4 ... 60 MB in DRAM  */
 
-#define CONFIG_SYS_CLKS_IN_HZ          1       /* everything, incl board info, in Hz */
-
 #define        CONFIG_SYS_LOAD_ADDR            0x100000        /* default load address */
 
 #define        CONFIG_SYS_HZ           1000            /* decrementer freq: 1 ms ticks */
index a3d023f630f41fe4eb2eb1e2c831b1523eba6382..efd4214d910dd36d9c2af3c5166a169d7fe66944 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0xc0400000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0xc0800000      /* 4 ... 8 MB in DRAM   */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define        CONFIG_SYS_LOAD_ADDR            0xc1000000      /* default load address */
 
 #define        CONFIG_SYS_HZ                   2000            /* decrementer freq: 2 kHz */
index 043ae2f364a270f49e91cff3a880856f8aca08b2..895998adf4c685cc84b00f5dc4e3e579c7100bfc 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0xa0400000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0xa0800000      /* 4 ... 8 MB in DRAM   */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           0xa3000000      /* load kernel to this address   */
 
 #define CONFIG_SYS_HZ                  1000
index 6ce3b4dc014ed2063677d9fb9e618a1eb9441ec1..9231e640392cfde3b84531e412d6551efa44ce67 100644 (file)
 #define CONFIG_SYS_MAXARGS     16              /* max number of command args   */
 #define CONFIG_SYS_BARGSIZE    CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
 #define CONFIG_SYS_LOAD_ADDR   0x7fc0  /* default load address */
 
 /*-----------------------------------------------------------------------
index 5b4747a575becce9239eed862e998857d58f2f86..b4219d03e12676d90ddf81fff191c7b1425c1b87 100644 (file)
@@ -121,7 +121,6 @@ SIB at Block62 End Block62 address 0x24f80000
 #define CONFIG_SYS_MAXARGS     16                      /* max number of command args */
 #define CONFIG_SYS_BARGSIZE    CONFIG_SYS_CBSIZE               /* Boot Argument Buffer Size*/
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
 #define CONFIG_SYS_LOAD_ADDR   0x7fc0  /* default load address */
 
 /*-----------------------------------------------------------------------
index 70f39873655b647d8baac79cbdd14fc521dfef64..768e8366bda2d6a584f82f747278ad3077d0a3bb 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x00400000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0x00800000      /* 4 ... 8 MB in DRAM   */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           0x00010000      /* default load address */
 
 #define CONFIG_SYS_HZ                  3333333         /* spec says 66.666 MHz, but it appears to be 33 */
index 193008e0ef36b2a0e955f18c4d6c5d38105f3232..75707e597dba2af3fcd8c67ab03c2e85653ae3ee 100644 (file)
 #define CONFIG_SYS_MEMTEST_END         0x00800000      /* 4 ... 8 MB in DRAM   */
 #define CONFIG_SYS_LOAD_ADDR           0x00010000      /* default load address */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
 #define CONFIG_SYS_HZ                  1000            /* decrementer freq: 1 ms ticks */
 
                                                /* valid baudrates */
index 38b8e75f458420caea7f13d225220457962cfe03..877d5c76ba7bd3d28752936a11ec55a5d9e5b7b8 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0xc0400000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0xc0800000      /* 4 ... 8 MB in DRAM   */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define        CONFIG_SYS_LOAD_ADDR            0xc8000000      /* default load address */
 
 #define        CONFIG_SYS_HZ                   3686400         /* incrementer freq: 3.6864 MHz */
index cd105da313afd49647406d484a3303528c593204..9afa8001398c342363f9aa8746af86e1b0857e36 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x08000000      /* memtest works on             */
 #define CONFIG_SYS_MEMTEST_END         0x0800ffff      /* 64 KiB                       */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           0x08000000      /* load kernel to this address   */
 
 #define CONFIG_SYS_HZ                  1000
index 563d35b20cccd895152d640d34ab0d8098a1f700..fa2917eb5d75285140bb6b364fe8b4a9d2e13b0f 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x40000000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0x40000000      /* 4 ... 8 MB in DRAM   */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 #define        CONFIG_SYS_LOAD_ADDR            0x00040000      /* default load address for     */
                                                /* armadillo: kernel img is here*/
 
index 575f2a1c5eacc8913e8c172dc64ed7799ea6abba..b1bd74fc6fb73a6904234cbab9cbc98167460e1f 100644 (file)
@@ -99,8 +99,6 @@
 #define CONFIG_SYS_MEMTEST_START       0xc0300000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0xc0500000      /* 2 MB in DRAM */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define        CONFIG_SYS_LOAD_ADDR            0xc0f00000      /* default load address */
 
 /* valid baudrates */
index 3e726a01deb0d5bba8099edcd118296fe28c6232..b197674d47aeb91abd066a81756e7740f92e8704 100644 (file)
@@ -99,8 +99,6 @@
 #define CONFIG_SYS_MEMTEST_START       0xc0300000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0xc0500000      /* 2 MB in DRAM */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define        CONFIG_SYS_LOAD_ADDR            0xc0f00000      /* default load address */
 
 /* valid baudrates */
index 69774d7467fc62d8177243851424eab69ded95a2..a4b430bbc5750db00be8d13c41d765365dd5c0d2 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0xa0400000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0xa0800000      /* 4 ... 8 MB in DRAM   */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR   (CONFIG_SYS_DRAM_BASE + 0x8000) /* default load address */
 
 #define CONFIG_SYS_HZ                  1000
index 27213a8d8dbeb26dd57ea6174196aa5f022eb91e..b8ae018efa2f81b6ac5683182319665f78d88693 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x00400000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0x00800000      /* 4 ... 8 MB in DRAM   */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define        CONFIG_SYS_LOAD_ADDR            0x00500000      /* default load address */
 
 #define        CONFIG_SYS_HZ                   900             /* decrementer freq: 2 kHz */
index f136b0ca8c6e2b8487edfcdaa3086c609265b1e2..c3812e6c326480c4dbde0191e58f7db98bb5bbb8 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x09000000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0x0AF00000      /* 63 MB in DRAM        */
 
-#undef CONFIG_SYS_CLKS_IN_HZ                           /* everything, incl board info, in Hz */
 #define CONFIG_SYS_LOAD_ADDR           0x08800000      /* default load address */
 /*#define      CONFIG_SYS_HZ                   1000 */
 #define CONFIG_SYS_HZ                  3686400
index a19eb78409e4d7daf11672aaf321a97b6bfadea8..b174b5fdf551b394081753d4604d2e6d1b26959f 100644 (file)
@@ -80,8 +80,6 @@
 #define CONFIG_SYS_MEMTEST_START       0x08100000            /* memtest test area   */
 #define CONFIG_SYS_MEMTEST_END         0x08F00000
 
-#undef CONFIG_SYS_CLKS_IN_HZ                        /* use HZ for freq. display     */
-
 #define CONFIG_SYS_HZ                  3686400      /* incrementer freq: 3.6864 MHz */
 #define CONFIG_SYS_CPUSPEED            0x141        /* core clock - register value  */
 
index 0b38549dff0d8892a6e47ecd27ca6ee2c84a73e0..37450d43440bd70baa6e3b19d330af96737d2f8f 100644 (file)
 #define CONFIG_SYS_MEMTEST_END         PHYS_SDRAM_1 + PHYS_SDRAM_1_SIZE - \
                                (CONFIG_SYS_MONITOR_LEN + CONFIG_SYS_MALLOC_LEN + CONFIG_STACKSIZE)
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           PHYS_SDRAM_1 + 0x400000 /* default load address */
 
 /* The 1510 has 3 timers, they can be driven by the RefClk (12Mhz) or by DPLL1.
index 543780d77f26c40debdae78542b00b0e27aac54d..6d7b94f9c9e9f6d925455f6e4f23df541781d1fb 100644 (file)
@@ -96,7 +96,6 @@
 /* timing informazion */
 #define CONFIG_SYS_HZ          (2400000 / 256) /* Timer0: 2.4Mhz + divider */
 #define CONFIG_SYS_TIMERBASE   0x101E2000
-#undef CONFIG_SYS_CLKS_IN_HZ
 
 /* serial port (PL011) configuration */
 #define CONFIG_PL011_SERIAL
index b22c33cc809af6ecc00d298f2e299ea834436849..79dcd647c2d14fd56ad998e31416523ef61351bb 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x00000000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0x00780000      /* 7,5 MB in DRAM       */ /* @TODO */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define        CONFIG_SYS_LOAD_ADDR            0x00600000      /* default load address */ /* @TODO */
 
 #define        CONFIG_SYS_HZ                   (CPU_CLK_FREQ/64)
index c7d1b6c039e4e95ab9be29be588cf5852231f3c8..ac5040ab013f90ed0f7ecb257c598fdd7f12ba02 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x10000000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0x12000000      /* 32 MB in DRAM        */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           0x10000000      /* default load address */
 
 /* The 1510 has 3 timers, they can be driven by the RefClk (12Mhz) or by DPLL1.
index e2a63607c08472ea629b382dc7781c6b1b86e5b0..79cf608b7d800c1ffe04560944d8723138f5e555 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x10000000      /* memtest works on */
 #define CONFIG_SYS_MEMTEST_END 0x12000000      /* 32 MB in DRAM */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR   0x10000000      /* default load address */
 
 /* The 1610 has 6 timers, they can be driven by the RefClk (12Mhz) or by
index 5dcfce15920da942ae1c454e3b98459a274fc57c..ce30f55db2c5017e663492698fe3a734689a5770 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x10000000      /* memtest works on */
 #define CONFIG_SYS_MEMTEST_END 0x12000000      /* 32 MB in DRAM    */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR   0x10000000      /* default load address */
 
 /* The 1610 has 6 timers, they can be driven by the RefClk (12Mhz) or by
index 983b5f25172a61a682c765655a8eafccfeca9ee4..aa8232669abfb9a444bb8d27498edf8faab97c04 100644 (file)
 #define CONFIG_SYS_MEMTEST_START        (OMAP2420_SDRC_CS0)  /* memtest works on */
 #define CONFIG_SYS_MEMTEST_END          (OMAP2420_SDRC_CS0+SZ_31M)
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR            (OMAP2420_SDRC_CS0) /* default load address */
 
 /* The 2420 has 12 GP timers, they can be driven by the SysClk (12/13/19.2) or by
index 0f9344b0c479b051f4f99566d63bab11bceb634b..ad00b4c29e551952104dca82bc565d3edcfbe720 100644 (file)
 #define CONFIG_SYS_MEMTEST_END         (OMAP34XX_SDRC_CS0 + \
                                        0x01F00000) /* 31MB */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           (OMAP34XX_SDRC_CS0)     /* default */
                                                        /* load address */
 
index f4498a9bcc32c5b6f0d5cb3eebdc753605fcacd7..baf71f4f2b3c829daf5fc97406378b6a75086a67 100644 (file)
 #define CONFIG_SYS_MEMTEST_END         (OMAP34XX_SDRC_CS0 + \
                                        0x01F00000) /* 31MB */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, */
-                                       /* in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           (OMAP34XX_SDRC_CS0) /* default load */
                                                                /* address */
 
index dee0417de9df2ed8a1271242dcb19ec544c2a424..02d4fbc805ce4deef33ccbf4327d517c7fcba661 100644 (file)
 #define CONFIG_SYS_MEMTEST_END         (OMAP34XX_SDRC_CS0 + \
                                        0x01F00000) /* 31MB */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, */
-                                       /* in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           (OMAP34XX_SDRC_CS0) /* default load */
                                                                /* address */
 
index 00c03746444238e3911edba18e1583fd067844eb..9a32452fbf32908a5940d9fbbc92f2b9dc7c889b 100644 (file)
 #define CONFIG_SYS_MEMTEST_END         (OMAP34XX_SDRC_CS0 + \
                                        0x01F00000) /* 31MB */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, */
-                                       /* in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           (OMAP34XX_SDRC_CS0) /* default load */
                                                                /* address */
 
index f8ae1639478d9441d96555864d9619fe37baad66..b544ea11d04032353c833cb49d2c1186f861a63b 100644 (file)
 #define CONFIG_SYS_MEMTEST_END         (OMAP34XX_SDRC_CS0 + \
                                        0x01F00000) /* 31MB */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           (OMAP34XX_SDRC_CS0)     /* default */
                                                        /* load address */
 
index 63cd9c6b76378282df409004d2750408bd004cb2..2bc53837d48df46c53c9b8ccd2a542fd4b683363 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x10000000      /* memtest works on */
 #define CONFIG_SYS_MEMTEST_END 0x12000000      /* 32 MB in DRAM    */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR   0x10000000      /* default load address */
 
 /* The 1610 has 6 timers, they can be driven by the RefClk (12Mhz) or by
index 166d592ccdbbf5a09d0e03436ade86207843a0c0..0b0d8b61d8ffc3c8e95afb11e204869a4b70e28e 100644 (file)
 #define CONFIG_SYS_MEMTEST_START          0x10000000          /* memtest works on */
 #define CONFIG_SYS_MEMTEST_END            0x12000000          /* 32 MB in DRAM    */
 
-#undef CONFIG_SYS_CLKS_IN_HZ                /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR              0x10000000          /* default load address */
 
 /* The OMAP730 has 3 general purpose MPU timers, they can be driven by
index 4da401f46bc12141561b894680bd076482ad0bca..edaa81b59b0cac7cc73f65547349d633a5ca555b 100644 (file)
 #define CONFIG_SYS_MEMTEST_END         0x00800000      /* 4 ... 8 MB in DRAM   */
 #define CONFIG_SYS_LOAD_ADDR           0x00010000      /* default load address */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
 #define CONFIG_SYS_HZ                  1000            /* decrementer freq: 1 ms ticks */
                                                /* valid baudrates */
 #define CONFIG_SYS_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200 }
index 59741a98f9916c1316fd7505c121f36e24e61504..ab9ea4fdee923b6623cfd57ae175abe09fa2147b 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0xa0400000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0xa0800000      /* 4 ... 8 MB in DRAM   */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           0xa2000000      /* default load address */
 
 #define CONFIG_SYS_HZ                  1000
index d1c2c650c21e0fe11dc9cccc544580d957d654f4..5e2e7cfcc83b5754a79cf62be6dc8e4968cfc8d9 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0xa0400000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0xa0800000      /* 4 ... 8 MB in DRAM   */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           0xa0800000      /* default load address */
 
 #define CONFIG_SYS_HZ                  1000
index bf4a14e00489fe3e5ca313350420ed1545498374..102c45a33e9f1cc11c25aa17148afb77a9997a46 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x30000000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0x33F00000      /* 63 MB in DRAM        */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define        CONFIG_SYS_LOAD_ADDR            0x33000000      /* default load address */
 
 /* the PWM TImer 4 uses a counter of 15625 for 10 ms, so we need */
index 960350c6c60b7c019377b76bee0083700681d694..3e2bb02a46226c3567fe5792c14380e31470b1bc 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x00100000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0x01000000      /* 1 ... 16 MB in DRAM  */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define        CONFIG_SYS_LOAD_ADDR            0x100000        /* default load address */
 
 #define        CONFIG_SYS_HZ                   1024            /* incrementer freq: 1kHz */
index 2445a341689628dfb51e64406a606ed93dae6f51..d42ef84216726a99944cfcb786dacba02324bb05 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x00100000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0x01000000      /* 1 ... 16 MB in DRAM  */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define        CONFIG_SYS_LOAD_ADDR            0x100000        /* default load address */
 
 #define        CONFIG_SYS_HZ                   1024            /* incrementer freq: 1kHz */
index 5971df72fcbdb1ddd8a58ae5c1359f7e58441e04..10db53531b5332793d38b2672369378606a0a7d2 100644 (file)
@@ -86,8 +86,6 @@
 #define CONFIG_SYS_MEMTEST_START       0x08100000            /* memtest test area   */
 #define CONFIG_SYS_MEMTEST_END         0x08F00000
 
-#undef CONFIG_SYS_CLKS_IN_HZ                        /* use HZ for freq. display     */
-
 #define CONFIG_SYS_HZ                  3686400      /* incrementer freq: 3.6864 MHz */
 #define CONFIG_SYS_CPUSPEED            0x141        /* core clock - register value  */
 
index 75ba34cdb851b90f3b4ec81654ec1412eb979a1c..717036c3cb2f7035a4ece0f4339583c7878a8e6a 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0xc0400000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0xc0800000      /* 4 ... 8 MB in DRAM   */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define        CONFIG_SYS_LOAD_ADDR            0xd0000000      /* default load address */
 
 #define        CONFIG_SYS_HZ                   3686400         /* incrementer freq: 3.6864 MHz */
index 6388be4d493a87d2e9f202eebc3797cc8e83d51a..856d1fb16c29bf0f74cca99c60a647f1e56a190e 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x0c000000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0x0e000000      /* 32 MB in DRAM        */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define        CONFIG_SYS_LOAD_ADDR            0x0cf00000      /* default load address */
 
 /* the PWM TImer 4 uses a counter of 15625 for 10 ms, so we need */
index ecd958b55758843f2521972606e63d7b9fdec2e8..797a59684cd97f4df369f5e90d9bb7b3362090cd 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x30000000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0x33F00000      /* 63 MB in DRAM        */
 
-#undef  CONFIG_SYS_CLKS_IN_HZ          /* everything, incl board info, in Hz */
-
 #define        CONFIG_SYS_LOAD_ADDR            0x33000000      /* default load address */
 
 /* the PWM TImer 4 uses a counter of 15625 for 10 ms, so we need */
index 8f13c35614caba7d0b3f7a9054cd3b1a7abf4c7c..625d8ee8ba0d7c3cc39950019a4a9e519b8b53fc 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x0C000000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0x0D000000      /* 16 MB in DRAM        */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 #define        CONFIG_SYS_LOAD_ADDR            0x0CF00000      /* default load address */
 
 #ifdef CONFIG_TRAB_50MHZ
index 70e5ce97b0951674c49fc2e59de831c8c45a0d8c..c2744b5eba501e6fe73c131384e047f81cc3b91f 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0xa0400000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0xa0800000      /* 4 ... 8 MB in DRAM   */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           0xa1000000      /* default load address */
 
 #define CONFIG_SYS_HZ                  1000
index 852becb36dcdad4a4e6bd87480b1a38f4038edfa..8f6383b051417a9540382d062b47c75f4ddf6a1b 100644 (file)
 #define CONFIG_SYS_MAXARGS     16              /* max number of command args   */
 #define CONFIG_SYS_BARGSIZE    CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
 #define CONFIG_SYS_LOAD_ADDR   0x7fc0  /* default load address */
 
 /*-----------------------------------------------------------------------
index cadd90633da5d3830020a7392e5dedb29598a078..b76c794667b7b41427bb7a11d9d072e486c540cc 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       PHYS_SDRAM_1
 #define CONFIG_SYS_MEMTEST_END         PHYS_SDRAM_1 + PHYS_SDRAM_1_SIZE - PHYS_SDRAM_1_RESERVED
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 /* The 1510 has 3 timers, they can be driven by the RefClk (12Mhz) or by DPLL1.
  * This time is further subdivided by a local divisor.
  */
index d0afd29c32e15026f091cd4f5701d5d874a4951c..717577f398a95c5e480c5cf788036a9d98c1fc4b 100644 (file)
@@ -79,8 +79,6 @@
 #define CONFIG_SYS_MEMTEST_START       0xa0400000            /* memtest test area   */
 #define CONFIG_SYS_MEMTEST_END         0xa0800000
 
-#undef  CONFIG_SYS_CLKS_IN_HZ                       /* use HZ for freq. display     */
-
 #define CONFIG_SYS_HZ                  1000
 #define CONFIG_SYS_CPUSPEED            0x141        /* core clock - register value  */
 
index 250247c5ccfdbaef8ed2eea6dc73b333c3482ed9..086ca69c102462352f31ad8554db2f67332e601e 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0xa0400000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0xa0800000      /* 4 ... 8 MB in DRAM   */
 
-#undef CONFIG_SYS_CLKS_IN_HZ                           /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           0xa1000000      /* default load address */
 
 #define CONFIG_SYS_HZ                  1000
index 8e9d5ab7b31e92f61f8a19b9e21d7a69003c0e02..922eb2c6b01c64807808bc9f4a7e3722eb57e5c6 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0xa0400000      /* memtest works on             */
 #define CONFIG_SYS_MEMTEST_END         0xa0800000      /* 4 ... 8 MB in DRAM           */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR           0xa3000000      /* default load address */
 
 #define CONFIG_SYS_HZ                  1000
index 5d13f9682e71b0498b05890cefdeec14513b4ffd..cad414c1d96dab9cb7e58907986ad2215f14c39a 100644 (file)
 #define CONFIG_SYS_BARGSIZE                    CONFIG_SYS_CBSIZE                               /* Boot Argument Buffer Size */
 #define CONFIG_SYS_MEMTEST_START               0xA0400000                              /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END                 0xA0800000                              /* 4 ... 8 MB in DRAM   */
-#undef  CONFIG_SYS_CLKS_IN_HZ                                                          /* everything, incl board info, in Hz */
 #define CONFIG_SYS_BAUDRATE_TABLE              { 9600, 19200, 38400, 57600, 115200 }   /* valid baudrates */
 #define CONFIG_SYS_LOAD_ADDR                   0xA0000000                              /* load kernel to this address   */
 
index 6febeeafabb53e2714047ba5b6b1a5175baed2f2..064740d3cc524b283175d47b69a3286344847b30 100644 (file)
 #define CONFIG_SYS_MEMTEST_START       0x9c000000      /* memtest works on     */
 #define CONFIG_SYS_MEMTEST_END         0x9c400000      /* 4 ... 8 MB in DRAM   */
 
-#undef CONFIG_SYS_CLKS_IN_HZ           /* everything, incl board info, in Hz */
-
 #define CONFIG_SYS_LOAD_ADDR   (CONFIG_SYS_DRAM_BASE + 0x8000) /* default load address */
 
 #define CONFIG_SYS_HZ                  1000