]> git.sur5r.net Git - u-boot/commitdiff
samsung: fix DMC1_MEM_CFG for s3c64xx
authorSeunghyeon Rhee <seunghyeon@lpmtec.com>
Thu, 3 Dec 2009 00:41:49 +0000 (09:41 +0900)
committerTom Rix <Tom.Rix@windriver.com>
Thu, 14 Jan 2010 17:48:56 +0000 (11:48 -0600)
The MSB of DMC1_MEM_CFG can be set to '1' for separate CKE control
for S3C6400. In the configuration of SMDK6400, however, two 16-bit
mDDR (SAMSUNG K4X51163) chips are used in parallel to form 32-bit
memory bus and there is no need to control CKE for each chip
separately. AFAIK, CKE1 is not at all connected. Only CKE0 is
used. Futhermore, it should be '0' always for S3C6410. When tested
with a board which has a S3C6410 and the same memory configuration,
a side effect is observed that u-boot command "reset" doesn't work
leading to system hang. Leaving the bit clear is safe in most cases.

Signed-off-by: Seunghyeon Rhee <seunghyeon@lpmtec.com>
Signed-off-by: Minkyu Kang <mk7.kang@samsung.com>
include/asm-arm/arch-s3c64xx/s3c6400.h

index e527c08b18d910de02f34d01c5082ae4cf802915..10b33241e1c886da25cb900e726ac9001aeabebd 100644 (file)
 /*-----------------------------------------------------------------------
  * Physical Memory Map
  */
-#define DMC1_MEM_CFG   0x80010012      /* Chip1, Burst4, Row/Column bit */
+#define DMC1_MEM_CFG   0x00010012      /* burst 4, 13-bit row, 10-bit col */
 #define DMC1_MEM_CFG2  0xB45
-#define DMC1_CHIP0_CFG 0x150F8         /* 0x4000_0000 ~ 0x43ff_ffff (64MB) */
+#define DMC1_CHIP0_CFG 0x150F8         /* 0x5000_0000~0x57ff_ffff (128 MiB) */
 #define DMC_DDR_32_CFG 0x0             /* 32bit, DDR */
 
 /* Memory Parameters */