]> git.sur5r.net Git - u-boot/commitdiff
powerpc/p2041rdb: updated description of cpld command
authorShaohui Xie <Shaohui.Xie@freescale.com>
Thu, 22 Sep 2011 09:27:29 +0000 (17:27 +0800)
committerKumar Gala <galak@kernel.crashing.org>
Mon, 3 Oct 2011 13:52:13 +0000 (08:52 -0500)
According to CPLD 2.2, the default configuration is changed, so updated the
description of CPLD command, otherwise it will confusing.

Signed-off-by: Shaohui Xie <Shaohui.Xie@freescale.com>
Signed-off-by: Kumar Gala <galak@kernel.crashing.org>
board/freescale/p2041rdb/cpld.c

index 37b0ed5727c18863270c801f1c8be40aa2c2be93..2ad89a84e213f1912e3dd688e47290b313d7e727 100644 (file)
@@ -159,14 +159,14 @@ U_BOOT_CMD(
        "cpld_cmd watchdog <watchdog_period> - set the watchdog period\n"
        "       period: 1ms 10ms 30ms 100ms 1s 10s 60s disable\n"
        "cpld_cmd lane_mux <lane> <mux_value> - set multiplexed lane pin\n"
-       "       lane 6: 0 -> slot1 (Default)\n"
-       "               1 -> SGMII\n"
-       "       lane a: 0 -> slot2 (Default)\n"
-       "               1 -> AURORA\n"
-       "       lane c: 0 -> slot2 (Default)\n"
-       "               1 -> SATA0\n"
-       "       lane d: 0 -> slot2 (Default)\n"
-       "               1 -> SATA1\n"
+       "       lane 6: 0 -> slot1\n"
+       "               1 -> SGMII (Default)\n"
+       "       lane a: 0 -> slot2\n"
+       "               1 -> AURORA (Default)\n"
+       "       lane c: 0 -> slot2\n"
+       "               1 -> SATA0 (Default)\n"
+       "       lane d: 0 -> slot2\n"
+       "               1 -> SATA1 (Default)\n"
 #ifdef DEBUG
        "cpld_cmd dump - display the CPLD registers\n"
 #endif