]> git.sur5r.net Git - u-boot/commitdiff
omap: SPL boot devices cleanup and completion
authorPaul Kocialkowski <contact@paulk.fr>
Wed, 15 Jul 2015 14:02:20 +0000 (16:02 +0200)
committerTom Rini <trini@konsulko.com>
Mon, 27 Jul 2015 19:02:04 +0000 (15:02 -0400)
This cleans up the SPL boot devices for omap platforms and introduces support
for missing boot devices.

Signed-off-by: Paul Kocialkowski <contact@paulk.fr>
arch/arm/include/asm/arch-am33xx/spl.h
arch/arm/include/asm/arch-omap3/spl.h
arch/arm/include/asm/arch-omap4/spl.h
arch/arm/include/asm/arch-omap5/spl.h

index e756418a59d957a3aafdbbe11f3d9ad6e566ad55..4ed85972e3ec7758547c6f5809ba84449236d86b 100644 (file)
@@ -7,51 +7,65 @@
 #ifndef        _ASM_ARCH_SPL_H_
 #define        _ASM_ARCH_SPL_H_
 
-#if defined(CONFIG_TI816X)
-#define BOOT_DEVICE_XIP                2
-#define BOOT_DEVICE_NAND       3
-#define BOOT_DEVICE_MMC1       6
-#define BOOT_DEVICE_MMC2       5
+#define BOOT_DEVICE_NONE       0x00
+#define BOOT_DEVICE_MMC2_2     0xFF
+
+#if defined(CONFIG_TI814X)
+#define BOOT_DEVICE_XIP                0x01
+#define BOOT_DEVICE_XIPWAIT    0x02
+#define BOOT_DEVICE_NAND       0x05
+#define BOOT_DEVICE_NAND_I2C   0x06
+#define BOOT_DEVICE_MMC2       0x08 /* ROM only supports 2nd instance. */
+#define BOOT_DEVICE_MMC1       0x09
+#define BOOT_DEVICE_SPI                0x15
+#define BOOT_DEVICE_UART       0x41
+#define BOOT_DEVICE_USBETH     0x44
+#define BOOT_DEVICE_CPGMAC     0x46
+
+#define MMC_BOOT_DEVICES_START BOOT_DEVICE_MMC2
+#define MMC_BOOT_DEVICES_END   BOOT_DEVICE_MMC1
+#elif defined(CONFIG_TI816X)
+#define BOOT_DEVICE_XIP                0x01
+#define BOOT_DEVICE_XIPWAIT    0x02
+#define BOOT_DEVICE_NAND       0x03
+#define BOOT_DEVICE_ONENAD     0x04
+#define BOOT_DEVICE_MMC2       0x05 /* ROM only supports 2nd instance. */
+#define BOOT_DEVICE_MMC1       0x06
 #define BOOT_DEVICE_UART       0x43
-#elif defined(CONFIG_AM43XX)
-#define BOOT_DEVICE_NOR                1
-#define BOOT_DEVICE_NAND       5
-#define BOOT_DEVICE_MMC1       7
-#define BOOT_DEVICE_MMC2       8
-#define BOOT_DEVICE_SPI                10
-#define BOOT_DEVICE_USB     13
-#define BOOT_DEVICE_UART       65
-#define BOOT_DEVICE_CPGMAC     71
-#else
-#define BOOT_DEVICE_XIP        2
-#define BOOT_DEVICE_NAND       5
-#define BOOT_DEVICE_NAND_I2C   6
-#if defined(CONFIG_AM33XX)
-#define BOOT_DEVICE_MMC1       8
-#define BOOT_DEVICE_MMC2       9       /* eMMC or daughter card */
-#elif defined(CONFIG_TI814X)
-#define BOOT_DEVICE_MMC1       9
-#define BOOT_DEVICE_MMC2       8       /* ROM only supports 2nd instance */
-#endif
-#define BOOT_DEVICE_SPI                11
-#define BOOT_DEVICE_UART       65
-#define BOOT_DEVICE_USBETH     68
-#define BOOT_DEVICE_CPGMAC     70
-#endif
-#define BOOT_DEVICE_MMC2_2      0xFF
+#define BOOT_DEVICE_USB                0x45
 
-#if defined(CONFIG_AM33XX)
-#define MMC_BOOT_DEVICES_START BOOT_DEVICE_MMC1
-#define MMC_BOOT_DEVICES_END   BOOT_DEVICE_MMC2
+#define MMC_BOOT_DEVICES_START BOOT_DEVICE_MMC2
+#define MMC_BOOT_DEVICES_END   BOOT_DEVICE_MMC1
+#elif defined(CONFIG_AM33XX)
+#define BOOT_DEVICE_XIP                0x01
+#define BOOT_DEVICE_XIPWAIT    0x02
+#define BOOT_DEVICE_NAND       0x05
+#define BOOT_DEVICE_NAND_I2C   0x06
+#define BOOT_DEVICE_MMC1       0x08
+#define BOOT_DEVICE_MMC2       0x09
+#define BOOT_DEVICE_SPI                0x15
+#define BOOT_DEVICE_UART       0x41
+#define BOOT_DEVICE_USBETH     0x44
+#define BOOT_DEVICE_CPGMAC     0x46
+
+#define MMC_BOOT_DEVICES_START BOOT_DEVICE_MMC1
+#define MMC_BOOT_DEVICES_END   BOOT_DEVICE_MMC2
 #elif defined(CONFIG_AM43XX)
-#define MMC_BOOT_DEVICES_START BOOT_DEVICE_MMC1
+#define BOOT_DEVICE_NOR                0x01
+#define BOOT_DEVICE_NAND       0x05
+#define BOOT_DEVICE_MMC1       0x07
+#define BOOT_DEVICE_MMC2       0x08
+#define BOOT_DEVICE_SPI                0x0A
+#define BOOT_DEVICE_UART       0x41
+#define BOOT_DEVICE_USB                0x45
+#define BOOT_DEVICE_CPGMAC     0x47
+
+#define MMC_BOOT_DEVICES_START BOOT_DEVICE_MMC1
 #ifdef CONFIG_SPL_USB_SUPPORT
-#define MMC_BOOT_DEVICES_END   BOOT_DEVICE_USB
+#define MMC_BOOT_DEVICES_END   BOOT_DEVICE_USB
 #else
-#define MMC_BOOT_DEVICES_END   BOOT_DEVICE_MMC2
+#define MMC_BOOT_DEVICES_END   BOOT_DEVICE_MMC2
 #endif
-#elif defined(CONFIG_TI81XX)
-#define MMC_BOOT_DEVICES_START BOOT_DEVICE_MMC2
-#define MMC_BOOT_DEVICES_END   BOOT_DEVICE_MMC1
 #endif
+
 #endif
index 835053278647a85d030f7205db0aba9604e7a998..a31b4ea24b543e532fcee47221a813b4b6fae05c 100644 (file)
@@ -7,14 +7,16 @@
 #ifndef        _ASM_ARCH_SPL_H_
 #define        _ASM_ARCH_SPL_H_
 
-#define BOOT_DEVICE_NONE       0
-#define BOOT_DEVICE_XIP                1
-#define BOOT_DEVICE_NAND       2
-#define BOOT_DEVICE_ONENAND    3
-#define BOOT_DEVICE_MMC2       5 /*emmc*/
-#define BOOT_DEVICE_MMC1       6
-#define BOOT_DEVICE_XIPWAIT    7
-#define BOOT_DEVICE_MMC2_2      0xFF
+#define BOOT_DEVICE_NONE       0x00
+#define BOOT_DEVICE_XIP                0x01
+#define BOOT_DEVICE_NAND       0x02
+#define BOOT_DEVICE_ONENAND    0x03
+#define BOOT_DEVICE_MMC2       0x05
+#define BOOT_DEVICE_MMC1       0x06
+#define BOOT_DEVICE_XIPWAIT    0x07
+#define BOOT_DEVICE_MMC2_2      0x08
+#define BOOT_DEVICE_UART       0x10
+#define BOOT_DEVICE_USB                0x11
 
 #define MMC_BOOT_DEVICES_START BOOT_DEVICE_MMC2
 #define MMC_BOOT_DEVICES_END   BOOT_DEVICE_MMC1
index fb842a22640ce68decb8e4500f6aa1df6d5faa60..bace92dae8f18432fe377e174f3ec962b5d43eb9 100644 (file)
@@ -7,15 +7,17 @@
 #ifndef        _ASM_ARCH_SPL_H_
 #define        _ASM_ARCH_SPL_H_
 
-#define BOOT_DEVICE_NONE       0
-#define BOOT_DEVICE_XIP                1
-#define BOOT_DEVICE_XIPWAIT    2
-#define BOOT_DEVICE_NAND       3
-#define BOOT_DEVICE_ONENAND    4
-#define BOOT_DEVICE_MMC1       5
-#define BOOT_DEVICE_MMC2       6
-#define BOOT_DEVICE_MMC2_2     0xFF
+#define BOOT_DEVICE_NONE       0x00
+#define BOOT_DEVICE_XIP                0x01
+#define BOOT_DEVICE_XIPWAIT    0x02
+#define BOOT_DEVICE_NAND       0x03
+#define BOOT_DEVICE_ONENAND    0x04
+#define BOOT_DEVICE_MMC1       0x05
+#define BOOT_DEVICE_MMC2       0x06
+#define BOOT_DEVICE_MMC2_2     0x07
+#define BOOT_DEVICE_UART       0x43
+#define BOOT_DEVICE_USB                0x45
 
 #define MMC_BOOT_DEVICES_START BOOT_DEVICE_MMC1
-#define MMC_BOOT_DEVICES_END   BOOT_DEVICE_MMC2
+#define MMC_BOOT_DEVICES_END   BOOT_DEVICE_MMC2_2
 #endif
index f70799860f4d387396317cacb04bf7c9a9a122f2..468ff5afd54738f7cd89466bfe0e8e916d598e15 100644 (file)
@@ -7,17 +7,20 @@
 #ifndef        _ASM_ARCH_SPL_H_
 #define        _ASM_ARCH_SPL_H_
 
-#define BOOT_DEVICE_NONE        0
-#define BOOT_DEVICE_XIP         1
-#define BOOT_DEVICE_XIPWAIT     2
-#define BOOT_DEVICE_NAND        3
-#define BOOT_DEVICE_ONENAND    4
-#define BOOT_DEVICE_MMC1        5
-#define BOOT_DEVICE_MMC2        6
-#define BOOT_DEVICE_MMC2_2     7
-#define BOOT_DEVICE_SATA       9
-#define BOOT_DEVICE_SPI                10
+#define BOOT_DEVICE_NONE       0x00
+#define BOOT_DEVICE_XIP                0x01
+#define BOOT_DEVICE_XIPWAIT    0x02
+#define BOOT_DEVICE_NAND       0x03
+#define BOOT_DEVICE_ONENAND    0x04
+#define BOOT_DEVICE_MMC1       0x05
+#define BOOT_DEVICE_MMC2       0x06
+#define BOOT_DEVICE_MMC2_2     0x07
+#define BOOT_DEVICE_SATA       0x09
+#define BOOT_DEVICE_SPI                0x0A
+#define BOOT_DEVICE_QSPI_1     0x0A
+#define BOOT_DEVICE_QSPI_4     0x0B
 #define BOOT_DEVICE_UART       0x43
+#define BOOT_DEVICE_USB                0x45
 
 #define MMC_BOOT_DEVICES_START BOOT_DEVICE_MMC1
 #define MMC_BOOT_DEVICES_END   BOOT_DEVICE_MMC2_2