/* .. SRCSEL = 0x0 */
        /* .. ==> 0XF8000154[5:4] = 0x00000000U */
        /* ..     ==> MASK : 0x00000030U    VAL : 0x00000000U */
-       /* .. DIVISOR = 0x14 */
-       /* .. ==> 0XF8000154[13:8] = 0x00000014U */
-       /* ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U */
+       /* .. DIVISOR = 0xa */
+       /* .. ==> 0XF8000154[13:8] = 0x0000000AU */
+       /* ..     ==> MASK : 0x00003F00U    VAL : 0x00000A00U */
        /* .. */
-       EMIT_MASKWRITE(0XF8000154, 0x00003F33U, 0x00001402U),
+       EMIT_MASKWRITE(0XF8000154, 0x00003F33U, 0x00000A02U),
        /* .. .. START: TRACE CLOCK */
        /* .. .. FINISH: TRACE CLOCK */
        /* .. .. CLKACT = 0x1 */
        /* .. ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U */
        /* .. .. */
        EMIT_MASKWRITE(0XF8000170, 0x03F03F30U, 0x00100A00U),
-       /* .. .. SRCSEL = 0x3 */
-       /* .. .. ==> 0XF8000180[5:4] = 0x00000003U */
-       /* .. ..     ==> MASK : 0x00000030U    VAL : 0x00000030U */
-       /* .. .. DIVISOR0 = 0x6 */
-       /* .. .. ==> 0XF8000180[13:8] = 0x00000006U */
-       /* .. ..     ==> MASK : 0x00003F00U    VAL : 0x00000600U */
+       /* .. .. SRCSEL = 0x0 */
+       /* .. .. ==> 0XF8000180[5:4] = 0x00000000U */
+       /* .. ..     ==> MASK : 0x00000030U    VAL : 0x00000000U */
+       /* .. .. DIVISOR0 = 0x7 */
+       /* .. .. ==> 0XF8000180[13:8] = 0x00000007U */
+       /* .. ..     ==> MASK : 0x00003F00U    VAL : 0x00000700U */
        /* .. .. DIVISOR1 = 0x1 */
        /* .. .. ==> 0XF8000180[25:20] = 0x00000001U */
        /* .. ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U */
        /* .. .. */
-       EMIT_MASKWRITE(0XF8000180, 0x03F03F30U, 0x00100630U),
-       /* .. .. SRCSEL = 0x2 */
-       /* .. .. ==> 0XF8000190[5:4] = 0x00000002U */
-       /* .. ..     ==> MASK : 0x00000030U    VAL : 0x00000020U */
-       /* .. .. DIVISOR0 = 0x35 */
-       /* .. .. ==> 0XF8000190[13:8] = 0x00000035U */
-       /* .. ..     ==> MASK : 0x00003F00U    VAL : 0x00003500U */
-       /* .. .. DIVISOR1 = 0x2 */
-       /* .. .. ==> 0XF8000190[25:20] = 0x00000002U */
-       /* .. ..     ==> MASK : 0x03F00000U    VAL : 0x00200000U */
-       /* .. .. */
-       EMIT_MASKWRITE(0XF8000190, 0x03F03F30U, 0x00203520U),
+       EMIT_MASKWRITE(0XF8000180, 0x03F03F30U, 0x00100700U),
+       /* .. .. SRCSEL = 0x0 */
+       /* .. .. ==> 0XF8000190[5:4] = 0x00000000U */
+       /* .. ..     ==> MASK : 0x00000030U    VAL : 0x00000000U */
+       /* .. .. DIVISOR0 = 0x5 */
+       /* .. .. ==> 0XF8000190[13:8] = 0x00000005U */
+       /* .. ..     ==> MASK : 0x00003F00U    VAL : 0x00000500U */
+       /* .. .. DIVISOR1 = 0x1 */
+       /* .. .. ==> 0XF8000190[25:20] = 0x00000001U */
+       /* .. ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U */
+       /* .. .. */
+       EMIT_MASKWRITE(0XF8000190, 0x03F03F30U, 0x00100500U),
        /* .. .. SRCSEL = 0x0 */
        /* .. .. ==> 0XF80001A0[5:4] = 0x00000000U */
        /* .. ..     ==> MASK : 0x00000030U    VAL : 0x00000000U */
-       /* .. .. DIVISOR0 = 0xa */
-       /* .. .. ==> 0XF80001A0[13:8] = 0x0000000AU */
-       /* .. ..     ==> MASK : 0x00003F00U    VAL : 0x00000A00U */
+       /* .. .. DIVISOR0 = 0x14 */
+       /* .. .. ==> 0XF80001A0[13:8] = 0x00000014U */
+       /* .. ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U */
        /* .. .. DIVISOR1 = 0x1 */
        /* .. .. ==> 0XF80001A0[25:20] = 0x00000001U */
        /* .. ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U */
        /* .. .. */
-       EMIT_MASKWRITE(0XF80001A0, 0x03F03F30U, 0x00100A00U),
+       EMIT_MASKWRITE(0XF80001A0, 0x03F03F30U, 0x00101400U),
        /* .. .. CLK_621_TRUE = 0x1 */
        /* .. .. ==> 0XF80001C4[0:0] = 0x00000001U */
        /* .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U */
        /* .. .. reg_ddrc_burst_rdwr = 0x4 */
        /* .. .. ==> 0XF8006034[3:0] = 0x00000004U */
        /* .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000004U */
-       /* .. .. reg_ddrc_pre_cke_x1024 = 0x101 */
-       /* .. .. ==> 0XF8006034[13:4] = 0x00000101U */
-       /* .. ..     ==> MASK : 0x00003FF0U    VAL : 0x00001010U */
+       /* .. .. reg_ddrc_pre_cke_x1024 = 0x167 */
+       /* .. .. ==> 0XF8006034[13:4] = 0x00000167U */
+       /* .. ..     ==> MASK : 0x00003FF0U    VAL : 0x00001670U */
        /* .. .. reg_ddrc_post_cke_x1024 = 0x1 */
        /* .. .. ==> 0XF8006034[25:16] = 0x00000001U */
        /* .. ..     ==> MASK : 0x03FF0000U    VAL : 0x00010000U */
        /* .. .. ==> 0XF8006034[28:28] = 0x00000000U */
        /* .. ..     ==> MASK : 0x10000000U    VAL : 0x00000000U */
        /* .. .. */
-       EMIT_MASKWRITE(0XF8006034, 0x13FF3FFFU, 0x00011014U),
+       EMIT_MASKWRITE(0XF8006034, 0x13FF3FFFU, 0x00011674U),
        /* .. .. reg_ddrc_force_low_pri_n = 0x0 */
        /* .. .. ==> 0XF8006038[0:0] = 0x00000000U */
        /* .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
        /* .. FINISH: DDRIOB SETTINGS */
        /* .. START: MIO PROGRAMMING */
        /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF8000700[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF8000700[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF8000700[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF8000700[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF8000700[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF8000700[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF8000700[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF8000700[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF8000700[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF8000700, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
        /* .. ==> 0XF8000704[0:0] = 0x00000000U */
        /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
        /* .. L0_SEL = 1 */
        /* .. */
        EMIT_MASKWRITE(0XF8000718, 0x00003FFFU, 0x00000702U),
        /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF800071C[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF800071C[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF800071C[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF800071C[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF800071C[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF800071C[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF800071C[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 0 */
+       /* .. ==> 0XF800071C[12:12] = 0x00000000U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00000000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF800071C[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF800071C, 0x00003FFFU, 0x00000600U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF8000720[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 1 */
+       /* .. ==> 0XF8000720[1:1] = 0x00000001U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000002U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF8000720[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF8000720[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF8000720[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 1 */
+       /* .. ==> 0XF8000720[8:8] = 0x00000001U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000100U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF8000720[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 0 */
+       /* .. ==> 0XF8000720[12:12] = 0x00000000U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00000000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF8000720[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF8000720, 0x00003FFFU, 0x00000702U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF8000724[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF8000724[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF8000724[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF8000724[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF8000724[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF8000724[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF8000724[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF8000724[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF8000724[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF8000724, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF8000728[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF8000728[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF8000728[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF8000728[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF8000728[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF8000728[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF8000728[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF8000728[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF8000728[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF8000728, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF800072C[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF800072C[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF800072C[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF800072C[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF800072C[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF800072C[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF800072C[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF800072C[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF800072C[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF800072C, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF8000730[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF8000730[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF8000730[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF8000730[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF8000730[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF8000730[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF8000730[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF8000730[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF8000730[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF8000730, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF8000734[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF8000734[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF8000734[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF8000734[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF8000734[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF8000734[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF8000734[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF8000734[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF8000734[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF8000734, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF8000738[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF8000738[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF8000738[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF8000738[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF8000738[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF8000738[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF8000738[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF8000738[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF8000738[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF8000738, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF800073C[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF800073C[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF800073C[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF800073C[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF800073C[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF800073C[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF800073C[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF800073C[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF800073C[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF800073C, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
        /* .. ==> 0XF8000740[0:0] = 0x00000000U */
        /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
        /* .. L0_SEL = 1 */
        /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
        /* .. */
        EMIT_MASKWRITE(0XF80007B4, 0x00003FFFU, 0x00000380U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF80007B8[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF80007B8[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF80007B8[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF80007B8[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF80007B8[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF80007B8[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 1 */
+       /* .. ==> 0XF80007B8[11:9] = 0x00000001U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF80007B8[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF80007B8[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF80007B8, 0x00003FFFU, 0x00001200U),
        /* .. TRI_ENABLE = 1 */
        /* .. ==> 0XF80007BC[0:0] = 0x00000001U */
        /* ..     ==> MASK : 0x00000001U    VAL : 0x00000001U */
        /* .. */
        EMIT_MASKWRITE(0XF80007C4, 0x00003FFFU, 0x000002E1U),
        /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF80007C8[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF80007C8[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF80007C8[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF80007C8[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF80007C8[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF80007C8[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 1 */
+       /* .. ==> 0XF80007C8[11:9] = 0x00000001U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U */
+       /* .. PULLUP = 0 */
+       /* .. ==> 0XF80007C8[12:12] = 0x00000000U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00000000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF80007C8[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF80007C8, 0x00003FFFU, 0x00000200U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF80007CC[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF80007CC[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF80007CC[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF80007CC[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF80007CC[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF80007CC[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 1 */
+       /* .. ==> 0XF80007CC[11:9] = 0x00000001U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U */
+       /* .. PULLUP = 0 */
+       /* .. ==> 0XF80007CC[12:12] = 0x00000000U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00000000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF80007CC[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF80007CC, 0x00003FFFU, 0x00000200U),
+       /* .. TRI_ENABLE = 0 */
        /* .. ==> 0XF80007D0[0:0] = 0x00000000U */
        /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
        /* .. L0_SEL = 0 */
        /* ..     ==> MASK : 0x000000FFU    VAL : 0x00000006U */
        /* .. */
        EMIT_MASKWRITE(0XE0001034, 0x000000FFU, 0x00000006U),
-       /* .. CD = 0x3e */
-       /* .. ==> 0XE0001018[15:0] = 0x0000003EU */
-       /* ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000003EU */
+       /* .. CD = 0x7c */
+       /* .. ==> 0XE0001018[15:0] = 0x0000007CU */
+       /* ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000007CU */
        /* .. */
-       EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU, 0x0000003EU),
+       EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU, 0x0000007CU),
        /* .. STPBRK = 0x0 */
        /* .. ==> 0XE0001000[8:8] = 0x00000000U */
        /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
        /* .. */
        EMIT_MASKWRITE(0XE0001004, 0x000003FFU, 0x00000020U),
        /* .. FINISH: UART REGISTERS */
-       /* .. START: TPIU WIDTH IN CASE OF EMIO */
-       /* .. .. START: TRACE LOCK ACCESS REGISTER */
-       /* .. .. a = 0XC5ACCE55 */
-       /* .. .. ==> 0XF8803FB0[31:0] = 0xC5ACCE55U */
-       /* .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0xC5ACCE55U */
-       /* .. .. */
-       EMIT_MASKWRITE(0XF8803FB0, 0xFFFFFFFFU, 0xC5ACCE55U),
-       /* .. .. FINISH: TRACE LOCK ACCESS REGISTER */
-       /* .. .. START: TRACE CURRENT PORT SIZE */
-       /* .. .. a = 2 */
-       /* .. .. ==> 0XF8803004[31:0] = 0x00000002U */
-       /* .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000002U */
-       /* .. .. */
-       EMIT_MASKWRITE(0XF8803004, 0xFFFFFFFFU, 0x00000002U),
-       /* .. .. FINISH: TRACE CURRENT PORT SIZE */
-       /* .. .. START: TRACE LOCK ACCESS REGISTER */
-       /* .. .. a = 0X0 */
-       /* .. .. ==> 0XF8803FB0[31:0] = 0x00000000U */
-       /* .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000000U */
-       /* .. .. */
-       EMIT_MASKWRITE(0XF8803FB0, 0xFFFFFFFFU, 0x00000000U),
-       /* .. .. FINISH: TRACE LOCK ACCESS REGISTER */
-       /* .. FINISH: TPIU WIDTH IN CASE OF EMIO */
        /* .. START: QSPI REGISTERS */
        /* .. Holdb_dr = 1 */
        /* .. ==> 0XE000D000[19:19] = 0x00000001U */
        /* .. .. .. .. START: DIR MODE BANK 0 */
        /* .. .. .. .. FINISH: DIR MODE BANK 0 */
        /* .. .. .. .. START: DIR MODE BANK 1 */
+       /* .. .. .. .. DIRECTION_1 = 0x4000 */
+       /* .. .. .. .. ==> 0XE000A244[21:0] = 0x00004000U */
+       /* .. .. .. ..     ==> MASK : 0x003FFFFFU    VAL : 0x00004000U */
+       /* .. .. .. .. */
+       EMIT_MASKWRITE(0XE000A244, 0x003FFFFFU, 0x00004000U),
        /* .. .. .. .. FINISH: DIR MODE BANK 1 */
        /* .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0] */
        /* .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0] */
        /* .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16] */
        /* .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16] */
        /* .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32] */
+       /* .. .. .. .. MASK_1_LSW = 0xbfff */
+       /* .. .. .. .. ==> 0XE000A008[31:16] = 0x0000BFFFU */
+       /* .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xBFFF0000U */
+       /* .. .. .. .. DATA_1_LSW = 0x4000 */
+       /* .. .. .. .. ==> 0XE000A008[15:0] = 0x00004000U */
+       /* .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00004000U */
+       /* .. .. .. .. */
+       EMIT_MASKWRITE(0XE000A008, 0xFFFFFFFFU, 0xBFFF4000U),
        /* .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32] */
        /* .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48] */
        /* .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48] */
        /* .. .. .. .. START: OUTPUT ENABLE BANK 0 */
        /* .. .. .. .. FINISH: OUTPUT ENABLE BANK 0 */
        /* .. .. .. .. START: OUTPUT ENABLE BANK 1 */
+       /* .. .. .. .. OP_ENABLE_1 = 0x4000 */
+       /* .. .. .. .. ==> 0XE000A248[21:0] = 0x00004000U */
+       /* .. .. .. ..     ==> MASK : 0x003FFFFFU    VAL : 0x00004000U */
+       /* .. .. .. .. */
+       EMIT_MASKWRITE(0XE000A248, 0x003FFFFFU, 0x00004000U),
        /* .. .. .. .. FINISH: OUTPUT ENABLE BANK 1 */
        /* .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0] */
        /* .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0] */
        /* .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16] */
        /* .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16] */
        /* .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32] */
+       /* .. .. .. .. MASK_1_LSW = 0xbfff */
+       /* .. .. .. .. ==> 0XE000A008[31:16] = 0x0000BFFFU */
+       /* .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xBFFF0000U */
+       /* .. .. .. .. DATA_1_LSW = 0x0 */
+       /* .. .. .. .. ==> 0XE000A008[15:0] = 0x00000000U */
+       /* .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000000U */
+       /* .. .. .. .. */
+       EMIT_MASKWRITE(0XE000A008, 0xFFFFFFFFU, 0xBFFF0000U),
        /* .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32] */
        /* .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48] */
        /* .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48] */
        /* .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16] */
        /* .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16] */
        /* .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32] */
+       /* .. .. .. .. MASK_1_LSW = 0xbfff */
+       /* .. .. .. .. ==> 0XE000A008[31:16] = 0x0000BFFFU */
+       /* .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xBFFF0000U */
+       /* .. .. .. .. DATA_1_LSW = 0x4000 */
+       /* .. .. .. .. ==> 0XE000A008[15:0] = 0x00004000U */
+       /* .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00004000U */
+       /* .. .. .. .. */
+       EMIT_MASKWRITE(0XE000A008, 0xFFFFFFFFU, 0xBFFF4000U),
        /* .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32] */
        /* .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48] */
        /* .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48] */
        /* .. */
        EMIT_MASKWRITE(0XF8000900, 0x0000000FU, 0x0000000FU),
        /* .. FINISH: ENABLING LEVEL SHIFTER */
-       /* .. START: TPIU WIDTH IN CASE OF EMIO */
-       /* .. .. START: TRACE LOCK ACCESS REGISTER */
-       /* .. .. a = 0XC5ACCE55 */
-       /* .. .. ==> 0XF8803FB0[31:0] = 0xC5ACCE55U */
-       /* .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0xC5ACCE55U */
-       /* .. .. */
-       EMIT_MASKWRITE(0XF8803FB0, 0xFFFFFFFFU, 0xC5ACCE55U),
-       /* .. .. FINISH: TRACE LOCK ACCESS REGISTER */
-       /* .. .. START: TRACE CURRENT PORT SIZE */
-       /* .. .. a = 2 */
-       /* .. .. ==> 0XF8803004[31:0] = 0x00000002U */
-       /* .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000002U */
-       /* .. .. */
-       EMIT_MASKWRITE(0XF8803004, 0xFFFFFFFFU, 0x00000002U),
-       /* .. .. FINISH: TRACE CURRENT PORT SIZE */
-       /* .. .. START: TRACE LOCK ACCESS REGISTER */
-       /* .. .. a = 0X0 */
-       /* .. .. ==> 0XF8803FB0[31:0] = 0x00000000U */
-       /* .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000000U */
-       /* .. .. */
-       EMIT_MASKWRITE(0XF8803FB0, 0xFFFFFFFFU, 0x00000000U),
-       /* .. .. FINISH: TRACE LOCK ACCESS REGISTER */
-       /* .. FINISH: TPIU WIDTH IN CASE OF EMIO */
        /* .. START: FPGA RESETS TO 0 */
        /* .. reserved_3 = 0 */
        /* .. ==> 0XF8000240[31:25] = 0x00000000U */
        /* .. .. FINISH: AFI2 REGISTERS */
        /* .. .. START: AFI3 REGISTERS */
        /* .. .. FINISH: AFI3 REGISTERS */
+       /* .. .. START: AFI2 SECURE REGISTER */
+       /* .. .. FINISH: AFI2 SECURE REGISTER */
        /* .. FINISH: AFI REGISTERS */
        /* .. START: LOCK IT BACK */
        /* .. LOCK_KEY = 0X767B */
        /* .. SRCSEL = 0x0 */
        /* .. ==> 0XF8000154[5:4] = 0x00000000U */
        /* ..     ==> MASK : 0x00000030U    VAL : 0x00000000U */
-       /* .. DIVISOR = 0x14 */
-       /* .. ==> 0XF8000154[13:8] = 0x00000014U */
-       /* ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U */
+       /* .. DIVISOR = 0xa */
+       /* .. ==> 0XF8000154[13:8] = 0x0000000AU */
+       /* ..     ==> MASK : 0x00003F00U    VAL : 0x00000A00U */
        /* .. */
-       EMIT_MASKWRITE(0XF8000154, 0x00003F33U, 0x00001402U),
+       EMIT_MASKWRITE(0XF8000154, 0x00003F33U, 0x00000A02U),
        /* .. .. START: TRACE CLOCK */
        /* .. .. FINISH: TRACE CLOCK */
        /* .. .. CLKACT = 0x1 */
        /* .. ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U */
        /* .. .. */
        EMIT_MASKWRITE(0XF8000170, 0x03F03F30U, 0x00100A00U),
-       /* .. .. SRCSEL = 0x3 */
-       /* .. .. ==> 0XF8000180[5:4] = 0x00000003U */
-       /* .. ..     ==> MASK : 0x00000030U    VAL : 0x00000030U */
-       /* .. .. DIVISOR0 = 0x6 */
-       /* .. .. ==> 0XF8000180[13:8] = 0x00000006U */
-       /* .. ..     ==> MASK : 0x00003F00U    VAL : 0x00000600U */
+       /* .. .. SRCSEL = 0x0 */
+       /* .. .. ==> 0XF8000180[5:4] = 0x00000000U */
+       /* .. ..     ==> MASK : 0x00000030U    VAL : 0x00000000U */
+       /* .. .. DIVISOR0 = 0x7 */
+       /* .. .. ==> 0XF8000180[13:8] = 0x00000007U */
+       /* .. ..     ==> MASK : 0x00003F00U    VAL : 0x00000700U */
        /* .. .. DIVISOR1 = 0x1 */
        /* .. .. ==> 0XF8000180[25:20] = 0x00000001U */
        /* .. ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U */
        /* .. .. */
-       EMIT_MASKWRITE(0XF8000180, 0x03F03F30U, 0x00100630U),
-       /* .. .. SRCSEL = 0x2 */
-       /* .. .. ==> 0XF8000190[5:4] = 0x00000002U */
-       /* .. ..     ==> MASK : 0x00000030U    VAL : 0x00000020U */
-       /* .. .. DIVISOR0 = 0x35 */
-       /* .. .. ==> 0XF8000190[13:8] = 0x00000035U */
-       /* .. ..     ==> MASK : 0x00003F00U    VAL : 0x00003500U */
-       /* .. .. DIVISOR1 = 0x2 */
-       /* .. .. ==> 0XF8000190[25:20] = 0x00000002U */
-       /* .. ..     ==> MASK : 0x03F00000U    VAL : 0x00200000U */
-       /* .. .. */
-       EMIT_MASKWRITE(0XF8000190, 0x03F03F30U, 0x00203520U),
+       EMIT_MASKWRITE(0XF8000180, 0x03F03F30U, 0x00100700U),
+       /* .. .. SRCSEL = 0x0 */
+       /* .. .. ==> 0XF8000190[5:4] = 0x00000000U */
+       /* .. ..     ==> MASK : 0x00000030U    VAL : 0x00000000U */
+       /* .. .. DIVISOR0 = 0x5 */
+       /* .. .. ==> 0XF8000190[13:8] = 0x00000005U */
+       /* .. ..     ==> MASK : 0x00003F00U    VAL : 0x00000500U */
+       /* .. .. DIVISOR1 = 0x1 */
+       /* .. .. ==> 0XF8000190[25:20] = 0x00000001U */
+       /* .. ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U */
+       /* .. .. */
+       EMIT_MASKWRITE(0XF8000190, 0x03F03F30U, 0x00100500U),
        /* .. .. SRCSEL = 0x0 */
        /* .. .. ==> 0XF80001A0[5:4] = 0x00000000U */
        /* .. ..     ==> MASK : 0x00000030U    VAL : 0x00000000U */
-       /* .. .. DIVISOR0 = 0xa */
-       /* .. .. ==> 0XF80001A0[13:8] = 0x0000000AU */
-       /* .. ..     ==> MASK : 0x00003F00U    VAL : 0x00000A00U */
+       /* .. .. DIVISOR0 = 0x14 */
+       /* .. .. ==> 0XF80001A0[13:8] = 0x00000014U */
+       /* .. ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U */
        /* .. .. DIVISOR1 = 0x1 */
        /* .. .. ==> 0XF80001A0[25:20] = 0x00000001U */
        /* .. ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U */
        /* .. .. */
-       EMIT_MASKWRITE(0XF80001A0, 0x03F03F30U, 0x00100A00U),
+       EMIT_MASKWRITE(0XF80001A0, 0x03F03F30U, 0x00101400U),
        /* .. .. CLK_621_TRUE = 0x1 */
        /* .. .. ==> 0XF80001C4[0:0] = 0x00000001U */
        /* .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U */
        /* .. .. reg_ddrc_burst_rdwr = 0x4 */
        /* .. .. ==> 0XF8006034[3:0] = 0x00000004U */
        /* .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000004U */
-       /* .. .. reg_ddrc_pre_cke_x1024 = 0x101 */
-       /* .. .. ==> 0XF8006034[13:4] = 0x00000101U */
-       /* .. ..     ==> MASK : 0x00003FF0U    VAL : 0x00001010U */
+       /* .. .. reg_ddrc_pre_cke_x1024 = 0x167 */
+       /* .. .. ==> 0XF8006034[13:4] = 0x00000167U */
+       /* .. ..     ==> MASK : 0x00003FF0U    VAL : 0x00001670U */
        /* .. .. reg_ddrc_post_cke_x1024 = 0x1 */
        /* .. .. ==> 0XF8006034[25:16] = 0x00000001U */
        /* .. ..     ==> MASK : 0x03FF0000U    VAL : 0x00010000U */
        /* .. .. ==> 0XF8006034[28:28] = 0x00000000U */
        /* .. ..     ==> MASK : 0x10000000U    VAL : 0x00000000U */
        /* .. .. */
-       EMIT_MASKWRITE(0XF8006034, 0x13FF3FFFU, 0x00011014U),
+       EMIT_MASKWRITE(0XF8006034, 0x13FF3FFFU, 0x00011674U),
        /* .. .. reg_ddrc_force_low_pri_n = 0x0 */
        /* .. .. ==> 0XF8006038[0:0] = 0x00000000U */
        /* .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
        /* .. FINISH: DDRIOB SETTINGS */
        /* .. START: MIO PROGRAMMING */
        /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF8000700[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF8000700[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF8000700[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF8000700[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF8000700[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF8000700[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF8000700[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF8000700[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF8000700[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF8000700, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
        /* .. ==> 0XF8000704[0:0] = 0x00000000U */
        /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
        /* .. L0_SEL = 1 */
        /* .. */
        EMIT_MASKWRITE(0XF8000718, 0x00003FFFU, 0x00000702U),
        /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF800071C[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF800071C[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF800071C[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF800071C[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF800071C[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF800071C[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF800071C[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 0 */
+       /* .. ==> 0XF800071C[12:12] = 0x00000000U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00000000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF800071C[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF800071C, 0x00003FFFU, 0x00000600U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF8000720[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 1 */
+       /* .. ==> 0XF8000720[1:1] = 0x00000001U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000002U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF8000720[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF8000720[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF8000720[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 1 */
+       /* .. ==> 0XF8000720[8:8] = 0x00000001U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000100U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF8000720[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 0 */
+       /* .. ==> 0XF8000720[12:12] = 0x00000000U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00000000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF8000720[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF8000720, 0x00003FFFU, 0x00000702U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF8000724[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF8000724[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF8000724[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF8000724[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF8000724[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF8000724[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF8000724[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF8000724[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF8000724[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF8000724, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF8000728[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF8000728[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF8000728[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF8000728[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF8000728[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF8000728[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF8000728[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF8000728[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF8000728[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF8000728, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF800072C[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF800072C[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF800072C[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF800072C[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF800072C[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF800072C[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF800072C[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF800072C[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF800072C[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF800072C, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF8000730[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF8000730[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF8000730[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF8000730[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF8000730[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF8000730[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF8000730[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF8000730[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF8000730[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF8000730, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF8000734[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF8000734[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF8000734[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF8000734[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF8000734[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF8000734[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF8000734[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF8000734[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF8000734[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF8000734, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF8000738[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF8000738[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF8000738[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF8000738[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF8000738[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF8000738[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF8000738[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF8000738[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF8000738[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF8000738, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF800073C[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF800073C[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF800073C[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF800073C[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF800073C[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF800073C[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF800073C[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF800073C[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF800073C[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF800073C, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
        /* .. ==> 0XF8000740[0:0] = 0x00000000U */
        /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
        /* .. L0_SEL = 1 */
        /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
        /* .. */
        EMIT_MASKWRITE(0XF80007B4, 0x00003FFFU, 0x00000380U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF80007B8[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF80007B8[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF80007B8[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF80007B8[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF80007B8[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF80007B8[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 1 */
+       /* .. ==> 0XF80007B8[11:9] = 0x00000001U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF80007B8[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF80007B8[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF80007B8, 0x00003FFFU, 0x00001200U),
        /* .. TRI_ENABLE = 1 */
        /* .. ==> 0XF80007BC[0:0] = 0x00000001U */
        /* ..     ==> MASK : 0x00000001U    VAL : 0x00000001U */
        /* .. */
        EMIT_MASKWRITE(0XF80007C4, 0x00003FFFU, 0x000002E1U),
        /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF80007C8[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF80007C8[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF80007C8[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF80007C8[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF80007C8[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF80007C8[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 1 */
+       /* .. ==> 0XF80007C8[11:9] = 0x00000001U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U */
+       /* .. PULLUP = 0 */
+       /* .. ==> 0XF80007C8[12:12] = 0x00000000U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00000000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF80007C8[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF80007C8, 0x00003FFFU, 0x00000200U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF80007CC[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF80007CC[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF80007CC[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF80007CC[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF80007CC[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF80007CC[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 1 */
+       /* .. ==> 0XF80007CC[11:9] = 0x00000001U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U */
+       /* .. PULLUP = 0 */
+       /* .. ==> 0XF80007CC[12:12] = 0x00000000U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00000000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF80007CC[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF80007CC, 0x00003FFFU, 0x00000200U),
+       /* .. TRI_ENABLE = 0 */
        /* .. ==> 0XF80007D0[0:0] = 0x00000000U */
        /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
        /* .. L0_SEL = 0 */
        /* ..     ==> MASK : 0x000000FFU    VAL : 0x00000006U */
        /* .. */
        EMIT_MASKWRITE(0XE0001034, 0x000000FFU, 0x00000006U),
-       /* .. CD = 0x3e */
-       /* .. ==> 0XE0001018[15:0] = 0x0000003EU */
-       /* ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000003EU */
+       /* .. CD = 0x7c */
+       /* .. ==> 0XE0001018[15:0] = 0x0000007CU */
+       /* ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000007CU */
        /* .. */
-       EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU, 0x0000003EU),
+       EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU, 0x0000007CU),
        /* .. STPBRK = 0x0 */
        /* .. ==> 0XE0001000[8:8] = 0x00000000U */
        /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
        /* .. */
        EMIT_MASKWRITE(0XE0001004, 0x00000FFFU, 0x00000020U),
        /* .. FINISH: UART REGISTERS */
-       /* .. START: TPIU WIDTH IN CASE OF EMIO */
-       /* .. .. START: TRACE LOCK ACCESS REGISTER */
-       /* .. .. a = 0XC5ACCE55 */
-       /* .. .. ==> 0XF8803FB0[31:0] = 0xC5ACCE55U */
-       /* .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0xC5ACCE55U */
-       /* .. .. */
-       EMIT_MASKWRITE(0XF8803FB0, 0xFFFFFFFFU, 0xC5ACCE55U),
-       /* .. .. FINISH: TRACE LOCK ACCESS REGISTER */
-       /* .. .. START: TRACE CURRENT PORT SIZE */
-       /* .. .. a = 2 */
-       /* .. .. ==> 0XF8803004[31:0] = 0x00000002U */
-       /* .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000002U */
-       /* .. .. */
-       EMIT_MASKWRITE(0XF8803004, 0xFFFFFFFFU, 0x00000002U),
-       /* .. .. FINISH: TRACE CURRENT PORT SIZE */
-       /* .. .. START: TRACE LOCK ACCESS REGISTER */
-       /* .. .. a = 0X0 */
-       /* .. .. ==> 0XF8803FB0[31:0] = 0x00000000U */
-       /* .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000000U */
-       /* .. .. */
-       EMIT_MASKWRITE(0XF8803FB0, 0xFFFFFFFFU, 0x00000000U),
-       /* .. .. FINISH: TRACE LOCK ACCESS REGISTER */
-       /* .. FINISH: TPIU WIDTH IN CASE OF EMIO */
        /* .. START: QSPI REGISTERS */
        /* .. Holdb_dr = 1 */
        /* .. ==> 0XE000D000[19:19] = 0x00000001U */
        /* .. .. .. .. START: DIR MODE BANK 0 */
        /* .. .. .. .. FINISH: DIR MODE BANK 0 */
        /* .. .. .. .. START: DIR MODE BANK 1 */
+       /* .. .. .. .. DIRECTION_1 = 0x4000 */
+       /* .. .. .. .. ==> 0XE000A244[21:0] = 0x00004000U */
+       /* .. .. .. ..     ==> MASK : 0x003FFFFFU    VAL : 0x00004000U */
+       /* .. .. .. .. */
+       EMIT_MASKWRITE(0XE000A244, 0x003FFFFFU, 0x00004000U),
        /* .. .. .. .. FINISH: DIR MODE BANK 1 */
        /* .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0] */
        /* .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0] */
        /* .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16] */
        /* .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16] */
        /* .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32] */
+       /* .. .. .. .. MASK_1_LSW = 0xbfff */
+       /* .. .. .. .. ==> 0XE000A008[31:16] = 0x0000BFFFU */
+       /* .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xBFFF0000U */
+       /* .. .. .. .. DATA_1_LSW = 0x4000 */
+       /* .. .. .. .. ==> 0XE000A008[15:0] = 0x00004000U */
+       /* .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00004000U */
+       /* .. .. .. .. */
+       EMIT_MASKWRITE(0XE000A008, 0xFFFFFFFFU, 0xBFFF4000U),
        /* .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32] */
        /* .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48] */
        /* .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48] */
        /* .. .. .. .. START: OUTPUT ENABLE BANK 0 */
        /* .. .. .. .. FINISH: OUTPUT ENABLE BANK 0 */
        /* .. .. .. .. START: OUTPUT ENABLE BANK 1 */
+       /* .. .. .. .. OP_ENABLE_1 = 0x4000 */
+       /* .. .. .. .. ==> 0XE000A248[21:0] = 0x00004000U */
+       /* .. .. .. ..     ==> MASK : 0x003FFFFFU    VAL : 0x00004000U */
+       /* .. .. .. .. */
+       EMIT_MASKWRITE(0XE000A248, 0x003FFFFFU, 0x00004000U),
        /* .. .. .. .. FINISH: OUTPUT ENABLE BANK 1 */
        /* .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0] */
        /* .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0] */
        /* .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16] */
        /* .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16] */
        /* .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32] */
+       /* .. .. .. .. MASK_1_LSW = 0xbfff */
+       /* .. .. .. .. ==> 0XE000A008[31:16] = 0x0000BFFFU */
+       /* .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xBFFF0000U */
+       /* .. .. .. .. DATA_1_LSW = 0x0 */
+       /* .. .. .. .. ==> 0XE000A008[15:0] = 0x00000000U */
+       /* .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000000U */
+       /* .. .. .. .. */
+       EMIT_MASKWRITE(0XE000A008, 0xFFFFFFFFU, 0xBFFF0000U),
        /* .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32] */
        /* .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48] */
        /* .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48] */
        /* .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16] */
        /* .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16] */
        /* .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32] */
+       /* .. .. .. .. MASK_1_LSW = 0xbfff */
+       /* .. .. .. .. ==> 0XE000A008[31:16] = 0x0000BFFFU */
+       /* .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xBFFF0000U */
+       /* .. .. .. .. DATA_1_LSW = 0x4000 */
+       /* .. .. .. .. ==> 0XE000A008[15:0] = 0x00004000U */
+       /* .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00004000U */
+       /* .. .. .. .. */
+       EMIT_MASKWRITE(0XE000A008, 0xFFFFFFFFU, 0xBFFF4000U),
        /* .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32] */
        /* .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48] */
        /* .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48] */
        /* .. ==> 0XF8000900[3:2] = 0x00000003U */
        /* ..     ==> MASK : 0x0000000CU    VAL : 0x0000000CU */
        /* .. */
-       EMIT_MASKWRITE(0XF8000900, 0x0000000FU, 0x0000000FU),
-       /* .. FINISH: ENABLING LEVEL SHIFTER */
-       /* .. START: TPIU WIDTH IN CASE OF EMIO */
-       /* .. .. START: TRACE LOCK ACCESS REGISTER */
-       /* .. .. a = 0XC5ACCE55 */
-       /* .. .. ==> 0XF8803FB0[31:0] = 0xC5ACCE55U */
-       /* .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0xC5ACCE55U */
-       /* .. .. */
-       EMIT_MASKWRITE(0XF8803FB0, 0xFFFFFFFFU, 0xC5ACCE55U),
-       /* .. .. FINISH: TRACE LOCK ACCESS REGISTER */
-       /* .. .. START: TRACE CURRENT PORT SIZE */
-       /* .. .. a = 2 */
-       /* .. .. ==> 0XF8803004[31:0] = 0x00000002U */
-       /* .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000002U */
-       /* .. .. */
-       EMIT_MASKWRITE(0XF8803004, 0xFFFFFFFFU, 0x00000002U),
-       /* .. .. FINISH: TRACE CURRENT PORT SIZE */
-       /* .. .. START: TRACE LOCK ACCESS REGISTER */
-       /* .. .. a = 0X0 */
-       /* .. .. ==> 0XF8803FB0[31:0] = 0x00000000U */
-       /* .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000000U */
-       /* .. .. */
-       EMIT_MASKWRITE(0XF8803FB0, 0xFFFFFFFFU, 0x00000000U),
-       /* .. .. FINISH: TRACE LOCK ACCESS REGISTER */
-       /* .. FINISH: TPIU WIDTH IN CASE OF EMIO */
+       EMIT_MASKWRITE(0XF8000900, 0x0000000FU, 0x0000000FU),
+       /* .. FINISH: ENABLING LEVEL SHIFTER */
        /* .. START: FPGA RESETS TO 0 */
        /* .. reserved_3 = 0 */
        /* .. ==> 0XF8000240[31:25] = 0x00000000U */
        /* .. SRCSEL = 0x0 */
        /* .. ==> 0XF8000154[5:4] = 0x00000000U */
        /* ..     ==> MASK : 0x00000030U    VAL : 0x00000000U */
-       /* .. DIVISOR = 0x14 */
-       /* .. ==> 0XF8000154[13:8] = 0x00000014U */
-       /* ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U */
+       /* .. DIVISOR = 0xa */
+       /* .. ==> 0XF8000154[13:8] = 0x0000000AU */
+       /* ..     ==> MASK : 0x00003F00U    VAL : 0x00000A00U */
        /* .. */
-       EMIT_MASKWRITE(0XF8000154, 0x00003F33U, 0x00001402U),
+       EMIT_MASKWRITE(0XF8000154, 0x00003F33U, 0x00000A02U),
        /* .. .. START: TRACE CLOCK */
        /* .. .. FINISH: TRACE CLOCK */
        /* .. .. CLKACT = 0x1 */
        /* .. ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U */
        /* .. .. */
        EMIT_MASKWRITE(0XF8000170, 0x03F03F30U, 0x00100A00U),
-       /* .. .. SRCSEL = 0x3 */
-       /* .. .. ==> 0XF8000180[5:4] = 0x00000003U */
-       /* .. ..     ==> MASK : 0x00000030U    VAL : 0x00000030U */
-       /* .. .. DIVISOR0 = 0x6 */
-       /* .. .. ==> 0XF8000180[13:8] = 0x00000006U */
-       /* .. ..     ==> MASK : 0x00003F00U    VAL : 0x00000600U */
+       /* .. .. SRCSEL = 0x0 */
+       /* .. .. ==> 0XF8000180[5:4] = 0x00000000U */
+       /* .. ..     ==> MASK : 0x00000030U    VAL : 0x00000000U */
+       /* .. .. DIVISOR0 = 0x7 */
+       /* .. .. ==> 0XF8000180[13:8] = 0x00000007U */
+       /* .. ..     ==> MASK : 0x00003F00U    VAL : 0x00000700U */
        /* .. .. DIVISOR1 = 0x1 */
        /* .. .. ==> 0XF8000180[25:20] = 0x00000001U */
        /* .. ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U */
        /* .. .. */
-       EMIT_MASKWRITE(0XF8000180, 0x03F03F30U, 0x00100630U),
-       /* .. .. SRCSEL = 0x2 */
-       /* .. .. ==> 0XF8000190[5:4] = 0x00000002U */
-       /* .. ..     ==> MASK : 0x00000030U    VAL : 0x00000020U */
-       /* .. .. DIVISOR0 = 0x35 */
-       /* .. .. ==> 0XF8000190[13:8] = 0x00000035U */
-       /* .. ..     ==> MASK : 0x00003F00U    VAL : 0x00003500U */
-       /* .. .. DIVISOR1 = 0x2 */
-       /* .. .. ==> 0XF8000190[25:20] = 0x00000002U */
-       /* .. ..     ==> MASK : 0x03F00000U    VAL : 0x00200000U */
-       /* .. .. */
-       EMIT_MASKWRITE(0XF8000190, 0x03F03F30U, 0x00203520U),
+       EMIT_MASKWRITE(0XF8000180, 0x03F03F30U, 0x00100700U),
+       /* .. .. SRCSEL = 0x0 */
+       /* .. .. ==> 0XF8000190[5:4] = 0x00000000U */
+       /* .. ..     ==> MASK : 0x00000030U    VAL : 0x00000000U */
+       /* .. .. DIVISOR0 = 0x5 */
+       /* .. .. ==> 0XF8000190[13:8] = 0x00000005U */
+       /* .. ..     ==> MASK : 0x00003F00U    VAL : 0x00000500U */
+       /* .. .. DIVISOR1 = 0x1 */
+       /* .. .. ==> 0XF8000190[25:20] = 0x00000001U */
+       /* .. ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U */
+       /* .. .. */
+       EMIT_MASKWRITE(0XF8000190, 0x03F03F30U, 0x00100500U),
        /* .. .. SRCSEL = 0x0 */
        /* .. .. ==> 0XF80001A0[5:4] = 0x00000000U */
        /* .. ..     ==> MASK : 0x00000030U    VAL : 0x00000000U */
-       /* .. .. DIVISOR0 = 0xa */
-       /* .. .. ==> 0XF80001A0[13:8] = 0x0000000AU */
-       /* .. ..     ==> MASK : 0x00003F00U    VAL : 0x00000A00U */
+       /* .. .. DIVISOR0 = 0x14 */
+       /* .. .. ==> 0XF80001A0[13:8] = 0x00000014U */
+       /* .. ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U */
        /* .. .. DIVISOR1 = 0x1 */
        /* .. .. ==> 0XF80001A0[25:20] = 0x00000001U */
        /* .. ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U */
        /* .. .. */
-       EMIT_MASKWRITE(0XF80001A0, 0x03F03F30U, 0x00100A00U),
+       EMIT_MASKWRITE(0XF80001A0, 0x03F03F30U, 0x00101400U),
        /* .. .. CLK_621_TRUE = 0x1 */
        /* .. .. ==> 0XF80001C4[0:0] = 0x00000001U */
        /* .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U */
        /* .. .. reg_ddrc_burst_rdwr = 0x4 */
        /* .. .. ==> 0XF8006034[3:0] = 0x00000004U */
        /* .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000004U */
-       /* .. .. reg_ddrc_pre_cke_x1024 = 0x101 */
-       /* .. .. ==> 0XF8006034[13:4] = 0x00000101U */
-       /* .. ..     ==> MASK : 0x00003FF0U    VAL : 0x00001010U */
+       /* .. .. reg_ddrc_pre_cke_x1024 = 0x167 */
+       /* .. .. ==> 0XF8006034[13:4] = 0x00000167U */
+       /* .. ..     ==> MASK : 0x00003FF0U    VAL : 0x00001670U */
        /* .. .. reg_ddrc_post_cke_x1024 = 0x1 */
        /* .. .. ==> 0XF8006034[25:16] = 0x00000001U */
        /* .. ..     ==> MASK : 0x03FF0000U    VAL : 0x00010000U */
        /* .. .. ==> 0XF8006034[28:28] = 0x00000000U */
        /* .. ..     ==> MASK : 0x10000000U    VAL : 0x00000000U */
        /* .. .. */
-       EMIT_MASKWRITE(0XF8006034, 0x13FF3FFFU, 0x00011014U),
+       EMIT_MASKWRITE(0XF8006034, 0x13FF3FFFU, 0x00011674U),
        /* .. .. reg_ddrc_force_low_pri_n = 0x0 */
        /* .. .. ==> 0XF8006038[0:0] = 0x00000000U */
        /* .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
        /* .. FINISH: DDRIOB SETTINGS */
        /* .. START: MIO PROGRAMMING */
        /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF8000700[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF8000700[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF8000700[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF8000700[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF8000700[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF8000700[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF8000700[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF8000700[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF8000700[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF8000700, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
        /* .. ==> 0XF8000704[0:0] = 0x00000000U */
        /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
        /* .. L0_SEL = 1 */
        /* .. */
        EMIT_MASKWRITE(0XF8000718, 0x00003FFFU, 0x00000702U),
        /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF800071C[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF800071C[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF800071C[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF800071C[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF800071C[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF800071C[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF800071C[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 0 */
+       /* .. ==> 0XF800071C[12:12] = 0x00000000U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00000000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF800071C[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF800071C, 0x00003FFFU, 0x00000600U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF8000720[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 1 */
+       /* .. ==> 0XF8000720[1:1] = 0x00000001U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000002U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF8000720[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF8000720[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF8000720[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 1 */
+       /* .. ==> 0XF8000720[8:8] = 0x00000001U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000100U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF8000720[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 0 */
+       /* .. ==> 0XF8000720[12:12] = 0x00000000U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00000000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF8000720[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF8000720, 0x00003FFFU, 0x00000702U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF8000724[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF8000724[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF8000724[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF8000724[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF8000724[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF8000724[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF8000724[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF8000724[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF8000724[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF8000724, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF8000728[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF8000728[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF8000728[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF8000728[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF8000728[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF8000728[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF8000728[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF8000728[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF8000728[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF8000728, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF800072C[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF800072C[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF800072C[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF800072C[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF800072C[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF800072C[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF800072C[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF800072C[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF800072C[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF800072C, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF8000730[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF8000730[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF8000730[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF8000730[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF8000730[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF8000730[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF8000730[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF8000730[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF8000730[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF8000730, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF8000734[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF8000734[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF8000734[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF8000734[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF8000734[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF8000734[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF8000734[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF8000734[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF8000734[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF8000734, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF8000738[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF8000738[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF8000738[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF8000738[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF8000738[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF8000738[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF8000738[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF8000738[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF8000738[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF8000738, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF800073C[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF800073C[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF800073C[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF800073C[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF800073C[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF800073C[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 3 */
+       /* .. ==> 0XF800073C[11:9] = 0x00000003U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000600U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF800073C[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF800073C[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF800073C, 0x00003FFFU, 0x00001600U),
+       /* .. TRI_ENABLE = 0 */
        /* .. ==> 0XF8000740[0:0] = 0x00000000U */
        /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
        /* .. L0_SEL = 1 */
        /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
        /* .. */
        EMIT_MASKWRITE(0XF80007B4, 0x00003FFFU, 0x00000380U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF80007B8[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF80007B8[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF80007B8[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF80007B8[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF80007B8[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF80007B8[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 1 */
+       /* .. ==> 0XF80007B8[11:9] = 0x00000001U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U */
+       /* .. PULLUP = 1 */
+       /* .. ==> 0XF80007B8[12:12] = 0x00000001U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00001000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF80007B8[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF80007B8, 0x00003FFFU, 0x00001200U),
        /* .. TRI_ENABLE = 1 */
        /* .. ==> 0XF80007BC[0:0] = 0x00000001U */
        /* ..     ==> MASK : 0x00000001U    VAL : 0x00000001U */
        /* .. */
        EMIT_MASKWRITE(0XF80007C4, 0x00003FFFU, 0x000002E1U),
        /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF80007C8[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF80007C8[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF80007C8[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF80007C8[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF80007C8[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF80007C8[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 1 */
+       /* .. ==> 0XF80007C8[11:9] = 0x00000001U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U */
+       /* .. PULLUP = 0 */
+       /* .. ==> 0XF80007C8[12:12] = 0x00000000U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00000000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF80007C8[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF80007C8, 0x00003FFFU, 0x00000200U),
+       /* .. TRI_ENABLE = 0 */
+       /* .. ==> 0XF80007CC[0:0] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
+       /* .. L0_SEL = 0 */
+       /* .. ==> 0XF80007CC[1:1] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000002U    VAL : 0x00000000U */
+       /* .. L1_SEL = 0 */
+       /* .. ==> 0XF80007CC[2:2] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000004U    VAL : 0x00000000U */
+       /* .. L2_SEL = 0 */
+       /* .. ==> 0XF80007CC[4:3] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000018U    VAL : 0x00000000U */
+       /* .. L3_SEL = 0 */
+       /* .. ==> 0XF80007CC[7:5] = 0x00000000U */
+       /* ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U */
+       /* .. Speed = 0 */
+       /* .. ==> 0XF80007CC[8:8] = 0x00000000U */
+       /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
+       /* .. IO_Type = 1 */
+       /* .. ==> 0XF80007CC[11:9] = 0x00000001U */
+       /* ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U */
+       /* .. PULLUP = 0 */
+       /* .. ==> 0XF80007CC[12:12] = 0x00000000U */
+       /* ..     ==> MASK : 0x00001000U    VAL : 0x00000000U */
+       /* .. DisableRcvr = 0 */
+       /* .. ==> 0XF80007CC[13:13] = 0x00000000U */
+       /* ..     ==> MASK : 0x00002000U    VAL : 0x00000000U */
+       /* .. */
+       EMIT_MASKWRITE(0XF80007CC, 0x00003FFFU, 0x00000200U),
+       /* .. TRI_ENABLE = 0 */
        /* .. ==> 0XF80007D0[0:0] = 0x00000000U */
        /* ..     ==> MASK : 0x00000001U    VAL : 0x00000000U */
        /* .. L0_SEL = 0 */
        /* ..     ==> MASK : 0x000000FFU    VAL : 0x00000006U */
        /* .. */
        EMIT_MASKWRITE(0XE0001034, 0x000000FFU, 0x00000006U),
-       /* .. CD = 0x3e */
-       /* .. ==> 0XE0001018[15:0] = 0x0000003EU */
-       /* ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000003EU */
+       /* .. CD = 0x7c */
+       /* .. ==> 0XE0001018[15:0] = 0x0000007CU */
+       /* ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000007CU */
        /* .. */
-       EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU, 0x0000003EU),
+       EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU, 0x0000007CU),
        /* .. STPBRK = 0x0 */
        /* .. ==> 0XE0001000[8:8] = 0x00000000U */
        /* ..     ==> MASK : 0x00000100U    VAL : 0x00000000U */
        /* .. */
        EMIT_MASKWRITE(0XE0001004, 0x00000FFFU, 0x00000020U),
        /* .. FINISH: UART REGISTERS */
-       /* .. START: TPIU WIDTH IN CASE OF EMIO */
-       /* .. .. START: TRACE LOCK ACCESS REGISTER */
-       /* .. .. a = 0XC5ACCE55 */
-       /* .. .. ==> 0XF8803FB0[31:0] = 0xC5ACCE55U */
-       /* .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0xC5ACCE55U */
-       /* .. .. */
-       EMIT_MASKWRITE(0XF8803FB0, 0xFFFFFFFFU, 0xC5ACCE55U),
-       /* .. .. FINISH: TRACE LOCK ACCESS REGISTER */
-       /* .. .. START: TRACE CURRENT PORT SIZE */
-       /* .. .. a = 2 */
-       /* .. .. ==> 0XF8803004[31:0] = 0x00000002U */
-       /* .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000002U */
-       /* .. .. */
-       EMIT_MASKWRITE(0XF8803004, 0xFFFFFFFFU, 0x00000002U),
-       /* .. .. FINISH: TRACE CURRENT PORT SIZE */
-       /* .. .. START: TRACE LOCK ACCESS REGISTER */
-       /* .. .. a = 0X0 */
-       /* .. .. ==> 0XF8803FB0[31:0] = 0x00000000U */
-       /* .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000000U */
-       /* .. .. */
-       EMIT_MASKWRITE(0XF8803FB0, 0xFFFFFFFFU, 0x00000000U),
-       /* .. .. FINISH: TRACE LOCK ACCESS REGISTER */
-       /* .. FINISH: TPIU WIDTH IN CASE OF EMIO */
        /* .. START: QSPI REGISTERS */
        /* .. Holdb_dr = 1 */
        /* .. ==> 0XE000D000[19:19] = 0x00000001U */
        /* .. .. .. .. START: DIR MODE BANK 0 */
        /* .. .. .. .. FINISH: DIR MODE BANK 0 */
        /* .. .. .. .. START: DIR MODE BANK 1 */
+       /* .. .. .. .. DIRECTION_1 = 0x4000 */
+       /* .. .. .. .. ==> 0XE000A244[21:0] = 0x00004000U */
+       /* .. .. .. ..     ==> MASK : 0x003FFFFFU    VAL : 0x00004000U */
+       /* .. .. .. .. */
+       EMIT_MASKWRITE(0XE000A244, 0x003FFFFFU, 0x00004000U),
        /* .. .. .. .. FINISH: DIR MODE BANK 1 */
        /* .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0] */
        /* .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0] */
        /* .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16] */
        /* .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16] */
        /* .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32] */
+       /* .. .. .. .. MASK_1_LSW = 0xbfff */
+       /* .. .. .. .. ==> 0XE000A008[31:16] = 0x0000BFFFU */
+       /* .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xBFFF0000U */
+       /* .. .. .. .. DATA_1_LSW = 0x4000 */
+       /* .. .. .. .. ==> 0XE000A008[15:0] = 0x00004000U */
+       /* .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00004000U */
+       /* .. .. .. .. */
+       EMIT_MASKWRITE(0XE000A008, 0xFFFFFFFFU, 0xBFFF4000U),
        /* .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32] */
        /* .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48] */
        /* .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48] */
        /* .. .. .. .. START: OUTPUT ENABLE BANK 0 */
        /* .. .. .. .. FINISH: OUTPUT ENABLE BANK 0 */
        /* .. .. .. .. START: OUTPUT ENABLE BANK 1 */
+       /* .. .. .. .. OP_ENABLE_1 = 0x4000 */
+       /* .. .. .. .. ==> 0XE000A248[21:0] = 0x00004000U */
+       /* .. .. .. ..     ==> MASK : 0x003FFFFFU    VAL : 0x00004000U */
+       /* .. .. .. .. */
+       EMIT_MASKWRITE(0XE000A248, 0x003FFFFFU, 0x00004000U),
        /* .. .. .. .. FINISH: OUTPUT ENABLE BANK 1 */
        /* .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0] */
        /* .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0] */
        /* .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16] */
        /* .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16] */
        /* .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32] */
+       /* .. .. .. .. MASK_1_LSW = 0xbfff */
+       /* .. .. .. .. ==> 0XE000A008[31:16] = 0x0000BFFFU */
+       /* .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xBFFF0000U */
+       /* .. .. .. .. DATA_1_LSW = 0x0 */
+       /* .. .. .. .. ==> 0XE000A008[15:0] = 0x00000000U */
+       /* .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000000U */
+       /* .. .. .. .. */
+       EMIT_MASKWRITE(0XE000A008, 0xFFFFFFFFU, 0xBFFF0000U),
        /* .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32] */
        /* .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48] */
        /* .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48] */
        /* .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16] */
        /* .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16] */
        /* .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32] */
+       /* .. .. .. .. MASK_1_LSW = 0xbfff */
+       /* .. .. .. .. ==> 0XE000A008[31:16] = 0x0000BFFFU */
+       /* .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xBFFF0000U */
+       /* .. .. .. .. DATA_1_LSW = 0x4000 */
+       /* .. .. .. .. ==> 0XE000A008[15:0] = 0x00004000U */
+       /* .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00004000U */
+       /* .. .. .. .. */
+       EMIT_MASKWRITE(0XE000A008, 0xFFFFFFFFU, 0xBFFF4000U),
        /* .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32] */
        /* .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48] */
        /* .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48] */
        /* .. */
        EMIT_MASKWRITE(0XF8000900, 0x0000000FU, 0x0000000FU),
        /* .. FINISH: ENABLING LEVEL SHIFTER */
-       /* .. START: TPIU WIDTH IN CASE OF EMIO */
-       /* .. .. START: TRACE LOCK ACCESS REGISTER */
-       /* .. .. a = 0XC5ACCE55 */
-       /* .. .. ==> 0XF8803FB0[31:0] = 0xC5ACCE55U */
-       /* .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0xC5ACCE55U */
-       /* .. .. */
-       EMIT_MASKWRITE(0XF8803FB0, 0xFFFFFFFFU, 0xC5ACCE55U),
-       /* .. .. FINISH: TRACE LOCK ACCESS REGISTER */
-       /* .. .. START: TRACE CURRENT PORT SIZE */
-       /* .. .. a = 2 */
-       /* .. .. ==> 0XF8803004[31:0] = 0x00000002U */
-       /* .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000002U */
-       /* .. .. */
-       EMIT_MASKWRITE(0XF8803004, 0xFFFFFFFFU, 0x00000002U),
-       /* .. .. FINISH: TRACE CURRENT PORT SIZE */
-       /* .. .. START: TRACE LOCK ACCESS REGISTER */
-       /* .. .. a = 0X0 */
-       /* .. .. ==> 0XF8803FB0[31:0] = 0x00000000U */
-       /* .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000000U */
-       /* .. .. */
-       EMIT_MASKWRITE(0XF8803FB0, 0xFFFFFFFFU, 0x00000000U),
-       /* .. .. FINISH: TRACE LOCK ACCESS REGISTER */
-       /* .. FINISH: TPIU WIDTH IN CASE OF EMIO */
        /* .. START: FPGA RESETS TO 0 */
        /* .. reserved_3 = 0 */
        /* .. ==> 0XF8000240[31:25] = 0x00000000U */