]> git.sur5r.net Git - u-boot/commitdiff
arm: socfpga: spl: Use common lowlevel_init
authorDinh Nguyen <dinguyen@opensource.altera.com>
Mon, 30 Mar 2015 22:01:10 +0000 (17:01 -0500)
committerMarek Vasut <marex@denx.de>
Tue, 21 Apr 2015 10:23:17 +0000 (12:23 +0200)
For SoCFGPA, use the common ARMv7 lowlevel_init. Thus, we can delete the
SoCFPGA lowlevel_init.S file.

Signed-off-by: Dinh Nguyen <dinguyen@opensource.altera.com>
arch/arm/cpu/armv7/Makefile
arch/arm/cpu/armv7/socfpga/Makefile
arch/arm/cpu/armv7/socfpga/lowlevel_init.S [deleted file]

index 21fc03b97eef431438f773757eb8e2bbcfc1df3a..e6249f13c8d9af906b26af97f00e295f5bb008cd 100644 (file)
@@ -12,7 +12,7 @@ obj-y += cache_v7.o
 obj-y  += cpu.o cp15.o
 obj-y  += syslib.o
 
-ifneq ($(CONFIG_AM43XX)$(CONFIG_AM33XX)$(CONFIG_OMAP44XX)$(CONFIG_OMAP54XX)$(CONFIG_TEGRA)$(CONFIG_MX6)$(CONFIG_TI81XX)$(CONFIG_AT91FAMILY)$(CONFIG_SUNXI),)
+ifneq ($(CONFIG_AM43XX)$(CONFIG_AM33XX)$(CONFIG_OMAP44XX)$(CONFIG_OMAP54XX)$(CONFIG_TEGRA)$(CONFIG_MX6)$(CONFIG_TI81XX)$(CONFIG_AT91FAMILY)$(CONFIG_SUNXI)$(CONFIG_SOCFPGA),)
 ifneq ($(CONFIG_SKIP_LOWLEVEL_INIT),y)
 obj-y  += lowlevel_init.o
 endif
index 8b6e108c429cce0c67c2ea8d957433783f15486c..7524ef90e49d6f9fa05b1645a52b6e0673bba3db 100644 (file)
@@ -7,7 +7,6 @@
 # SPDX-License-Identifier:     GPL-2.0+
 #
 
-obj-y  := lowlevel_init.o
 obj-y  += misc.o timer.o reset_manager.o system_manager.o clock_manager.o \
           fpga_manager.o
 obj-$(CONFIG_SPL_BUILD) += spl.o freeze_controller.o scan_manager.o
diff --git a/arch/arm/cpu/armv7/socfpga/lowlevel_init.S b/arch/arm/cpu/armv7/socfpga/lowlevel_init.S
deleted file mode 100644 (file)
index b4d0627..0000000
+++ /dev/null
@@ -1,45 +0,0 @@
-/*
- *  Copyright (C) 2012 Altera Corporation <www.altera.com>
- *
- * SPDX-License-Identifier:    GPL-2.0+
- */
-
-#include <config.h>
-
-/* Set up the platform, once the cpu has been initialized */
-.globl lowlevel_init
-lowlevel_init:
-
-       /* Remap */
-#ifdef CONFIG_SPL_BUILD
-       /*
-        * SPL : configure the remap (L3 NIC-301 GPV)
-        * so the on-chip RAM at lower memory instead ROM.
-        */
-       ldr     r0, =SOCFPGA_L3REGS_ADDRESS
-       mov     r1, #0x19
-       str     r1, [r0]
-#else
-       /*
-        * U-Boot : configure the remap (L3 NIC-301 GPV)
-        * so the SDRAM at lower memory instead on-chip RAM.
-        */
-       ldr     r0, =SOCFPGA_L3REGS_ADDRESS
-       mov     r1, #0x2
-       str     r1, [r0]
-
-       /* Private components security */
-
-       /*
-        * U-Boot : configure private timer, global timer and cpu
-        * component access as non secure for kernel stage (as required
-        * by kernel)
-        */
-       mrc     p15,4,r0,c15,c0,0
-       add     r1, r0, #0x54
-       ldr     r2, [r1]
-       orr     r2, r2, #0xff
-       orr     r2, r2, #0xf00
-       str     r2, [r1]
-#endif /* #ifdef CONFIG_SPL_BUILD */
-       mov     pc, lr