]> git.sur5r.net Git - u-boot/commitdiff
ARM: UniPhier: disable L2 cache by lowlevel_init of U-Boot proper
authorMasahiro Yamada <yamada.masahiro@socionext.com>
Sun, 22 Mar 2015 15:07:32 +0000 (00:07 +0900)
committerMasahiro Yamada <yamada.masahiro@socionext.com>
Mon, 23 Mar 2015 15:15:58 +0000 (00:15 +0900)
The L2 cache is used as a temporary SRAM on SPL.
Now the secondary CPUs store the necessary code for jumping to
Linux on their L1 I-caches.  So, the L2 cache can be disabled
much earlier, at the very entry of U-Boot proper (lowlevel_init).
This makes the boot sequence clearer.
Also, as the L1 cache has been disabled by the start.S,
enable_caches() does not need to do it again.

Signed-off-by: Masahiro Yamada <yamada.masahiro@socionext.com>
arch/arm/mach-uniphier/cache_uniphier.c
arch/arm/mach-uniphier/late_lowlevel_init.S

index 4bf01bce3ea5200e80f0e150b1ef354ad28b0851..c1e9164489dc3c625a2ee79c086264a87be24914 100644 (file)
@@ -122,23 +122,6 @@ void v7_outer_cache_disable(void)
 
 void enable_caches(void)
 {
-       uint32_t reg;
-
-       /*
-        * UniPhier SoCs must use L2 cache for init stack pointer.
-        * We disable L2 and L1 in this order.
-        * If CONFIG_SYS_DCACHE_OFF is not defined,
-        * caches are enabled again with a new page table.
-        */
-
-       /* L2 disable */
-       v7_outer_cache_disable();
-
-       /* L1 disable */
-       reg = get_cr();
-       reg &= ~(CR_C | CR_M);
-       set_cr(reg);
-
 #ifndef CONFIG_SYS_DCACHE_OFF
        dcache_enable();
 #endif
index 22be2a21daf46fc0393545ca2ea75e6b3a7d0c52..1363364c80e72fd3ac154b2c16ca2ee85da14ca7 100644 (file)
@@ -6,7 +6,12 @@
  */
 
 #include <linux/linkage.h>
+#include <mach/ssc-regs.h>
 
 ENTRY(lowlevel_init)
+       ldr     r1, = SSCC
+       ldr     r0, [r1]
+       bic     r0, r0, #SSCC_ON        @ L2 disable
+       str     r0, [r1]
        mov     pc, lr
 ENDPROC(lowlevel_init)