]> git.sur5r.net Git - u-boot/commitdiff
microblaze: clean uart16550 and uartlite handling
authorMichal Simek <monstr@monstr.eu>
Fri, 28 Mar 2008 11:13:03 +0000 (12:13 +0100)
committerMichal Simek <monstr@monstr.eu>
Tue, 8 Apr 2008 13:38:14 +0000 (15:38 +0200)
Signed-off-by: Michal Simek <monstr@monstr.eu>
board/xilinx/ml401/xparameters.h
board/xilinx/xupv2p/xparameters.h
include/configs/ml401.h
include/configs/xupv2p.h

index becafc896419d4c2db9fe390c2b45dcb7b3ee8cb..d805061c0d01b17d20d91f57db931685f9ef6bc8 100644 (file)
@@ -41,8 +41,8 @@
 #define XILINX_TIMER_IRQ       0
 
 /* Uart pheriphery is RS232_Uart */
-#define XILINX_UART_BASEADDR   0x40600000
-#define XILINX_UART_BAUDRATE   115200
+#define XILINX_UARTLITE_BASEADDR       0x40600000
+#define XILINX_UARTLITE_BAUDRATE       115200
 
 /* IIC pheriphery is IIC_EEPROM */
 #define XILINX_IIC_0_BASEADDR  0x40800000
index 19b81fd889ff55c643d78a1692759159c800b40d..9e5ebdabc11196701b740dce01d08b783ec5d62b 100644 (file)
@@ -37,8 +37,8 @@
 #define XILINX_TIMER_IRQ       1
 
 /* Uart pheriphery is RS232_Uart_1 */
-#define XILINX_UART_BASEADDR   0x40600000
-#define XILINX_UART_BAUDRATE   115200
+#define XILINX_UARTLITE_BASEADDR       0x40600000
+#define XILINX_UARTLITE_BAUDRATE       115200
 
 /* GPIO is LEDs_4Bit*/
 #define XILINX_GPIO_BASEADDR   0x40000000
index 6db1c1a8310003a620a059c120114acb5c7b59d2..1a2cb0aeed0bca705608e70db54ef5d6e98963a6 100644 (file)
 #define        CONFIG_ML401            1       /* ML401 Board */
 
 /* uart */
+#ifdef XILINX_UARTLITE_BASEADDR
 #define        CONFIG_XILINX_UARTLITE
-#define        CONFIG_SERIAL_BASE      XILINX_UART_BASEADDR
-#define        CONFIG_BAUDRATE         XILINX_UART_BAUDRATE
+#define        CONFIG_SERIAL_BASE      XILINX_UARTLITE_BASEADDR
+#define        CONFIG_BAUDRATE         XILINX_UARTLITE_BAUDRATE
 #define        CFG_BAUDRATE_TABLE      { CONFIG_BAUDRATE }
+#else
+#ifdef XILINX_UART16550_BASEADDR
+#define CFG_NS16550
+#define CFG_NS16550_SERIAL
+#define CFG_NS16550_REG_SIZE   4
+#define CONFIG_CONS_INDEX      1
+#define CFG_NS16550_COM1       XILINX_UART16550_BASEADDR
+#define CFG_NS16550_CLK                XILINX_UART16550_CLOCK_HZ
+#define        CONFIG_BAUDRATE         115200
+#define        CFG_BAUDRATE_TABLE      { 9600, 115200 }
+#endif
+#endif
 
 /* setting reset address */
 /*#define      CFG_RESET_ADDRESS       TEXT_BASE*/
index eef4f72e28e45aa6d94801cdac980489e825db48..f86b3b9549db508aa982b39cca696aeec8c7048b 100644 (file)
 #define        CONFIG_XUPV2P           1
 
 /* uart */
+#ifdef XILINX_UARTLITE_BASEADDR
 #define        CONFIG_XILINX_UARTLITE
-#define        CONFIG_SERIAL_BASE      XILINX_UART_BASEADDR
-#define        CONFIG_BAUDRATE         XILINX_UART_BAUDRATE
+#define        CONFIG_SERIAL_BASE      XILINX_UARTLITE_BASEADDR
+#define        CONFIG_BAUDRATE         XILINX_UARTLITE_BAUDRATE
 #define        CFG_BAUDRATE_TABLE      { CONFIG_BAUDRATE }
+#else
+#ifdef XILINX_UART16550_BASEADDR
+#define CFG_NS16550
+#define CFG_NS16550_SERIAL
+#define CFG_NS16550_REG_SIZE   4
+#define CONFIG_CONS_INDEX      1
+#define CFG_NS16550_COM1       XILINX_UART16550_BASEADDR
+#define CFG_NS16550_CLK                XILINX_UART16550_CLOCK_HZ
+#define        CONFIG_BAUDRATE         115200
+#define        CFG_BAUDRATE_TABLE      { 9600, 115200 }
+#endif
+#endif
 
 /*
  * setting reset address