]> git.sur5r.net Git - u-boot/commitdiff
Remove L2 Cache invalidate polling.
authorJon Loeliger <jdl@jdl.com>
Fri, 19 May 2006 18:14:15 +0000 (13:14 -0500)
committerJon Loeliger <jdl@jdl.com>
Fri, 19 May 2006 18:54:02 +0000 (13:54 -0500)
cpu/mpc86xx/cache.S

index 75186b1e4b394cf1a846422f877c712be87e7289..f316b3ec13fe59ea4012714d58617b82e12f7d66 100644 (file)
@@ -28,7 +28,7 @@
  * Most of this code is taken from 74xx_7xx/cache.S
  * and then cleaned up a bit
  */
-       
+
 /*
  * Invalidate L1 instruction cache.
  */
@@ -316,24 +316,30 @@ _GLOBAL(dcache_status)
        blr
 
 /*
- * Invalidate L2 cache using L2I and polling L2IP
+ * Invalidate L2 cache using L2I, assume L2 is enabled
  */
 _GLOBAL(l2cache_invalidate)
-       sync
-       oris    r3, r3, L2CR_L2I@h
+       mfspr   r3, l2cr
+       rlwinm. r3, r3, 0, 0, 0
+       beq     1f
+
+       mfspr   r3, l2cr
+       rlwinm  r3, r3, 0, 1, 31
+
+#ifdef CONFIG_ALTIVEC
+       dssall
+#endif
        sync
        mtspr   l2cr, r3
        sync
+1:     mfspr   r3, l2cr
+       oris    r3, r3, L2CR_L2I@h
+       mtspr   l2cr, r3
+
 invl2:
        mfspr   r3, l2cr
-       andi.   r3, r3, L2CR_L2IP
+       andi.   r3, r3, L2CR_L2I@h
        bne     invl2
-       /* turn off the global invalidate bit */
-       mfspr   r3, l2cr
-       rlwinm  r3, r3, 0, 11, 9
-       sync
-       mtspr   l2cr, r3
-       sync
        blr
 
 /*