]> git.sur5r.net Git - u-boot/commitdiff
x86: fsp: Make sure HOB list is not overwritten by U-Boot
authorBin Meng <bmeng.cn@gmail.com>
Wed, 17 Feb 2016 08:16:23 +0000 (00:16 -0800)
committerBin Meng <bmeng.cn@gmail.com>
Sun, 21 Feb 2016 05:42:52 +0000 (13:42 +0800)
Intel IvyBridge FSP seems to be buggy that it does not report memory
used by FSP itself as reserved in the resource descriptor HOB. The
FSP specification does not describe how resource descriptor HOBs are
generated by the FSP to describe what memory regions. It looks newer
FSPs like Queensbay and BayTrail do not have such issue. This causes
U-Boot relocation overwrites the important boot service data which is
used by FSP, and the subsequent call to fsp_notify() will fail.

To resolve this, we find out the lowest memory base address allocated
by FSP for the boot service data when walking through the HOB list in
fsp_get_usable_lowmem_top(). Check whether the memory top address is
below the FSP HOB list, and if not, use the lowest memory base address
allocated by FSP as the memory top address.

Signed-off-by: Bin Meng <bmeng.cn@gmail.com>
Acked-by: Simon Glass <sjg@chromium.org>
Tested on link (ivybridge non-FSP)
Tested-by: Simon Glass <sjg@chromium.org>
arch/x86/Kconfig
arch/x86/lib/fsp/fsp_support.c

index 49e173c820eda127cfea4eaf1d87f4a64d96ce8b..a0bd344ed1768ae02a8591ae0ad5be72a8bfd233 100644 (file)
@@ -248,6 +248,16 @@ config FSP_USE_UPD
          are still some FSPs that might not even have UPD. For such FSPs,
          override this to n in their platform Kconfig files.
 
+config FSP_BROKEN_HOB
+       bool
+       depends on HAVE_FSP
+       help
+         Indicate some buggy FSPs that does not report memory used by FSP
+         itself as reserved in the resource descriptor HOB. Select this to
+         tell U-Boot to do some additional work to ensure U-Boot relocation
+         do not overwrite the important boot service data which is used by
+         FSP, otherwise the subsequent call to fsp_notify() will fail.
+
 config ENABLE_MRC_CACHE
        bool "Enable MRC cache"
        depends on !EFI && !SYS_COREBOOT
index 29fa06098d1afb30f61e38683538ff62ce119b9f..b05dcede0c40d38ae473c18dec34cf27e313cd19 100644 (file)
@@ -225,6 +225,10 @@ u32 fsp_get_usable_lowmem_top(const void *hob_list)
        struct hob_res_desc *res_desc;
        phys_addr_t phys_start;
        u32 top;
+#ifdef CONFIG_FSP_BROKEN_HOB
+       struct hob_mem_alloc *res_mem;
+       phys_addr_t mem_base = 0;
+#endif
 
        /* Get the HOB list for processing */
        hdr = hob_list;
@@ -242,9 +246,38 @@ u32 fsp_get_usable_lowmem_top(const void *hob_list)
                                        top += (u32)(res_desc->len);
                        }
                }
+
+#ifdef CONFIG_FSP_BROKEN_HOB
+               /*
+                * Find out the lowest memory base address allocated by FSP
+                * for the boot service data
+                */
+               if (hdr->type == HOB_TYPE_MEM_ALLOC) {
+                       res_mem = (struct hob_mem_alloc *)hdr;
+                       if (!mem_base)
+                               mem_base = res_mem->mem_base;
+                       if (res_mem->mem_base < mem_base)
+                               mem_base = res_mem->mem_base;
+               }
+#endif
+
                hdr = get_next_hob(hdr);
        }
 
+#ifdef CONFIG_FSP_BROKEN_HOB
+       /*
+        * Check whether the memory top address is below the FSP HOB list.
+        * If not, use the lowest memory base address allocated by FSP as
+        * the memory top address. This is to prevent U-Boot relocation
+        * overwrites the important boot service data which is used by FSP,
+        * otherwise the subsequent call to fsp_notify() will fail.
+        */
+       if (top > (u32)hob_list) {
+               debug("Adjust memory top address due to a buggy FSP\n");
+               top = (u32)mem_base;
+       }
+#endif
+
        return top;
 }