]> git.sur5r.net Git - u-boot/commitdiff
powerpc/p4080: Add workaround for erratum CPU22
authorKumar Gala <galak@kernel.crashing.org>
Thu, 6 May 2010 03:35:27 +0000 (22:35 -0500)
committerKumar Gala <galak@kernel.crashing.org>
Mon, 26 Jul 2010 18:07:57 +0000 (13:07 -0500)
Signed-off-by: Kumar Gala <galak@kernel.crashing.org>
arch/powerpc/cpu/mpc85xx/cmd_errata.c
arch/powerpc/cpu/mpc85xx/cpu_init.c
arch/powerpc/cpu/mpc85xx/release.S
arch/powerpc/include/asm/processor.h

index 01c462c4b600c4f37229218614af46c8f7ad27bc..d73f3d7f14838afbe4e8822fe2c5a4e20c8504be 100644 (file)
@@ -44,7 +44,9 @@ static int do_errata(cmd_tbl_t *cmdtp, int flag, int argc, char * const argv[])
 #if defined(CONFIG_SYS_P4080_ERRATUM_SERDES8)
        puts("Work-around for Erratum SERDES8 enabled\n");
 #endif
-
+#if defined(CONFIG_SYS_P4080_ERRATUM_CPU22)
+       puts("Work-around for Erratum CPU22 enabled\n");
+#endif
        return 0;
 }
 
index a90ebb10502fe6570b540bc6de18929ef2ad71d7..2c3be6dd09048b652a9d36be7bbe9c6bab72874c 100644 (file)
@@ -32,6 +32,7 @@
 #include <ioports.h>
 #include <sata.h>
 #include <asm/io.h>
+#include <asm/cache.h>
 #include <asm/mmu.h>
 #include <asm/fsl_law.h>
 #include <asm/fsl_serdes.h>
@@ -245,6 +246,12 @@ int cpu_init_r(void)
        volatile fsl_lbc_t *lbc = LBC_BASE_ADDR;
 #endif
 
+#if defined(CONFIG_SYS_P4080_ERRATUM_CPU22)
+       flush_dcache();
+       mtspr(L1CSR2, (mfspr(L1CSR2) | L1CSR2_DCWS));
+       sync();
+#endif
+
        puts ("L2:    ");
 
 #if defined(CONFIG_L2_CACHE)
index 0b5b9da032a7aa19896dbef3fe6cd7073eb9c916..53cefaf002e32c2b22d6913cd7c64019bf427fc0 100644 (file)
@@ -136,6 +136,12 @@ __secondary_start_page:
        mtspr   L1CSR2,r8
 #endif
 
+#if defined(CONFIG_SYS_P4080_ERRATUM_CPU22)
+       mfspr   r8,L1CSR2
+       oris    r8,r8,(L1CSR2_DCWS)@h
+       mtspr   L1CSR2,r8
+#endif
+
 #ifdef CONFIG_BACKSIDE_L2_CACHE
        /* Enable/invalidate the L2 cache */
        msync
index 89f283a6c57b607eb77731fe0b94b9fc9a1f20d6..84a1e2ec0de7048a6f3b0193d55d6feffe1d568e 100644 (file)
 #define   L1CSR1_ICFI          0x00000002      /* Instruction Cache Flash Invalidate */
 #define   L1CSR1_ICE           0x00000001      /* Instruction Cache Enable */
 #define SPRN_L1CSR2    0x25e   /* L1 Data Cache Control and Status Register 2 */
+#define   L1CSR2_DCWS          0x40000000      /* Data Cache Write Shadow */
 #define SPRN_L2CSR0    0x3f9   /* L2 Data Cache Control and Status Register 0 */
 #define   L2CSR0_L2E           0x80000000      /* L2 Cache Enable */
 #define   L2CSR0_L2PE          0x40000000      /* L2 Cache Parity/ECC Enable */