]> git.sur5r.net Git - cc65/blob - asminc/pce.inc
d603aae086311e428af8c11fef1e77709f4cf79c
[cc65] / asminc / pce.inc
1 ;
2 ; PCE definitions. By Groepaz/Hitmen.
3 ;
4
5 ; FIXME: Screen dimensions can change according to the selected video mode.
6 screenrows      = (224/8)
7 charsperline    = 61
8
9 CH_HLINE        = 1
10 CH_VLINE        = 2
11
12 ; HuC6270 -- Video Display Controller (VDC)
13
14 VDC_MAWR        = 0             ; Memory Address Write Register
15 VDC_MARR        = 1             ; Memory Address Read Register
16 VDC_VWR         = 2             ; VRAM Write Register (write only)
17 VDC_VRR         = 2             ; VRAM Read Register (read only)
18 VDC_UNK03       = 3             ; (unknown)
19 VDC_UNK04       = 4             ; (unknown)
20 VDC_CR          = 5             ; Control Register
21 VDC_RCR         = 6             ; Raster Counter Register
22 VDC_BXR         = 7             ; Background X-Scroll Register
23 VDC_BYR         = 8             ; Background Y-Scroll Register
24 VDC_MWR         = 9             ; Memory-access Width Register
25 VDC_HSR         = 10            ; Horizontal Sync Register
26 VDC_HDR         = 11            ; Horizontal Display Register
27 VDC_VSR         = 12            ; Vertical sync Register
28 VDC_VDR         = 13            ; Vertical Display register
29 VDC_VCR         = 14            ; Vertical display END position register
30 VDC_DCR         = 15            ; (DMA) Control Register
31 VDC_SOUR        = 16            ; (DMA) Source Register
32 VDC_DESR        = 17            ; (DMA) Destination Register
33 VDC_LENR        = 18            ; (DMA) Length Register
34 VDC_SATB        = 19            ; Sprite Attribute Table
35
36 ; VDC port
37 ; Note:  The zero-page addressing mode is redirected to page $20.
38 ; Therefore, absolute addressing mode must be used when writing to this port.
39 ; We force it by using mirror locations that are outside of zero page.
40
41 VDC_CTRL        := $0200
42 VDC_DATA_LO     := $0202
43 VDC_DATA_HI     := $0203
44
45 ; HuC6260 -- Video Color Encoder (VCE)
46
47 ; The DAC has a palette of 512 colours.
48 ; The bitmap of the palette data is this: 0000000gggrrrbbb.
49 ; You can read and write the DAC registers.
50
51 VCE             := $0400        ; base
52
53 VCE_CTRL        := $0400        ; write $00 to reset
54 VCE_ADDR_LO     := $0402        ; LSB of byte offset into palette
55 VCE_ADDR_HI     := $0403        ; MSB of byte offset into palette
56 VCE_DATA_LO     := $0404        ; LSB of 16-bit palette data
57 VCE_DATA_HI     := $0405        ; MSB of 16-bit palette data
58
59 ; Programmable Sound Generator (PSG)
60
61 PSG             := $0800        ; base
62
63 PSG_CHAN_SELECT := $0800
64 PSG_GLOBAL_PAN  := $0801
65 PSG_FREQ_LO     := $0802
66 PSG_FREQ_HI     := $0803
67 PSG_CHAN_CTRL   := $0804
68 PSG_CHAN_PAN    := $0805
69 PSG_CHAN_DATA   := $0806
70 PSG_NOISE       := $0807
71 PSG_LFO_FREQ    := $0808
72 PSG_LFO_CTRL    := $0809
73
74 ; Timer
75
76 TIMER           := $0C00        ; base
77
78 TIMER_COUNT     := $0C00
79 TIMER_CTRL      := $0C01
80
81 JOY_CTRL        := $1000
82
83 IRQ_MASK        := $1402
84 IRQ_STATUS      := $1403
85
86 CDR_MEM_DISABLE := $1803
87 CDR_MEM_ENABLE  := $1807
88
89 ; Write VDC register
90 .macro VREG arg1,arg2
91         st0     #arg1
92         st1     #<(arg2)
93         st2     #>(arg2)
94 .endmacro