]> git.sur5r.net Git - freertos/blob - Demo/CORTEX_AT91SAM3U256_IAR/AT91Lib/peripherals/irq/irq.h
Start to re-arrange files to include FreeRTOS+ in main download.
[freertos] / Demo / CORTEX_AT91SAM3U256_IAR / AT91Lib / peripherals / irq / irq.h
1 /* ----------------------------------------------------------------------------\r
2  *         ATMEL Microcontroller Software Support\r
3  * ----------------------------------------------------------------------------\r
4  * Copyright (c) 2008, Atmel Corporation\r
5  *\r
6  * All rights reserved.\r
7  *\r
8  * Redistribution and use in source and binary forms, with or without\r
9  * modification, are permitted provided that the following conditions are met:\r
10  *\r
11  * - Redistributions of source code must retain the above copyright notice,\r
12  * this list of conditions and the disclaimer below.\r
13  *\r
14  * Atmel's name may not be used to endorse or promote products derived from\r
15  * this software without specific prior written permission.\r
16  *\r
17  * DISCLAIMER: THIS SOFTWARE IS PROVIDED BY ATMEL "AS IS" AND ANY EXPRESS OR\r
18  * IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES OF\r
19  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT ARE\r
20  * DISCLAIMED. IN NO EVENT SHALL ATMEL BE LIABLE FOR ANY DIRECT, INDIRECT,\r
21  * INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT\r
22  * LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA,\r
23  * OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF\r
24  * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING\r
25  * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE,\r
26  * EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.\r
27  * ----------------------------------------------------------------------------\r
28  */\r
29 \r
30 //------------------------------------------------------------------------------\r
31 /// \unit\r
32 ///\r
33 /// !Purpose\r
34 ///\r
35 /// Methods and definitions for configuring interrupts.\r
36 ///\r
37 /// !Usage\r
38 ///\r
39 /// -# Configure an interrupt source using IRQ_ConfigureIT\r
40 /// -# Enable or disable interrupt generation of a particular source with\r
41 ///    IRQ_EnableIT and IRQ_DisableIT.\r
42 ///\r
43 /// \note Most of the time, peripheral interrupts must be also configured\r
44 /// inside the peripheral itself.\r
45 //------------------------------------------------------------------------------\r
46 \r
47 #ifndef IRQ_H\r
48 #define IRQ_H\r
49 \r
50 //------------------------------------------------------------------------------\r
51 //         Headers\r
52 //------------------------------------------------------------------------------\r
53 \r
54 #include <board.h>\r
55 #if defined(cortexm3)\r
56 #include <cmsis/core_cm3.h>\r
57 #endif\r
58 \r
59 //------------------------------------------------------------------------------\r
60 //         Definitions\r
61 //------------------------------------------------------------------------------\r
62 #if defined(cortexm3)\r
63 #ifdef __NVIC_PRIO_BITS\r
64 #undef __NVIC_PRIO_BITS\r
65 #define __NVIC_PRIO_BITS           ((SCB->AIRCR & 0x700) >> 8)\r
66 #endif\r
67 #endif\r
68 \r
69 //------------------------------------------------------------------------------\r
70 //         Global functions\r
71 //------------------------------------------------------------------------------\r
72 \r
73 extern void IRQ_ConfigureIT(unsigned int source,\r
74                             unsigned int mode,         // mode for AIC, priority for NVIC\r
75                             void( *handler )( void )); // ISR\r
76 \r
77 extern void IRQ_EnableIT(unsigned int source);\r
78 \r
79 extern void IRQ_DisableIT(unsigned int source);\r
80 \r
81 #endif //#ifndef IRQ_H\r
82 \r