]> git.sur5r.net Git - freertos/blob - Demo/CORTEX_LM3Sxxxx_Eclipse/RTOSDemo/IntQueueTimer.c
Remove unnecessary use of portLONG, portCHAR and portSHORT.
[freertos] / Demo / CORTEX_LM3Sxxxx_Eclipse / RTOSDemo / IntQueueTimer.c
1 /*\r
2     FreeRTOS V6.0.0 - Copyright (C) 2009 Real Time Engineers Ltd.\r
3 \r
4     This file is part of the FreeRTOS distribution.\r
5 \r
6     FreeRTOS is free software; you can redistribute it and/or modify it    under\r
7     the terms of the GNU General Public License (version 2) as published by the\r
8     Free Software Foundation and modified by the FreeRTOS exception.\r
9     **NOTE** The exception to the GPL is included to allow you to distribute a\r
10     combined work that includes FreeRTOS without being obliged to provide the\r
11     source code for proprietary components outside of the FreeRTOS kernel.\r
12     Alternative commercial license and support terms are also available upon\r
13     request.  See the licensing section of http://www.FreeRTOS.org for full\r
14     license details.\r
15 \r
16     FreeRTOS is distributed in the hope that it will be useful,    but WITHOUT\r
17     ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or\r
18     FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for\r
19     more details.\r
20 \r
21     You should have received a copy of the GNU General Public License along\r
22     with FreeRTOS; if not, write to the Free Software Foundation, Inc., 59\r
23     Temple Place, Suite 330, Boston, MA  02111-1307  USA.\r
24 \r
25 \r
26     ***************************************************************************\r
27     *                                                                         *\r
28     * The FreeRTOS eBook and reference manual are available to purchase for a *\r
29     * small fee. Help yourself get started quickly while also helping the     *\r
30     * FreeRTOS project! See http://www.FreeRTOS.org/Documentation for details *\r
31     *                                                                         *\r
32     ***************************************************************************\r
33 \r
34     1 tab == 4 spaces!\r
35 \r
36     Please ensure to read the configuration and relevant port sections of the\r
37     online documentation.\r
38 \r
39     http://www.FreeRTOS.org - Documentation, latest information, license and\r
40     contact details.\r
41 \r
42     http://www.SafeRTOS.com - A version that is certified for use in safety\r
43     critical systems.\r
44 \r
45     http://www.OpenRTOS.com - Commercial support, development, porting,\r
46     licensing and training services.\r
47 */\r
48 \r
49 /* Scheduler includes. */\r
50 #include "FreeRTOS.h"\r
51 \r
52 /* Demo includes. */\r
53 #include "IntQueueTimer.h"\r
54 #include "IntQueue.h"\r
55 \r
56 /* Library includes. */\r
57 #include "hw_ints.h"\r
58 #include "hw_memmap.h"\r
59 #include "hw_types.h"\r
60 #include "interrupt.h"\r
61 #include "sysctl.h"\r
62 #include "lmi_timer.h"\r
63 \r
64 #define tmrTIMER_2_FREQUENCY    ( 2000UL )\r
65 #define tmrTIMER_3_FREQUENCY    ( 2001UL )\r
66 \r
67 void vInitialiseTimerForIntQueueTest( void )\r
68 {\r
69 unsigned long ulFrequency;\r
70 \r
71         /* Timer 2 and 3 are utilised for this test. */\r
72         SysCtlPeripheralEnable( SYSCTL_PERIPH_TIMER2 );\r
73     SysCtlPeripheralEnable( SYSCTL_PERIPH_TIMER3 );\r
74     TimerConfigure( TIMER2_BASE, TIMER_CFG_32_BIT_PER );\r
75     TimerConfigure( TIMER3_BASE, TIMER_CFG_32_BIT_PER );\r
76         \r
77         /* Set the timer interrupts to be above the kernel.  The interrupts are\r
78          assigned different priorities so they nest with each other. */\r
79         IntPrioritySet( INT_TIMER2A, configMAX_SYSCALL_INTERRUPT_PRIORITY + ( 1 << 5 ) ); /* Shift left 5 as only the top 3 bits are implemented. */\r
80         IntPrioritySet( INT_TIMER3A, configMAX_SYSCALL_INTERRUPT_PRIORITY );\r
81 \r
82         /* Ensure interrupts do not start until the scheduler is running. */\r
83         portDISABLE_INTERRUPTS();\r
84         \r
85         /* The rate at which the timers will interrupt. */\r
86         ulFrequency = configCPU_CLOCK_HZ / tmrTIMER_2_FREQUENCY;        \r
87     TimerLoadSet( TIMER2_BASE, TIMER_A, ulFrequency );\r
88     IntEnable( INT_TIMER2A );\r
89     TimerIntEnable( TIMER2_BASE, TIMER_TIMA_TIMEOUT );\r
90 \r
91         /* The rate at which the timers will interrupt. */\r
92         ulFrequency = configCPU_CLOCK_HZ / tmrTIMER_3_FREQUENCY;        \r
93     TimerLoadSet( TIMER3_BASE, TIMER_A, ulFrequency );\r
94     IntEnable( INT_TIMER3A );\r
95     TimerIntEnable( TIMER3_BASE, TIMER_TIMA_TIMEOUT );\r
96 \r
97     /* Enable both timers. */   \r
98     TimerEnable( TIMER2_BASE, TIMER_A );\r
99     TimerEnable( TIMER3_BASE, TIMER_A );\r
100 }\r
101 /*-----------------------------------------------------------*/\r
102 \r
103 void vT2InterruptHandler( void )\r
104 {\r
105     TimerIntClear( TIMER2_BASE, TIMER_TIMA_TIMEOUT );   \r
106         portEND_SWITCHING_ISR( xFirstTimerHandler() );\r
107 }\r
108 /*-----------------------------------------------------------*/\r
109 \r
110 void vT3InterruptHandler( void )\r
111 {\r
112         TimerIntClear( TIMER3_BASE, TIMER_TIMA_TIMEOUT );\r
113         portEND_SWITCHING_ISR( xSecondTimerHandler() );\r
114 }\r
115 \r
116 \r