]> git.sur5r.net Git - freertos/blob - Demo/WizNET_DEMO_GCC_ARM7/i2c.c
First version under SVN is V4.0.1
[freertos] / Demo / WizNET_DEMO_GCC_ARM7 / i2c.c
1 /*\r
2         FreeRTOS V4.0.1 - copyright (C) 2003-2006 Richard Barry.\r
3 \r
4         This file is part of the FreeRTOS distribution.\r
5 \r
6         FreeRTOS is free software; you can redistribute it and/or modify\r
7         it under the terms of the GNU General Public License as published by\r
8         the Free Software Foundation; either version 2 of the License, or\r
9         (at your option) any later version.\r
10 \r
11         FreeRTOS is distributed in the hope that it will be useful,\r
12         but WITHOUT ANY WARRANTY; without even the implied warranty of\r
13         MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the\r
14         GNU General Public License for more details.\r
15 \r
16         You should have received a copy of the GNU General Public License\r
17         along with FreeRTOS; if not, write to the Free Software\r
18         Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA\r
19 \r
20         A special exception to the GPL can be applied should you wish to distribute\r
21         a combined work that includes FreeRTOS, without being obliged to provide\r
22         the source code for any proprietary components.  See the licensing section \r
23         of http://www.FreeRTOS.org for full details of how and when the exception\r
24         can be applied.\r
25 \r
26         ***************************************************************************\r
27         See http://www.FreeRTOS.org for documentation, latest information, license \r
28         and contact details.  Please ensure to read the configuration and relevant \r
29         port sections of the online documentation.\r
30         ***************************************************************************\r
31 */\r
32 \r
33 \r
34 /* Standard includes. */\r
35 #include <stdlib.h>\r
36 \r
37 /* Scheduler include files. */\r
38 #include "FreeRTOS.h"\r
39 #include "queue.h"\r
40 #include "semphr.h"\r
41 \r
42 /* Application includes. */\r
43 #include "i2c.h"\r
44 \r
45 /*-----------------------------------------------------------*/\r
46 \r
47 /* Constants to setup the microcontroller IO. */\r
48 #define mainSDA_ENABLE                  ( ( unsigned portLONG ) 0x0040 )\r
49 #define mainSCL_ENABLE                  ( ( unsigned portLONG ) 0x0010 )\r
50 \r
51 /* Bit definitions within the I2CONCLR register. */\r
52 #define i2cSTA_BIT                              ( ( unsigned portCHAR ) 0x20 )\r
53 #define i2cSI_BIT                               ( ( unsigned portCHAR ) 0x08 )\r
54 #define i2cSTO_BIT                              ( ( unsigned portCHAR ) 0x10 )\r
55 \r
56 /* Constants required to setup the VIC. */\r
57 #define i2cI2C_VIC_CHANNEL              ( ( unsigned portLONG ) 0x0009 )\r
58 #define i2cI2C_VIC_CHANNEL_BIT  ( ( unsigned portLONG ) 0x0200 )\r
59 #define i2cI2C_VIC_ENABLE               ( ( unsigned portLONG ) 0x0020 )\r
60 \r
61 /* Misc constants. */\r
62 #define i2cNO_BLOCK                             ( ( portTickType ) 0 )\r
63 #define i2cQUEUE_LENGTH                 ( ( unsigned portCHAR ) 5 )\r
64 #define i2cEXTRA_MESSAGES               ( ( unsigned portCHAR ) 2 )\r
65 #define i2cREAD_TX_LEN                  ( ( unsigned portLONG ) 2 )\r
66 #define i2cACTIVE_MASTER_MODE   ( ( unsigned portCHAR ) 0x40 )\r
67 #define i2cTIMERL                               ( 200 )\r
68 #define i2cTIMERH                               ( 200 )\r
69 \r
70 /* Array of message definitions.  See the header file for more information\r
71 on the structure members.  There are two more places in the queue than as\r
72 defined by i2cQUEUE_LENGTH.  This is to ensure that there is always a free\r
73 message available - one can be in the process of being transmitted and one\r
74 can be left free. */\r
75 static xI2CMessage xTxMessages[ i2cQUEUE_LENGTH + i2cEXTRA_MESSAGES ];\r
76 \r
77 /* Function in the ARM part of the code used to create the queues. */\r
78 extern void vI2CISRCreateQueues( unsigned portBASE_TYPE uxQueueLength, xQueueHandle *pxTxMessages, unsigned portLONG **ppulBusFree );\r
79 \r
80 /* Index to the next free message in the xTxMessages array. */\r
81 unsigned portLONG ulNextFreeMessage = ( unsigned portLONG ) 0;\r
82 \r
83 /* Queue of messages that are waiting transmission. */\r
84 static xQueueHandle xMessagesForTx;\r
85 \r
86 /* Flag to indicate the state of the I2C ISR state machine. */\r
87 static unsigned portLONG *pulBusFree;\r
88 \r
89 /*-----------------------------------------------------------*/\r
90 void i2cMessage( const unsigned portCHAR * const pucMessage, portLONG lMessageLength, unsigned portCHAR ucSlaveAddress, unsigned portSHORT usBufferAddress, unsigned portLONG ulDirection, xSemaphoreHandle xMessageCompleteSemaphore, portTickType xBlockTime )\r
91 {\r
92 extern volatile xI2CMessage *pxCurrentMessage;\r
93 xI2CMessage *pxNextFreeMessage;\r
94 signed portBASE_TYPE xReturn;\r
95 \r
96         portENTER_CRITICAL();\r
97         {\r
98                 /* This message is guaranteed to be free as there are two more messages\r
99                 than spaces in the queue allowing for one message to be in process of\r
100                 being transmitted and one to be left free. */\r
101                 pxNextFreeMessage = &( xTxMessages[ ulNextFreeMessage ] );\r
102 \r
103                 /* Fill the message with the data to be sent. */\r
104 \r
105                 /* Pointer to the actual data.  Only a pointer is stored (i.e. the \r
106                 actual data is not copied, so the data being pointed to must still\r
107                 be valid when the message eventually gets sent (it may be queued for\r
108                 a while. */\r
109                 pxNextFreeMessage->pucBuffer = ( unsigned portCHAR * ) pucMessage;              \r
110 \r
111                 /* This is the address of the I2C device we are going to transmit this\r
112                 message to. */\r
113                 pxNextFreeMessage->ucSlaveAddress = ucSlaveAddress | ( unsigned portCHAR ) ulDirection;\r
114 \r
115                 /* A semaphore can be used to allow the I2C ISR to indicate that the\r
116                 message has been sent.  This can be NULL if you don't want to wait for\r
117                 the message transmission to complete. */\r
118                 pxNextFreeMessage->xMessageCompleteSemaphore = xMessageCompleteSemaphore;\r
119 \r
120                 /* How many bytes are to be sent? */\r
121                 pxNextFreeMessage->lMessageLength = lMessageLength;\r
122 \r
123                 /* The address within the WIZnet device to which the data will be \r
124                 written.  This could be the address of a register, or alternatively\r
125                 a location within the WIZnet Tx buffer. */\r
126                 pxNextFreeMessage->ucBufferAddressLowByte = ( unsigned portCHAR ) ( usBufferAddress & 0xff );\r
127 \r
128                 /* Second byte of the address. */\r
129                 usBufferAddress >>= 8;\r
130                 pxNextFreeMessage->ucBufferAddressHighByte = ( unsigned portCHAR ) ( usBufferAddress & 0xff );\r
131 \r
132                 /* Increment to the next message in the array - with a wrap around check. */\r
133                 ulNextFreeMessage++;\r
134                 if( ulNextFreeMessage >= ( i2cQUEUE_LENGTH + i2cEXTRA_MESSAGES ) )\r
135                 {\r
136                         ulNextFreeMessage = ( unsigned portLONG ) 0;\r
137                 }\r
138 \r
139                 /* Is the I2C interrupt in the middle of transmitting a message? */\r
140                 if( *pulBusFree == ( unsigned portLONG ) pdTRUE )\r
141                 {\r
142                         /* No message is currently being sent or queued to be sent.  We\r
143                         can start the ISR sending this message immediately. */\r
144                         pxCurrentMessage = pxNextFreeMessage;\r
145 \r
146                         I2C_I2CONCLR = i2cSI_BIT;       \r
147                         I2C_I2CONSET = i2cSTA_BIT;\r
148                         \r
149                         *pulBusFree = ( unsigned portLONG ) pdFALSE;\r
150                 }\r
151                 else\r
152                 {\r
153                         /* The I2C interrupt routine is mid sending a message.  Queue\r
154                         this message ready to be sent. */\r
155                         xReturn = xQueueSend( xMessagesForTx, &pxNextFreeMessage, xBlockTime );\r
156 \r
157                         /* We may have blocked while trying to queue the message.  If this\r
158                         was the case then the interrupt would have been enabled and we may\r
159                         now find that the I2C interrupt routine is no longer sending a\r
160                         message. */\r
161                         if( ( *pulBusFree == ( unsigned portLONG ) pdTRUE ) && ( xReturn == pdPASS ) )\r
162                         {\r
163                                 /* Get the next message in the queue (this should be the \r
164                                 message we just posted) and start off the transmission\r
165                                 again. */\r
166                                 xQueueReceive( xMessagesForTx, &pxNextFreeMessage, i2cNO_BLOCK );\r
167                                 pxCurrentMessage = pxNextFreeMessage;\r
168 \r
169                                 I2C_I2CONCLR = i2cSI_BIT;       \r
170                                 I2C_I2CONSET = i2cSTA_BIT;\r
171                                 \r
172                                 *pulBusFree = ( unsigned portLONG ) pdFALSE;\r
173                         }\r
174                 }\r
175         }\r
176         portEXIT_CRITICAL();\r
177 }\r
178 /*-----------------------------------------------------------*/\r
179 \r
180 void i2cInit( void )\r
181 {\r
182 extern void ( vI2C_ISR )( void );\r
183 \r
184         /* Create the queue used to send messages to the ISR. */\r
185         vI2CISRCreateQueues( i2cQUEUE_LENGTH, &xMessagesForTx, &pulBusFree );\r
186 \r
187         /* Configure the I2C hardware. */\r
188 \r
189         I2C_I2CONCLR = 0xff; \r
190 \r
191         PCB_PINSEL0 |= mainSDA_ENABLE;\r
192         PCB_PINSEL0 |= mainSCL_ENABLE;\r
193 \r
194         I2C_I2SCLL = i2cTIMERL;\r
195         I2C_I2SCLH = i2cTIMERH;\r
196         I2C_I2CONSET = i2cACTIVE_MASTER_MODE;\r
197 \r
198         portENTER_CRITICAL();\r
199         {\r
200                 /* Setup the VIC for the i2c interrupt. */\r
201                 VICIntSelect &= ~( i2cI2C_VIC_CHANNEL_BIT );\r
202                 VICIntEnable |= i2cI2C_VIC_CHANNEL_BIT;\r
203                 VICVectAddr2 = ( portLONG ) vI2C_ISR;\r
204 \r
205                 VICVectCntl2 = i2cI2C_VIC_CHANNEL | i2cI2C_VIC_ENABLE;\r
206         }\r
207         portEXIT_CRITICAL();\r
208 }\r
209 \r