]> git.sur5r.net Git - freertos/blob - FreeRTOS/Demo/ARM7_AT91SAM7X256_Eclipse/RTOSDemo/USB/USB_ISR.c
Update version number.
[freertos] / FreeRTOS / Demo / ARM7_AT91SAM7X256_Eclipse / RTOSDemo / USB / USB_ISR.c
1 /*\r
2     FreeRTOS V7.5.1 - Copyright (C) 2013 Real Time Engineers Ltd.\r
3 \r
4     VISIT http://www.FreeRTOS.org TO ENSURE YOU ARE USING THE LATEST VERSION.\r
5 \r
6     ***************************************************************************\r
7      *                                                                       *\r
8      *    FreeRTOS provides completely free yet professionally developed,    *\r
9      *    robust, strictly quality controlled, supported, and cross          *\r
10      *    platform software that has become a de facto standard.             *\r
11      *                                                                       *\r
12      *    Help yourself get started quickly and support the FreeRTOS         *\r
13      *    project by purchasing a FreeRTOS tutorial book, reference          *\r
14      *    manual, or both from: http://www.FreeRTOS.org/Documentation        *\r
15      *                                                                       *\r
16      *    Thank you!                                                         *\r
17      *                                                                       *\r
18     ***************************************************************************\r
19 \r
20     This file is part of the FreeRTOS distribution.\r
21 \r
22     FreeRTOS is free software; you can redistribute it and/or modify it under\r
23     the terms of the GNU General Public License (version 2) as published by the\r
24     Free Software Foundation >>!AND MODIFIED BY!<< the FreeRTOS exception.\r
25 \r
26     >>! NOTE: The modification to the GPL is included to allow you to distribute\r
27     >>! a combined work that includes FreeRTOS without being obliged to provide\r
28     >>! the source code for proprietary components outside of the FreeRTOS\r
29     >>! kernel.\r
30 \r
31     FreeRTOS is distributed in the hope that it will be useful, but WITHOUT ANY\r
32     WARRANTY; without even the implied warranty of MERCHANTABILITY or FITNESS\r
33     FOR A PARTICULAR PURPOSE.  Full license text is available from the following\r
34     link: http://www.freertos.org/a00114.html\r
35 \r
36     1 tab == 4 spaces!\r
37 \r
38     ***************************************************************************\r
39      *                                                                       *\r
40      *    Having a problem?  Start by reading the FAQ "My application does   *\r
41      *    not run, what could be wrong?"                                     *\r
42      *                                                                       *\r
43      *    http://www.FreeRTOS.org/FAQHelp.html                               *\r
44      *                                                                       *\r
45     ***************************************************************************\r
46 \r
47     http://www.FreeRTOS.org - Documentation, books, training, latest versions,\r
48     license and Real Time Engineers Ltd. contact details.\r
49 \r
50     http://www.FreeRTOS.org/plus - A selection of FreeRTOS ecosystem products,\r
51     including FreeRTOS+Trace - an indispensable productivity tool, a DOS\r
52     compatible FAT file system, and our tiny thread aware UDP/IP stack.\r
53 \r
54     http://www.OpenRTOS.com - Real Time Engineers ltd license FreeRTOS to High\r
55     Integrity Systems to sell under the OpenRTOS brand.  Low cost OpenRTOS\r
56     licenses offer ticketed support, indemnification and middleware.\r
57 \r
58     http://www.SafeRTOS.com - High Integrity Systems also provide a safety\r
59     engineered and independently SIL3 certified version for use in safety and\r
60     mission critical applications that require provable dependability.\r
61 \r
62     1 tab == 4 spaces!\r
63 */\r
64 \r
65 /* Scheduler includes. */\r
66 #include "FreeRTOS.h"\r
67 #include "task.h"\r
68 #include "queue.h"\r
69 \r
70 /* Demo app includes. */\r
71 #include "USBSample.h"\r
72 \r
73 #define usbINT_CLEAR_MASK       (AT91C_UDP_TXCOMP | AT91C_UDP_STALLSENT | AT91C_UDP_RXSETUP | AT91C_UDP_RX_DATA_BK0 | AT91C_UDP_RX_DATA_BK1 )\r
74 \r
75 #define usbCSR_CLEAR_BIT( pulValueNow, ulBit )                                                                                  \\r
76 {                                                                                                                                                                               \\r
77         /* Set TXCOMP, RX_DATA_BK0, RXSETUP, */                                                                                         \\r
78         /* STALLSENT and RX_DATA_BK1 to 1 so the */                                                                                     \\r
79         /* write has no effect. */                                                                                                                      \\r
80         ( * ( ( unsigned long * ) pulValueNow ) ) |= ( unsigned long ) 0x4f;            \\r
81                                                                                                                                                                                 \\r
82         /* Clear the FORCE_STALL and TXPKTRDY bits */                                                                           \\r
83         /* so the write has no effect. */                                                                                                       \\r
84         ( * ( ( unsigned long * ) pulValueNow ) ) &= ( unsigned long ) 0xffffffcf;      \\r
85                                                                                                                                                                                 \\r
86         /* Clear whichever bit we want clear. */                                                                                        \\r
87         ( * ( ( unsigned long * ) pulValueNow ) ) &= ( ~ulBit );                                                \\r
88 }\r
89 \r
90 \r
91 /*-----------------------------------------------------------*/\r
92 \r
93 /*\r
94  * ISR entry point.\r
95  */\r
96 \r
97 void vUSB_ISR_Wrapper( void ) __attribute__((naked));\r
98 \r
99 /*\r
100  * Actual ISR handler.  This must be separate from the entry point as the stack\r
101  * is used.\r
102  */\r
103 void vUSB_ISR_Handler( void ) __attribute__((noinline));\r
104 \r
105 /*-----------------------------------------------------------*/\r
106 \r
107 /* Array in which the USB interrupt status is passed between the ISR and task. */\r
108 static xISRStatus xISRMessages[ usbQUEUE_LENGTH + 1 ];\r
109 \r
110 /* Queue used to pass messages between the ISR and the task. */\r
111 extern xQueueHandle xUSBInterruptQueue; \r
112 \r
113 /*-----------------------------------------------------------*/\r
114 \r
115 void vUSB_ISR_Handler( void )\r
116 {\r
117 portBASE_TYPE xHigherPriorityTaskWoken = pdFALSE; \r
118 static volatile unsigned long ulNextMessage = 0;\r
119 xISRStatus *pxMessage;\r
120 unsigned long ulTemp, ulRxBytes;\r
121 \r
122         /* To reduce the amount of time spent in this interrupt it would be \r
123         possible to defer the majority of this processing to an 'interrupt task',\r
124         that is a task that runs at a higher priority than any of the application\r
125         tasks. */\r
126 \r
127         /* Take the next message from the queue.  Note that usbQUEUE_LENGTH *must*\r
128         be all 1's, as in 0x01, 0x03, 0x07, etc. */\r
129         pxMessage = &( xISRMessages[ ( ulNextMessage & usbQUEUE_LENGTH ) ] );\r
130         ulNextMessage++;\r
131 \r
132         /* Take a snapshot of the current USB state for processing at the task\r
133         level. */\r
134         pxMessage->ulISR = AT91C_BASE_UDP->UDP_ISR;\r
135         pxMessage->ulCSR0 = AT91C_BASE_UDP->UDP_CSR[ usbEND_POINT_0 ];\r
136 \r
137         /* Clear the interrupts from the ICR register.  The bus end interrupt is\r
138         cleared separately as it does not appear in the mask register. */\r
139         AT91C_BASE_UDP->UDP_ICR = AT91C_BASE_UDP->UDP_IMR | AT91C_UDP_ENDBUSRES;\r
140         \r
141         /* If there are bytes in the FIFO then we have to retrieve them here.  \r
142         Ideally this would be done at the task level.  However we need to clear the\r
143         RXSETUP interrupt before leaving the ISR, and this may cause the data in\r
144         the FIFO to be overwritten.  Also the DIR bit has to be changed before the\r
145         RXSETUP bit is cleared (as per the SAM7 manual). */\r
146         ulTemp = pxMessage->ulCSR0;\r
147         \r
148         /* Are there any bytes in the FIFO? */\r
149         ulRxBytes = ulTemp >> 16;\r
150         ulRxBytes &= usbRX_COUNT_MASK;\r
151         \r
152         /* With this minimal implementation we are only interested in receiving \r
153         setup bytes on the control end point. */\r
154         if( ( ulRxBytes > 0 ) && ( ulTemp & AT91C_UDP_RXSETUP ) )\r
155         {\r
156                 /* Take off 1 for a zero based index. */\r
157                 while( ulRxBytes > 0 )\r
158                 {\r
159                         ulRxBytes--;\r
160                         pxMessage->ucFifoData[ ulRxBytes ] = AT91C_BASE_UDP->UDP_FDR[ usbEND_POINT_0 ];                 \r
161                 }\r
162                 \r
163                 /* The direction must be changed first. */\r
164                 usbCSR_SET_BIT( &ulTemp, ( AT91C_UDP_DIR ) );\r
165                 AT91C_BASE_UDP->UDP_CSR[ usbEND_POINT_0 ] = ulTemp;\r
166         }\r
167         \r
168         /* Must write zero's to TXCOMP, STALLSENT, RXSETUP, and the RX DATA\r
169         registers to clear the interrupts in the CSR register. */\r
170         usbCSR_CLEAR_BIT( &ulTemp, usbINT_CLEAR_MASK );\r
171         AT91C_BASE_UDP->UDP_CSR[ usbEND_POINT_0 ] = ulTemp;\r
172 \r
173         /* Also clear the interrupts in the CSR1 register. */\r
174         ulTemp = AT91C_BASE_UDP->UDP_CSR[ usbEND_POINT_1 ];\r
175         usbCSR_CLEAR_BIT( &ulTemp, usbINT_CLEAR_MASK ); \r
176         AT91C_BASE_UDP->UDP_CSR[ usbEND_POINT_1 ] = ulTemp;\r
177 \r
178         /* The message now contains the entire state and optional data from\r
179         the USB interrupt.  This can now be posted on the Rx queue ready for\r
180         processing at the task level. */\r
181         xQueueSendFromISR( xUSBInterruptQueue, &pxMessage, &xHigherPriorityTaskWoken );\r
182 \r
183         /* We may want to switch to the USB task, if this message has made\r
184         it the highest priority task that is ready to execute. */\r
185         if( xHigherPriorityTaskWoken )\r
186         {\r
187                 portYIELD_FROM_ISR();\r
188         }\r
189 \r
190         /* Clear the AIC ready for the next interrupt. */               \r
191         AT91C_BASE_AIC->AIC_EOICR = 0;\r
192 }\r
193 /*-----------------------------------------------------------*/\r
194 \r
195 void vUSB_ISR_Wrapper( void )\r
196 {\r
197         /* Save the context of the interrupted task. */\r
198         portSAVE_CONTEXT();\r
199 \r
200         /* Call the handler itself.  This must be a separate function as it uses\r
201         the stack. */\r
202         __asm volatile ("bl vUSB_ISR_Handler");\r
203 \r
204         /* Restore the context of the task that is going to \r
205         execute next. This might not be the same as the originally \r
206         interrupted task.*/\r
207         portRESTORE_CONTEXT();\r
208 }\r