]> git.sur5r.net Git - freertos/blob - FreeRTOS/Demo/CORTEX_A53_64-bit_UltraScale_MPSoC/RTOSDemo_A53_bsp/psu_cortexa53_0/libsrc/standalone_v5_4/src/includes_ps/xfpd_slcr.h
Update BSP source files for UltraScale Cortex-A53 and Cortex-R5 and Microblaze to...
[freertos] / FreeRTOS / Demo / CORTEX_A53_64-bit_UltraScale_MPSoC / RTOSDemo_A53_bsp / psu_cortexa53_0 / libsrc / standalone_v5_4 / src / includes_ps / xfpd_slcr.h
1 /* ### HEADER ### */
2
3 #ifndef __XFPD_SLCR_H__
4 #define __XFPD_SLCR_H__
5
6
7 #ifdef __cplusplus
8 extern "C" {
9 #endif
10
11 /**
12  * XfpdSlcr Base Address
13  */
14 #define XFPD_SLCR_BASEADDR      0xFD610000UL
15
16 /**
17  * Register: XfpdSlcrWprot0
18  */
19 #define XFPD_SLCR_WPROT0    ( ( XFPD_SLCR_BASEADDR ) + 0x00000000UL )
20 #define XFPD_SLCR_WPROT0_RSTVAL   0x00000001UL
21
22 #define XFPD_SLCR_WPROT0_ACT_SHIFT   0UL
23 #define XFPD_SLCR_WPROT0_ACT_WIDTH   1UL
24 #define XFPD_SLCR_WPROT0_ACT_MASK    0x00000001UL
25 #define XFPD_SLCR_WPROT0_ACT_DEFVAL  0x1UL
26
27 /**
28  * Register: XfpdSlcrCtrl
29  */
30 #define XFPD_SLCR_CTRL    ( ( XFPD_SLCR_BASEADDR ) + 0x00000004UL )
31 #define XFPD_SLCR_CTRL_RSTVAL   0x00000000UL
32
33 #define XFPD_SLCR_CTRL_SLVERR_EN_SHIFT   0UL
34 #define XFPD_SLCR_CTRL_SLVERR_EN_WIDTH   1UL
35 #define XFPD_SLCR_CTRL_SLVERR_EN_MASK    0x00000001UL
36 #define XFPD_SLCR_CTRL_SLVERR_EN_DEFVAL  0x0UL
37
38 /**
39  * Register: XfpdSlcrIsr
40  */
41 #define XFPD_SLCR_ISR    ( ( XFPD_SLCR_BASEADDR ) + 0x00000008UL )
42 #define XFPD_SLCR_ISR_RSTVAL   0x00000000UL
43
44 #define XFPD_SLCR_ISR_ADDR_DECD_ERR_SHIFT   0UL
45 #define XFPD_SLCR_ISR_ADDR_DECD_ERR_WIDTH   1UL
46 #define XFPD_SLCR_ISR_ADDR_DECD_ERR_MASK    0x00000001UL
47 #define XFPD_SLCR_ISR_ADDR_DECD_ERR_DEFVAL  0x0UL
48
49 /**
50  * Register: XfpdSlcrImr
51  */
52 #define XFPD_SLCR_IMR    ( ( XFPD_SLCR_BASEADDR ) + 0x0000000CUL )
53 #define XFPD_SLCR_IMR_RSTVAL   0x00000001UL
54
55 #define XFPD_SLCR_IMR_ADDR_DECD_ERR_SHIFT   0UL
56 #define XFPD_SLCR_IMR_ADDR_DECD_ERR_WIDTH   1UL
57 #define XFPD_SLCR_IMR_ADDR_DECD_ERR_MASK    0x00000001UL
58 #define XFPD_SLCR_IMR_ADDR_DECD_ERR_DEFVAL  0x1UL
59
60 /**
61  * Register: XfpdSlcrIer
62  */
63 #define XFPD_SLCR_IER    ( ( XFPD_SLCR_BASEADDR ) + 0x00000010UL )
64 #define XFPD_SLCR_IER_RSTVAL   0x00000000UL
65
66 #define XFPD_SLCR_IER_ADDR_DECD_ERR_SHIFT   0UL
67 #define XFPD_SLCR_IER_ADDR_DECD_ERR_WIDTH   1UL
68 #define XFPD_SLCR_IER_ADDR_DECD_ERR_MASK    0x00000001UL
69 #define XFPD_SLCR_IER_ADDR_DECD_ERR_DEFVAL  0x0UL
70
71 /**
72  * Register: XfpdSlcrIdr
73  */
74 #define XFPD_SLCR_IDR    ( ( XFPD_SLCR_BASEADDR ) + 0x00000014UL )
75 #define XFPD_SLCR_IDR_RSTVAL   0x00000000UL
76
77 #define XFPD_SLCR_IDR_ADDR_DECD_ERR_SHIFT   0UL
78 #define XFPD_SLCR_IDR_ADDR_DECD_ERR_WIDTH   1UL
79 #define XFPD_SLCR_IDR_ADDR_DECD_ERR_MASK    0x00000001UL
80 #define XFPD_SLCR_IDR_ADDR_DECD_ERR_DEFVAL  0x0UL
81
82 /**
83  * Register: XfpdSlcrItr
84  */
85 #define XFPD_SLCR_ITR    ( ( XFPD_SLCR_BASEADDR ) + 0x00000018UL )
86 #define XFPD_SLCR_ITR_RSTVAL   0x00000000UL
87
88 #define XFPD_SLCR_ITR_ADDR_DECD_ERR_SHIFT   0UL
89 #define XFPD_SLCR_ITR_ADDR_DECD_ERR_WIDTH   1UL
90 #define XFPD_SLCR_ITR_ADDR_DECD_ERR_MASK    0x00000001UL
91 #define XFPD_SLCR_ITR_ADDR_DECD_ERR_DEFVAL  0x0UL
92
93 /**
94  * Register: XfpdSlcrWdtClkSel
95  */
96 #define XFPD_SLCR_WDT_CLK_SEL    ( ( XFPD_SLCR_BASEADDR ) + 0x00000100UL )
97 #define XFPD_SLCR_WDT_CLK_SEL_RSTVAL   0x00000000UL
98
99 #define XFPD_SLCR_WDT_CLK_SEL_SHIFT   0UL
100 #define XFPD_SLCR_WDT_CLK_SEL_WIDTH   1UL
101 #define XFPD_SLCR_WDT_CLK_SEL_MASK    0x00000001UL
102 #define XFPD_SLCR_WDT_CLK_SEL_DEFVAL  0x0UL
103
104 /**
105  * Register: XfpdSlcrIntFpd
106  */
107 #define XFPD_SLCR_INT_FPD    ( ( XFPD_SLCR_BASEADDR ) + 0x00000200UL )
108 #define XFPD_SLCR_INT_FPD_RSTVAL   0x00000000UL
109
110 #define XFPD_SLCR_INT_FPD_GFM_SEL_SHIFT   0UL
111 #define XFPD_SLCR_INT_FPD_GFM_SEL_WIDTH   1UL
112 #define XFPD_SLCR_INT_FPD_GFM_SEL_MASK    0x00000001UL
113 #define XFPD_SLCR_INT_FPD_GFM_SEL_DEFVAL  0x0UL
114
115 /**
116  * Register: XfpdSlcrGpu
117  */
118 #define XFPD_SLCR_GPU    ( ( XFPD_SLCR_BASEADDR ) + 0x0000100CUL )
119 #define XFPD_SLCR_GPU_RSTVAL   0x00000007UL
120
121 #define XFPD_SLCR_GPU_ARCACHE_SHIFT   7UL
122 #define XFPD_SLCR_GPU_ARCACHE_WIDTH   4UL
123 #define XFPD_SLCR_GPU_ARCACHE_MASK    0x00000780UL
124 #define XFPD_SLCR_GPU_ARCACHE_DEFVAL  0x0UL
125
126 #define XFPD_SLCR_GPU_AWCACHE_SHIFT   3UL
127 #define XFPD_SLCR_GPU_AWCACHE_WIDTH   4UL
128 #define XFPD_SLCR_GPU_AWCACHE_MASK    0x00000078UL
129 #define XFPD_SLCR_GPU_AWCACHE_DEFVAL  0x0UL
130
131 #define XFPD_SLCR_GPU_PP1_IDLE_SHIFT   2UL
132 #define XFPD_SLCR_GPU_PP1_IDLE_WIDTH   1UL
133 #define XFPD_SLCR_GPU_PP1_IDLE_MASK    0x00000004UL
134 #define XFPD_SLCR_GPU_PP1_IDLE_DEFVAL  0x1UL
135
136 #define XFPD_SLCR_GPU_PP0_IDLE_SHIFT   1UL
137 #define XFPD_SLCR_GPU_PP0_IDLE_WIDTH   1UL
138 #define XFPD_SLCR_GPU_PP0_IDLE_MASK    0x00000002UL
139 #define XFPD_SLCR_GPU_PP0_IDLE_DEFVAL  0x1UL
140
141 #define XFPD_SLCR_GPU_IDLE_SHIFT   0UL
142 #define XFPD_SLCR_GPU_IDLE_WIDTH   1UL
143 #define XFPD_SLCR_GPU_IDLE_MASK    0x00000001UL
144 #define XFPD_SLCR_GPU_IDLE_DEFVAL  0x1UL
145
146 /**
147  * Register: XfpdSlcrGdmaCfg
148  */
149 #define XFPD_SLCR_GDMA_CFG    ( ( XFPD_SLCR_BASEADDR ) + 0x00003000UL )
150 #define XFPD_SLCR_GDMA_CFG_RSTVAL   0x00000048UL
151
152 #define XFPD_SLCR_GDMA_CFG_BUS_WIDTH_SHIFT   5UL
153 #define XFPD_SLCR_GDMA_CFG_BUS_WIDTH_WIDTH   2UL
154 #define XFPD_SLCR_GDMA_CFG_BUS_WIDTH_MASK    0x00000060UL
155 #define XFPD_SLCR_GDMA_CFG_BUS_WIDTH_DEFVAL  0x2UL
156
157 #define XFPD_SLCR_GDMA_CFG_NUM_CH_SHIFT   0UL
158 #define XFPD_SLCR_GDMA_CFG_NUM_CH_WIDTH   5UL
159 #define XFPD_SLCR_GDMA_CFG_NUM_CH_MASK    0x0000001fUL
160 #define XFPD_SLCR_GDMA_CFG_NUM_CH_DEFVAL  0x8UL
161
162 /**
163  * Register: XfpdSlcrGdma
164  */
165 #define XFPD_SLCR_GDMA    ( ( XFPD_SLCR_BASEADDR ) + 0x00003010UL )
166 #define XFPD_SLCR_GDMA_RSTVAL   0x00003b3bUL
167
168 #define XFPD_SLCR_GDMA_RAM1_EMAB_SHIFT   12UL
169 #define XFPD_SLCR_GDMA_RAM1_EMAB_WIDTH   3UL
170 #define XFPD_SLCR_GDMA_RAM1_EMAB_MASK    0x00007000UL
171 #define XFPD_SLCR_GDMA_RAM1_EMAB_DEFVAL  0x3UL
172
173 #define XFPD_SLCR_GDMA_RAM1_EMASA_SHIFT   11UL
174 #define XFPD_SLCR_GDMA_RAM1_EMASA_WIDTH   1UL
175 #define XFPD_SLCR_GDMA_RAM1_EMASA_MASK    0x00000800UL
176 #define XFPD_SLCR_GDMA_RAM1_EMASA_DEFVAL  0x1UL
177
178 #define XFPD_SLCR_GDMA_RAM1_EMAA_SHIFT   8UL
179 #define XFPD_SLCR_GDMA_RAM1_EMAA_WIDTH   3UL
180 #define XFPD_SLCR_GDMA_RAM1_EMAA_MASK    0x00000700UL
181 #define XFPD_SLCR_GDMA_RAM1_EMAA_DEFVAL  0x3UL
182
183 #define XFPD_SLCR_GDMA_RAM0_EMAB_SHIFT   4UL
184 #define XFPD_SLCR_GDMA_RAM0_EMAB_WIDTH   3UL
185 #define XFPD_SLCR_GDMA_RAM0_EMAB_MASK    0x00000070UL
186 #define XFPD_SLCR_GDMA_RAM0_EMAB_DEFVAL  0x3UL
187
188 #define XFPD_SLCR_GDMA_RAM0_EMASA_SHIFT   3UL
189 #define XFPD_SLCR_GDMA_RAM0_EMASA_WIDTH   1UL
190 #define XFPD_SLCR_GDMA_RAM0_EMASA_MASK    0x00000008UL
191 #define XFPD_SLCR_GDMA_RAM0_EMASA_DEFVAL  0x1UL
192
193 #define XFPD_SLCR_GDMA_RAM0_EMAA_SHIFT   0UL
194 #define XFPD_SLCR_GDMA_RAM0_EMAA_WIDTH   3UL
195 #define XFPD_SLCR_GDMA_RAM0_EMAA_MASK    0x00000007UL
196 #define XFPD_SLCR_GDMA_RAM0_EMAA_DEFVAL  0x3UL
197
198 /**
199  * Register: XfpdSlcrAfiFs
200  */
201 #define XFPD_SLCR_AFI_FS    ( ( XFPD_SLCR_BASEADDR ) + 0x00005000UL )
202 #define XFPD_SLCR_AFI_FS_RSTVAL   0x00000a00UL
203
204 #define XFPD_SLCR_AFI_FS_DW_SS1_SEL_SHIFT   10UL
205 #define XFPD_SLCR_AFI_FS_DW_SS1_SEL_WIDTH   2UL
206 #define XFPD_SLCR_AFI_FS_DW_SS1_SEL_MASK    0x00000c00UL
207 #define XFPD_SLCR_AFI_FS_DW_SS1_SEL_DEFVAL  0x2UL
208
209 #define XFPD_SLCR_AFI_FS_DW_SS0_SEL_SHIFT   8UL
210 #define XFPD_SLCR_AFI_FS_DW_SS0_SEL_WIDTH   2UL
211 #define XFPD_SLCR_AFI_FS_DW_SS0_SEL_MASK    0x00000300UL
212 #define XFPD_SLCR_AFI_FS_DW_SS0_SEL_DEFVAL  0x2UL
213
214 /**
215  * Register: XfpdSlcrErrAtbIsr
216  */
217 #define XFPD_SLCR_ERR_ATB_ISR    ( ( XFPD_SLCR_BASEADDR ) + 0x00006000UL )
218 #define XFPD_SLCR_ERR_ATB_ISR_RSTVAL   0x00000000UL
219
220 #define XFPD_SLCR_ERR_ATB_ISR_AFIFS1_SHIFT   2UL
221 #define XFPD_SLCR_ERR_ATB_ISR_AFIFS1_WIDTH   1UL
222 #define XFPD_SLCR_ERR_ATB_ISR_AFIFS1_MASK    0x00000004UL
223 #define XFPD_SLCR_ERR_ATB_ISR_AFIFS1_DEFVAL  0x0UL
224
225 #define XFPD_SLCR_ERR_ATB_ISR_AFIFS0_SHIFT   1UL
226 #define XFPD_SLCR_ERR_ATB_ISR_AFIFS0_WIDTH   1UL
227 #define XFPD_SLCR_ERR_ATB_ISR_AFIFS0_MASK    0x00000002UL
228 #define XFPD_SLCR_ERR_ATB_ISR_AFIFS0_DEFVAL  0x0UL
229
230 #define XFPD_SLCR_ERR_ATB_ISR_FPDS_SHIFT   0UL
231 #define XFPD_SLCR_ERR_ATB_ISR_FPDS_WIDTH   1UL
232 #define XFPD_SLCR_ERR_ATB_ISR_FPDS_MASK    0x00000001UL
233 #define XFPD_SLCR_ERR_ATB_ISR_FPDS_DEFVAL  0x0UL
234
235 /**
236  * Register: XfpdSlcrErrAtbImr
237  */
238 #define XFPD_SLCR_ERR_ATB_IMR    ( ( XFPD_SLCR_BASEADDR ) + 0x00006004UL )
239 #define XFPD_SLCR_ERR_ATB_IMR_RSTVAL   0x00000007UL
240
241 #define XFPD_SLCR_ERR_ATB_IMR_AFIFS1_SHIFT   2UL
242 #define XFPD_SLCR_ERR_ATB_IMR_AFIFS1_WIDTH   1UL
243 #define XFPD_SLCR_ERR_ATB_IMR_AFIFS1_MASK    0x00000004UL
244 #define XFPD_SLCR_ERR_ATB_IMR_AFIFS1_DEFVAL  0x1UL
245
246 #define XFPD_SLCR_ERR_ATB_IMR_AFIFS0_SHIFT   1UL
247 #define XFPD_SLCR_ERR_ATB_IMR_AFIFS0_WIDTH   1UL
248 #define XFPD_SLCR_ERR_ATB_IMR_AFIFS0_MASK    0x00000002UL
249 #define XFPD_SLCR_ERR_ATB_IMR_AFIFS0_DEFVAL  0x1UL
250
251 #define XFPD_SLCR_ERR_ATB_IMR_FPDS_SHIFT   0UL
252 #define XFPD_SLCR_ERR_ATB_IMR_FPDS_WIDTH   1UL
253 #define XFPD_SLCR_ERR_ATB_IMR_FPDS_MASK    0x00000001UL
254 #define XFPD_SLCR_ERR_ATB_IMR_FPDS_DEFVAL  0x1UL
255
256 /**
257  * Register: XfpdSlcrErrAtbIer
258  */
259 #define XFPD_SLCR_ERR_ATB_IER    ( ( XFPD_SLCR_BASEADDR ) + 0x00006008UL )
260 #define XFPD_SLCR_ERR_ATB_IER_RSTVAL   0x00000000UL
261
262 #define XFPD_SLCR_ERR_ATB_IER_AFIFS1_SHIFT   2UL
263 #define XFPD_SLCR_ERR_ATB_IER_AFIFS1_WIDTH   1UL
264 #define XFPD_SLCR_ERR_ATB_IER_AFIFS1_MASK    0x00000004UL
265 #define XFPD_SLCR_ERR_ATB_IER_AFIFS1_DEFVAL  0x0UL
266
267 #define XFPD_SLCR_ERR_ATB_IER_AFIFS0_SHIFT   1UL
268 #define XFPD_SLCR_ERR_ATB_IER_AFIFS0_WIDTH   1UL
269 #define XFPD_SLCR_ERR_ATB_IER_AFIFS0_MASK    0x00000002UL
270 #define XFPD_SLCR_ERR_ATB_IER_AFIFS0_DEFVAL  0x0UL
271
272 #define XFPD_SLCR_ERR_ATB_IER_FPDS_SHIFT   0UL
273 #define XFPD_SLCR_ERR_ATB_IER_FPDS_WIDTH   1UL
274 #define XFPD_SLCR_ERR_ATB_IER_FPDS_MASK    0x00000001UL
275 #define XFPD_SLCR_ERR_ATB_IER_FPDS_DEFVAL  0x0UL
276
277 /**
278  * Register: XfpdSlcrErrAtbIdr
279  */
280 #define XFPD_SLCR_ERR_ATB_IDR    ( ( XFPD_SLCR_BASEADDR ) + 0x0000600CUL )
281 #define XFPD_SLCR_ERR_ATB_IDR_RSTVAL   0x00000000UL
282
283 #define XFPD_SLCR_ERR_ATB_IDR_AFIFS1_SHIFT   2UL
284 #define XFPD_SLCR_ERR_ATB_IDR_AFIFS1_WIDTH   1UL
285 #define XFPD_SLCR_ERR_ATB_IDR_AFIFS1_MASK    0x00000004UL
286 #define XFPD_SLCR_ERR_ATB_IDR_AFIFS1_DEFVAL  0x0UL
287
288 #define XFPD_SLCR_ERR_ATB_IDR_AFIFS0_SHIFT   1UL
289 #define XFPD_SLCR_ERR_ATB_IDR_AFIFS0_WIDTH   1UL
290 #define XFPD_SLCR_ERR_ATB_IDR_AFIFS0_MASK    0x00000002UL
291 #define XFPD_SLCR_ERR_ATB_IDR_AFIFS0_DEFVAL  0x0UL
292
293 #define XFPD_SLCR_ERR_ATB_IDR_FPDS_SHIFT   0UL
294 #define XFPD_SLCR_ERR_ATB_IDR_FPDS_WIDTH   1UL
295 #define XFPD_SLCR_ERR_ATB_IDR_FPDS_MASK    0x00000001UL
296 #define XFPD_SLCR_ERR_ATB_IDR_FPDS_DEFVAL  0x0UL
297
298 /**
299  * Register: XfpdSlcrAtbCmdstore
300  */
301 #define XFPD_SLCR_ATB_CMDSTORE    ( ( XFPD_SLCR_BASEADDR ) + 0x00006010UL )
302 #define XFPD_SLCR_ATB_CMDSTORE_RSTVAL   0x00000007UL
303
304 #define XFPD_SLCR_ATB_CMDSTORE_AFIFS1_SHIFT   2UL
305 #define XFPD_SLCR_ATB_CMDSTORE_AFIFS1_WIDTH   1UL
306 #define XFPD_SLCR_ATB_CMDSTORE_AFIFS1_MASK    0x00000004UL
307 #define XFPD_SLCR_ATB_CMDSTORE_AFIFS1_DEFVAL  0x1UL
308
309 #define XFPD_SLCR_ATB_CMDSTORE_AFIFS0_SHIFT   1UL
310 #define XFPD_SLCR_ATB_CMDSTORE_AFIFS0_WIDTH   1UL
311 #define XFPD_SLCR_ATB_CMDSTORE_AFIFS0_MASK    0x00000002UL
312 #define XFPD_SLCR_ATB_CMDSTORE_AFIFS0_DEFVAL  0x1UL
313
314 #define XFPD_SLCR_ATB_CMDSTORE_FPDS_SHIFT   0UL
315 #define XFPD_SLCR_ATB_CMDSTORE_FPDS_WIDTH   1UL
316 #define XFPD_SLCR_ATB_CMDSTORE_FPDS_MASK    0x00000001UL
317 #define XFPD_SLCR_ATB_CMDSTORE_FPDS_DEFVAL  0x1UL
318
319 /**
320  * Register: XfpdSlcrAtbRespEn
321  */
322 #define XFPD_SLCR_ATB_RESP_EN    ( ( XFPD_SLCR_BASEADDR ) + 0x00006014UL )
323 #define XFPD_SLCR_ATB_RESP_EN_RSTVAL   0x00000000UL
324
325 #define XFPD_SLCR_ATB_RESP_EN_AFIFS1_SHIFT   2UL
326 #define XFPD_SLCR_ATB_RESP_EN_AFIFS1_WIDTH   1UL
327 #define XFPD_SLCR_ATB_RESP_EN_AFIFS1_MASK    0x00000004UL
328 #define XFPD_SLCR_ATB_RESP_EN_AFIFS1_DEFVAL  0x0UL
329
330 #define XFPD_SLCR_ATB_RESP_EN_AFIFS0_SHIFT   1UL
331 #define XFPD_SLCR_ATB_RESP_EN_AFIFS0_WIDTH   1UL
332 #define XFPD_SLCR_ATB_RESP_EN_AFIFS0_MASK    0x00000002UL
333 #define XFPD_SLCR_ATB_RESP_EN_AFIFS0_DEFVAL  0x0UL
334
335 #define XFPD_SLCR_ATB_RESP_EN_FPDS_SHIFT   0UL
336 #define XFPD_SLCR_ATB_RESP_EN_FPDS_WIDTH   1UL
337 #define XFPD_SLCR_ATB_RESP_EN_FPDS_MASK    0x00000001UL
338 #define XFPD_SLCR_ATB_RESP_EN_FPDS_DEFVAL  0x0UL
339
340 /**
341  * Register: XfpdSlcrAtbResptype
342  */
343 #define XFPD_SLCR_ATB_RESPTYPE    ( ( XFPD_SLCR_BASEADDR ) + 0x00006018UL )
344 #define XFPD_SLCR_ATB_RESPTYPE_RSTVAL   0x00000007UL
345
346 #define XFPD_SLCR_ATB_RESPTYPE_AFIFS1_SHIFT   2UL
347 #define XFPD_SLCR_ATB_RESPTYPE_AFIFS1_WIDTH   1UL
348 #define XFPD_SLCR_ATB_RESPTYPE_AFIFS1_MASK    0x00000004UL
349 #define XFPD_SLCR_ATB_RESPTYPE_AFIFS1_DEFVAL  0x1UL
350
351 #define XFPD_SLCR_ATB_RESPTYPE_AFIFS0_SHIFT   1UL
352 #define XFPD_SLCR_ATB_RESPTYPE_AFIFS0_WIDTH   1UL
353 #define XFPD_SLCR_ATB_RESPTYPE_AFIFS0_MASK    0x00000002UL
354 #define XFPD_SLCR_ATB_RESPTYPE_AFIFS0_DEFVAL  0x1UL
355
356 #define XFPD_SLCR_ATB_RESPTYPE_FPDS_SHIFT   0UL
357 #define XFPD_SLCR_ATB_RESPTYPE_FPDS_WIDTH   1UL
358 #define XFPD_SLCR_ATB_RESPTYPE_FPDS_MASK    0x00000001UL
359 #define XFPD_SLCR_ATB_RESPTYPE_FPDS_DEFVAL  0x1UL
360
361 /**
362  * Register: XfpdSlcrAtbPrescale
363  */
364 #define XFPD_SLCR_ATB_PRESCALE    ( ( XFPD_SLCR_BASEADDR ) + 0x00006020UL )
365 #define XFPD_SLCR_ATB_PRESCALE_RSTVAL   0x0000ffffUL
366
367 #define XFPD_SLCR_ATB_PRESCALE_EN_SHIFT   16UL
368 #define XFPD_SLCR_ATB_PRESCALE_EN_WIDTH   1UL
369 #define XFPD_SLCR_ATB_PRESCALE_EN_MASK    0x00010000UL
370 #define XFPD_SLCR_ATB_PRESCALE_EN_DEFVAL  0x0UL
371
372 #define XFPD_SLCR_ATB_PRESCALE_VAL_SHIFT   0UL
373 #define XFPD_SLCR_ATB_PRESCALE_VAL_WIDTH   16UL
374 #define XFPD_SLCR_ATB_PRESCALE_VAL_MASK    0x0000ffffUL
375 #define XFPD_SLCR_ATB_PRESCALE_VAL_DEFVAL  0xffffUL
376
377
378 #ifdef __cplusplus
379 }
380 #endif
381
382 #endif /* __XFPD_SLCR_H__ */