]> git.sur5r.net Git - freertos/blob - FreeRTOS/Demo/CORTEX_LM3Sxxxx_IAR_Keil/IntQueueTimer.c
Update version number to 8.1.2 after moving the defaulting of configUSE_PORT_OPTIMISE...
[freertos] / FreeRTOS / Demo / CORTEX_LM3Sxxxx_IAR_Keil / IntQueueTimer.c
1 /*\r
2     FreeRTOS V8.1.2 - Copyright (C) 2014 Real Time Engineers Ltd. \r
3     All rights reserved\r
4 \r
5     VISIT http://www.FreeRTOS.org TO ENSURE YOU ARE USING THE LATEST VERSION.\r
6 \r
7     ***************************************************************************\r
8      *                                                                       *\r
9      *    FreeRTOS provides completely free yet professionally developed,    *\r
10      *    robust, strictly quality controlled, supported, and cross          *\r
11      *    platform software that has become a de facto standard.             *\r
12      *                                                                       *\r
13      *    Help yourself get started quickly and support the FreeRTOS         *\r
14      *    project by purchasing a FreeRTOS tutorial book, reference          *\r
15      *    manual, or both from: http://www.FreeRTOS.org/Documentation        *\r
16      *                                                                       *\r
17      *    Thank you!                                                         *\r
18      *                                                                       *\r
19     ***************************************************************************\r
20 \r
21     This file is part of the FreeRTOS distribution.\r
22 \r
23     FreeRTOS is free software; you can redistribute it and/or modify it under\r
24     the terms of the GNU General Public License (version 2) as published by the\r
25     Free Software Foundation >>!AND MODIFIED BY!<< the FreeRTOS exception.\r
26 \r
27     >>!   NOTE: The modification to the GPL is included to allow you to     !<<\r
28     >>!   distribute a combined work that includes FreeRTOS without being   !<<\r
29     >>!   obliged to provide the source code for proprietary components     !<<\r
30     >>!   outside of the FreeRTOS kernel.                                   !<<\r
31 \r
32     FreeRTOS is distributed in the hope that it will be useful, but WITHOUT ANY\r
33     WARRANTY; without even the implied warranty of MERCHANTABILITY or FITNESS\r
34     FOR A PARTICULAR PURPOSE.  Full license text is available from the following\r
35     link: http://www.freertos.org/a00114.html\r
36 \r
37     1 tab == 4 spaces!\r
38 \r
39     ***************************************************************************\r
40      *                                                                       *\r
41      *    Having a problem?  Start by reading the FAQ "My application does   *\r
42      *    not run, what could be wrong?"                                     *\r
43      *                                                                       *\r
44      *    http://www.FreeRTOS.org/FAQHelp.html                               *\r
45      *                                                                       *\r
46     ***************************************************************************\r
47 \r
48     http://www.FreeRTOS.org - Documentation, books, training, latest versions,\r
49     license and Real Time Engineers Ltd. contact details.\r
50 \r
51     http://www.FreeRTOS.org/plus - A selection of FreeRTOS ecosystem products,\r
52     including FreeRTOS+Trace - an indispensable productivity tool, a DOS\r
53     compatible FAT file system, and our tiny thread aware UDP/IP stack.\r
54 \r
55     http://www.OpenRTOS.com - Real Time Engineers ltd license FreeRTOS to High\r
56     Integrity Systems to sell under the OpenRTOS brand.  Low cost OpenRTOS\r
57     licenses offer ticketed support, indemnification and middleware.\r
58 \r
59     http://www.SafeRTOS.com - High Integrity Systems also provide a safety\r
60     engineered and independently SIL3 certified version for use in safety and\r
61     mission critical applications that require provable dependability.\r
62 \r
63     1 tab == 4 spaces!\r
64 */\r
65 \r
66 /* Scheduler includes. */\r
67 #include "FreeRTOS.h"\r
68 \r
69 /* Demo includes. */\r
70 #include "IntQueueTimer.h"\r
71 #include "IntQueue.h"\r
72 \r
73 /* Library includes. */\r
74 #include "hw_ints.h"\r
75 #include "hw_memmap.h"\r
76 #include "hw_types.h"\r
77 #include "interrupt.h"\r
78 #include "sysctl.h"\r
79 #include "lmi_timer.h"\r
80 \r
81 #define tmrTIMER_2_FREQUENCY    ( 2000UL )\r
82 #define tmrTIMER_3_FREQUENCY    ( 2001UL )\r
83 \r
84 void vInitialiseTimerForIntQueueTest( void )\r
85 {\r
86 unsigned long ulFrequency;\r
87 \r
88         /* Timer 2 and 3 are utilised for this test. */\r
89         SysCtlPeripheralEnable( SYSCTL_PERIPH_TIMER2 );\r
90     SysCtlPeripheralEnable( SYSCTL_PERIPH_TIMER3 );\r
91     TimerConfigure( TIMER2_BASE, TIMER_CFG_32_BIT_PER );\r
92     TimerConfigure( TIMER3_BASE, TIMER_CFG_32_BIT_PER );\r
93         \r
94         /* Set the timer interrupts to be above the kernel.  The interrupts are\r
95          assigned different priorities so they nest with each other. */\r
96         IntPrioritySet( INT_TIMER2A, configMAX_SYSCALL_INTERRUPT_PRIORITY + ( 1 << 5 ) ); /* Shift left 5 as only the top 3 bits are implemented. */\r
97         IntPrioritySet( INT_TIMER3A, configMAX_SYSCALL_INTERRUPT_PRIORITY );\r
98 \r
99         /* Ensure interrupts do not start until the scheduler is running. */\r
100         portDISABLE_INTERRUPTS();\r
101         \r
102         /* The rate at which the timers will interrupt. */\r
103         ulFrequency = configCPU_CLOCK_HZ / tmrTIMER_2_FREQUENCY;        \r
104     TimerLoadSet( TIMER2_BASE, TIMER_A, ulFrequency );\r
105     IntEnable( INT_TIMER2A );\r
106     TimerIntEnable( TIMER2_BASE, TIMER_TIMA_TIMEOUT );\r
107 \r
108         /* The rate at which the timers will interrupt. */\r
109         ulFrequency = configCPU_CLOCK_HZ / tmrTIMER_3_FREQUENCY;        \r
110     TimerLoadSet( TIMER3_BASE, TIMER_A, ulFrequency );\r
111     IntEnable( INT_TIMER3A );\r
112     TimerIntEnable( TIMER3_BASE, TIMER_TIMA_TIMEOUT );\r
113 \r
114     /* Enable both timers. */   \r
115     TimerEnable( TIMER2_BASE, TIMER_A );\r
116     TimerEnable( TIMER3_BASE, TIMER_A );\r
117 }\r
118 /*-----------------------------------------------------------*/\r
119 \r
120 void vT2InterruptHandler( void )\r
121 {\r
122     TimerIntClear( TIMER2_BASE, TIMER_TIMA_TIMEOUT );   \r
123         portEND_SWITCHING_ISR( xFirstTimerHandler() );\r
124 }\r
125 /*-----------------------------------------------------------*/\r
126 \r
127 void vT3InterruptHandler( void )\r
128 {\r
129         TimerIntClear( TIMER3_BASE, TIMER_TIMA_TIMEOUT );\r
130         portEND_SWITCHING_ISR( xSecondTimerHandler() );\r
131 }\r
132 \r
133 \r