]> git.sur5r.net Git - freertos/blob - FreeRTOS/Demo/CORTEX_M4F_ATSAM4E_Atmel_Studio/src/IntQueueTimer.c
Rename SAM4E demo directory to include the 'F' in 'M4F' - minor point for the sake...
[freertos] / FreeRTOS / Demo / CORTEX_M4F_ATSAM4E_Atmel_Studio / src / IntQueueTimer.c
1 /*\r
2     FreeRTOS V8.2.0rc1 - Copyright (C) 2014 Real Time Engineers Ltd.\r
3     All rights reserved\r
4 \r
5     VISIT http://www.FreeRTOS.org TO ENSURE YOU ARE USING THE LATEST VERSION.\r
6 \r
7     This file is part of the FreeRTOS distribution.\r
8 \r
9     FreeRTOS is free software; you can redistribute it and/or modify it under\r
10     the terms of the GNU General Public License (version 2) as published by the\r
11     Free Software Foundation >>!AND MODIFIED BY!<< the FreeRTOS exception.\r
12 \r
13     >>!   NOTE: The modification to the GPL is included to allow you to     !<<\r
14     >>!   distribute a combined work that includes FreeRTOS without being   !<<\r
15     >>!   obliged to provide the source code for proprietary components     !<<\r
16     >>!   outside of the FreeRTOS kernel.                                   !<<\r
17 \r
18     FreeRTOS is distributed in the hope that it will be useful, but WITHOUT ANY\r
19     WARRANTY; without even the implied warranty of MERCHANTABILITY or FITNESS\r
20     FOR A PARTICULAR PURPOSE.  Full license text is available on the following\r
21     link: http://www.freertos.org/a00114.html\r
22 \r
23     1 tab == 4 spaces!\r
24 \r
25     ***************************************************************************\r
26      *                                                                       *\r
27      *    Having a problem?  Start by reading the FAQ "My application does   *\r
28      *    not run, what could be wrong?".  Have you defined configASSERT()?  *\r
29      *                                                                       *\r
30      *    http://www.FreeRTOS.org/FAQHelp.html                               *\r
31      *                                                                       *\r
32     ***************************************************************************\r
33 \r
34     ***************************************************************************\r
35      *                                                                       *\r
36      *    FreeRTOS provides completely free yet professionally developed,    *\r
37      *    robust, strictly quality controlled, supported, and cross          *\r
38      *    platform software that is more than just the market leader, it     *\r
39      *    is the industry's de facto standard.                               *\r
40      *                                                                       *\r
41      *    Help yourself get started quickly while simultaneously helping     *\r
42      *    to support the FreeRTOS project by purchasing a FreeRTOS           *\r
43      *    tutorial book, reference manual, or both:                          *\r
44      *    http://www.FreeRTOS.org/Documentation                              *\r
45      *                                                                       *\r
46     ***************************************************************************\r
47 \r
48     ***************************************************************************\r
49      *                                                                       *\r
50      *   Investing in training allows your team to be as productive as       *\r
51      *   possible as early as possible, lowering your overall development    *\r
52      *   cost, and enabling you to bring a more robust product to market     *\r
53      *   earlier than would otherwise be possible.  Richard Barry is both    *\r
54      *   the architect and key author of FreeRTOS, and so also the world's   *\r
55      *   leading authority on what is the world's most popular real time     *\r
56      *   kernel for deeply embedded MCU designs.  Obtaining your training    *\r
57      *   from Richard ensures your team will gain directly from his in-depth *\r
58      *   product knowledge and years of usage experience.  Contact Real Time *\r
59      *   Engineers Ltd to enquire about the FreeRTOS Masterclass, presented  *\r
60      *   by Richard Barry:  http://www.FreeRTOS.org/contact\r
61      *                                                                       *\r
62     ***************************************************************************\r
63 \r
64     ***************************************************************************\r
65      *                                                                       *\r
66      *    You are receiving this top quality software for free.  Please play *\r
67      *    fair and reciprocate by reporting any suspected issues and         *\r
68      *    participating in the community forum:                              *\r
69      *    http://www.FreeRTOS.org/support                                    *\r
70      *                                                                       *\r
71      *    Thank you!                                                         *\r
72      *                                                                       *\r
73     ***************************************************************************\r
74 \r
75     http://www.FreeRTOS.org - Documentation, books, training, latest versions,\r
76     license and Real Time Engineers Ltd. contact details.\r
77 \r
78     http://www.FreeRTOS.org/plus - A selection of FreeRTOS ecosystem products,\r
79     including FreeRTOS+Trace - an indispensable productivity tool, a DOS\r
80     compatible FAT file system, and our tiny thread aware UDP/IP stack.\r
81 \r
82     http://www.FreeRTOS.org/labs - Where new FreeRTOS products go to incubate.\r
83     Come and try FreeRTOS+TCP, our new open source TCP/IP stack for FreeRTOS.\r
84 \r
85     http://www.OpenRTOS.com - Real Time Engineers ltd license FreeRTOS to High\r
86     Integrity Systems ltd. to sell under the OpenRTOS brand.  Low cost OpenRTOS\r
87     licenses offer ticketed support, indemnification and commercial middleware.\r
88 \r
89     http://www.SafeRTOS.com - High Integrity Systems also provide a safety\r
90     engineered and independently SIL3 certified version for use in safety and\r
91     mission critical applications that require provable dependability.\r
92 \r
93     1 tab == 4 spaces!\r
94 */\r
95 \r
96 /*\r
97  * Provides the two timers sources for the standard demo IntQueue test.  Also\r
98  * includes a high frequency timer to maximise the interrupt nesting achieved.\r
99  */\r
100 \r
101 /* Standard includes. */\r
102 #include <limits.h>\r
103 \r
104 /* Scheduler includes. */\r
105 #include "FreeRTOS.h"\r
106 #include "task.h"\r
107 \r
108 /* Demo includes. */\r
109 #include "IntQueueTimer.h"\r
110 #include "IntQueue.h"\r
111 \r
112 /* System includes. */\r
113 #include "board.h"\r
114 #include "asf.h"\r
115 \r
116 /* The frequencies at which the first two timers expire are slightly offset to\r
117 ensure they don't remain synchronised.  The frequency of the highest priority\r
118 interrupt is 20 times faster so really hammers the interrupt entry and exit\r
119 code. */\r
120 #define tmrTIMER_0_FREQUENCY    ( 2000UL )\r
121 #define tmrTIMER_1_FREQUENCY    ( 1003UL )\r
122 #define tmrTIMER_2_FREQUENCY    ( 20000UL )\r
123 \r
124 /* Priorities used by the timer interrupts - these are set differently to make\r
125 nesting likely/common.  The high frequency timer operates above the max\r
126 system call interrupt priority, but does not use the RTOS API. */\r
127 #define tmrTIMER_0_PRIORITY             ( configLIBRARY_MAX_SYSCALL_INTERRUPT_PRIORITY )\r
128 #define tmrTIMER_1_PRIORITY             ( configLIBRARY_MAX_SYSCALL_INTERRUPT_PRIORITY + 1 )\r
129 #define tmrTIMER_2_PRIORITY             ( configLIBRARY_MAX_SYSCALL_INTERRUPT_PRIORITY - 1 )\r
130 \r
131 /* The channels used within the TC0 timer. */\r
132 #define tmrTIMER_0_CHANNEL              ( 0 )\r
133 #define tmrTIMER_1_CHANNEL              ( 1 )\r
134 #define tmrTIMER_2_CHANNEL              ( 2 )\r
135 \r
136 /* TC register bit specifics. */\r
137 #define tmrTRIGGER_ON_RC                ( 1UL << 4UL )\r
138 #define trmDIVIDER                              ( 128 )\r
139 \r
140 /*-----------------------------------------------------------*/\r
141 \r
142 /* Handers for the timer interrupts. */\r
143 void TC0_Handler( void );\r
144 void TC1_Handler( void );\r
145 void TC2_Handler( void );\r
146 \r
147 /*-----------------------------------------------------------*/\r
148 \r
149 /* Incremented by the high frequency timer, which operates above the max\r
150 syscall interrupt priority.  This is just for inspection. */\r
151 volatile uint32_t ulHighFrequencyTimerInterrupts = 0;\r
152 \r
153 /*-----------------------------------------------------------*/\r
154 \r
155 void vInitialiseTimerForIntQueueTest( void )\r
156 {\r
157 uint32_t ulInputFrequency;\r
158 \r
159         /* Calculate the frequency of the clock that feeds the TC. */\r
160         ulInputFrequency = configCPU_CLOCK_HZ;\r
161         ulInputFrequency /= trmDIVIDER;\r
162 \r
163         /* Three channels are used - two that run at or under \r
164         configMAX_SYSCALL_INTERRUPT_PRIORITY, and one that runs over\r
165         configMAX_SYSCALL_INTERRUPT_PRIORITY. */\r
166         sysclk_enable_peripheral_clock( ID_TC0 );\r
167         sysclk_enable_peripheral_clock( ID_TC1 );\r
168         sysclk_enable_peripheral_clock( ID_TC2 );\r
169         \r
170         /* Init TC channels to waveform mode - up mode clean on RC match. */\r
171         tc_init( TC0, tmrTIMER_0_CHANNEL, TC_CMR_TCCLKS_TIMER_CLOCK4 | TC_CMR_WAVE | TC_CMR_ACPC_CLEAR | TC_CMR_CPCTRG );\r
172         tc_init( TC0, tmrTIMER_1_CHANNEL, TC_CMR_TCCLKS_TIMER_CLOCK4 | TC_CMR_WAVE | TC_CMR_ACPC_CLEAR | TC_CMR_CPCTRG );\r
173         tc_init( TC0, tmrTIMER_2_CHANNEL, TC_CMR_TCCLKS_TIMER_CLOCK4 | TC_CMR_WAVE | TC_CMR_ACPC_CLEAR | TC_CMR_CPCTRG );\r
174         \r
175         tc_enable_interrupt( TC0, tmrTIMER_0_CHANNEL, tmrTRIGGER_ON_RC );\r
176         tc_enable_interrupt( TC0, tmrTIMER_1_CHANNEL, tmrTRIGGER_ON_RC );\r
177         tc_enable_interrupt( TC0, tmrTIMER_2_CHANNEL, tmrTRIGGER_ON_RC );\r
178         \r
179         tc_write_rc( TC0, tmrTIMER_0_CHANNEL, ( ulInputFrequency / tmrTIMER_0_FREQUENCY ) );\r
180         tc_write_rc( TC0, tmrTIMER_1_CHANNEL, ( ulInputFrequency / tmrTIMER_1_FREQUENCY ) );\r
181         tc_write_rc( TC0, tmrTIMER_2_CHANNEL, ( ulInputFrequency / tmrTIMER_2_FREQUENCY ) );\r
182 \r
183         NVIC_SetPriority( TC0_IRQn, tmrTIMER_0_PRIORITY );\r
184         NVIC_SetPriority( TC1_IRQn, tmrTIMER_1_PRIORITY );\r
185         NVIC_SetPriority( TC2_IRQn, tmrTIMER_2_PRIORITY );\r
186 \r
187         NVIC_EnableIRQ( TC0_IRQn );\r
188         NVIC_EnableIRQ( TC1_IRQn );\r
189         NVIC_EnableIRQ( TC2_IRQn );\r
190 \r
191         tc_start( TC0, tmrTIMER_0_CHANNEL );\r
192         tc_start( TC0, tmrTIMER_1_CHANNEL );\r
193         tc_start( TC0, tmrTIMER_2_CHANNEL );\r
194 }\r
195 /*-----------------------------------------------------------*/\r
196 \r
197 void TC0_Handler( void )\r
198 {\r
199         /* Handler for the first timer in the IntQueue test.  Was the interrupt\r
200         caused by a compare on RC? */\r
201         if( ( tc_get_status( TC0, tmrTIMER_0_CHANNEL ) & ~TC_SR_CPCS ) != 0 )\r
202         {\r
203                 portYIELD_FROM_ISR( xFirstTimerHandler() );     \r
204         }\r
205 }\r
206 /*-----------------------------------------------------------*/\r
207 \r
208 void TC1_Handler( void )\r
209 {\r
210         /* Handler for the second timer in the IntQueue test.  Was the interrupt\r
211         caused by a compare on RC? */\r
212         if( ( tc_get_status( TC0, tmrTIMER_1_CHANNEL ) & ~TC_SR_CPCS ) != 0 )\r
213         {\r
214                 portYIELD_FROM_ISR( xSecondTimerHandler() );\r
215         }\r
216 }\r
217 /*-----------------------------------------------------------*/\r
218 \r
219 void TC2_Handler( void )\r
220 {\r
221         /* Handler for the high frequency timer that does nothing but increment a\r
222         variable to give an indication that it is running.  Was the interrupt caused\r
223         by a compare on RC? */\r
224         if( ( tc_get_status( TC0, tmrTIMER_2_CHANNEL ) & ~TC_SR_CPCS ) != 0 )\r
225         {\r
226                 ulHighFrequencyTimerInterrupts++;\r
227         }\r
228 }\r