]> git.sur5r.net Git - freertos/blob - FreeRTOS/Demo/CORTEX_M7_SAME70_Xplained_AtmelStudio/src/config/conf_clock.h
Rename DummyTCB_t to StaticTCB_t.
[freertos] / FreeRTOS / Demo / CORTEX_M7_SAME70_Xplained_AtmelStudio / src / config / conf_clock.h
1 /**\r
2  * \file\r
3  *\r
4  * \brief SAME70 clock configuration.\r
5  *\r
6  * Copyright (c) 2015 Atmel Corporation. All rights reserved.\r
7  *\r
8  * \asf_license_start\r
9  *\r
10  * \page License\r
11  *\r
12  * Redistribution and use in source and binary forms, with or without\r
13  * modification, are permitted provided that the following conditions are met:\r
14  *\r
15  * 1. Redistributions of source code must retain the above copyright notice,\r
16  *    this list of conditions and the following disclaimer.\r
17  *\r
18  * 2. Redistributions in binary form must reproduce the above copyright notice,\r
19  *    this list of conditions and the following disclaimer in the documentation\r
20  *    and/or other materials provided with the distribution.\r
21  *\r
22  * 3. The name of Atmel may not be used to endorse or promote products derived\r
23  *    from this software without specific prior written permission.\r
24  *\r
25  * 4. This software may only be redistributed and used in connection with an\r
26  *    Atmel microcontroller product.\r
27  *\r
28  * THIS SOFTWARE IS PROVIDED BY ATMEL "AS IS" AND ANY EXPRESS OR IMPLIED\r
29  * WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES OF\r
30  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT ARE\r
31  * EXPRESSLY AND SPECIFICALLY DISCLAIMED. IN NO EVENT SHALL ATMEL BE LIABLE FOR\r
32  * ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL\r
33  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS\r
34  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)\r
35  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT,\r
36  * STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN\r
37  * ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE\r
38  * POSSIBILITY OF SUCH DAMAGE.\r
39  *\r
40  * \asf_license_stop\r
41  *\r
42  */\r
43 /*\r
44  * Support and FAQ: visit <a href="http://www.atmel.com/design-support/">Atmel Support</a>\r
45  */\r
46 \r
47 #ifndef CONF_CLOCK_H_INCLUDED\r
48 #define CONF_CLOCK_H_INCLUDED\r
49 \r
50 // ===== System Clock (MCK) Source Options\r
51 //#define CONFIG_SYSCLK_SOURCE        SYSCLK_SRC_SLCK_RC\r
52 //#define CONFIG_SYSCLK_SOURCE        SYSCLK_SRC_SLCK_XTAL\r
53 //#define CONFIG_SYSCLK_SOURCE        SYSCLK_SRC_SLCK_BYPASS\r
54 //#define CONFIG_SYSCLK_SOURCE        SYSCLK_SRC_MAINCK_4M_RC\r
55 //#define CONFIG_SYSCLK_SOURCE        SYSCLK_SRC_MAINCK_8M_RC\r
56 //#define CONFIG_SYSCLK_SOURCE        SYSCLK_SRC_MAINCK_12M_RC\r
57 //#define CONFIG_SYSCLK_SOURCE        SYSCLK_SRC_MAINCK_XTAL\r
58 //#define CONFIG_SYSCLK_SOURCE        SYSCLK_SRC_MAINCK_BYPASS\r
59 #define CONFIG_SYSCLK_SOURCE        SYSCLK_SRC_PLLACK\r
60 //#define CONFIG_SYSCLK_SOURCE        SYSCLK_SRC_UPLLCK\r
61 \r
62 // ===== Processor Clock (HCLK) Prescaler Options   (Fhclk = Fsys / (SYSCLK_PRES))\r
63 #define CONFIG_SYSCLK_PRES          SYSCLK_PRES_1\r
64 //#define CONFIG_SYSCLK_PRES          SYSCLK_PRES_2\r
65 //#define CONFIG_SYSCLK_PRES          SYSCLK_PRES_4\r
66 //#define CONFIG_SYSCLK_PRES          SYSCLK_PRES_8\r
67 //#define CONFIG_SYSCLK_PRES          SYSCLK_PRES_16\r
68 //#define CONFIG_SYSCLK_PRES          SYSCLK_PRES_32\r
69 //#define CONFIG_SYSCLK_PRES          SYSCLK_PRES_64\r
70 //#define CONFIG_SYSCLK_PRES          SYSCLK_PRES_3\r
71 \r
72 // ===== System Clock (MCK) Division Options     (Fmck = Fhclk / (SYSCLK_DIV))\r
73 #define CONFIG_SYSCLK_DIV            2\r
74 \r
75 // ===== PLL0 (A) Options   (Fpll = (Fclk * PLL_mul) / PLL_div)\r
76 // Use mul and div effective values here.\r
77 #define CONFIG_PLL0_SOURCE          PLL_SRC_MAINCK_XTAL\r
78 #define CONFIG_PLL0_MUL             25\r
79 #define CONFIG_PLL0_DIV             1\r
80 \r
81 // ===== UPLL (UTMI) Hardware fixed at 480 MHz.\r
82 \r
83 // ===== USB Clock Source Options   (Fusb = FpllX / USB_div)\r
84 // Use div effective value here.\r
85 //#define CONFIG_USBCLK_SOURCE        USBCLK_SRC_PLL0\r
86 #define CONFIG_USBCLK_SOURCE        USBCLK_SRC_UPLL\r
87 #define CONFIG_USBCLK_DIV           1\r
88 \r
89 // ===== Target frequency (Processor clock)\r
90 // - XTAL frequency: 12MHz\r
91 // - System clock source: PLLA\r
92 // - System clock prescaler: 1 (divided by 1)\r
93 // - System clock divider: 2 (divided by 2)\r
94 // - PLLA source: XTAL\r
95 // - PLLA output: XTAL * 25 / 1\r
96 // - Processor clock: 12 * 25 / 1 / 1 = 300MHz\r
97 // - System clock: 300 / 2 = 150MHz\r
98 // ===== Target frequency (USB Clock)\r
99 // - USB clock source: UPLL\r
100 // - USB clock divider: 1 (not divided)\r
101 // - UPLL frequency: 480MHz\r
102 // - USB clock: 480 / 1 = 480MHz\r
103 \r
104 #endif /* CONF_CLOCK_H_INCLUDED */\r